FPGA到最后自然是規模越來越大,編譯時間越來越長。解決問題的方法通常來說應該從工具和設計入手。
先把模塊分好,port上能用REG隔離最好,盡量切斷跨模塊的組合邏輯。把一個模塊的大小控制在中度規模,調試時一個模塊一個模塊來,調通的模塊都用edf網表代替,節省綜合時間。
在P&R階段,看模塊的功能,可以設置各個模塊的優化策略,低速小面積的就放松了布。在調試時,如果改動不大,就用增量式編譯,保留上次PnR結果作為參考。
當然,對于FPGA綜合和map以及P&R來講,邏輯代碼寫的越"容易讓工具理解",編譯速度越快,當然這個怎么能更容易讓工具理解是需要水平的。
這里對map這里編譯的時間影響最大,P&R主要受時序約束是否緊張有影響,當然代碼實現對于速度也有最直接的影響。
可以總結一下,要想提高編譯速度,小編認為首先應對邏輯設計進行優化,第二是合理利用工具對工程進行約束,比如邏輯鎖定,區域分割等,前提是滿足時序的情況下。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1660文章
22411瀏覽量
636273 -
編譯
+關注
關注
0文章
694瀏覽量
35158 -
Port
+關注
關注
1文章
21瀏覽量
13668
原文標題:節省編譯時間
文章出處:【微信號:ALIFPGA,微信公眾號:FPGA極客空間】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
熱點推薦
Altera發布 Quartus? Prime 專業版和 FPGA AI 套件 25.3 版:編譯更快,智能更強
投產以來編譯時間縮短多達 27%,同時顯著提升了 AI 工具的易用性; 得益于增強型編譯器和架構優化,設計人員平均可節省
如何大幅縮短FPGA編譯時間?
相關EDA軟件的性能滯后所帶來的開發效率相對降低而苦惱不已,尤其是對大容量FPGA芯片動輒10到20個小時的編譯時間可謂怨氣沖天。筆者在許多次面對一線的FPGA工程師時,都聽到了這樣類
發表于 11-11 07:03
誰能縮短大容量FPGA的編譯時間?增量式編譯QIC!
增量式編譯(Incremental Compilation)是ALTERA為解決大容量FPGA設計編譯時間太長的問題給出的一個新式工具!在本文中我們將闡述QIC在縮短
發表于 12-25 11:26
?8932次閱讀
基于FPGA處理器的C編譯指令
通常基于傳統處理器的C是串行執行,本文介紹Xilinx Vivado-HLS基于FPGA與傳統處理器對C編譯比較,差別。對傳統軟件工程師看來C是串行執行,本文將有助于軟件工程師理解
發表于 11-18 12:23
?3145次閱讀
Altera交付14.0版Quartus II軟件,其編譯時間業界最快
2014年7月1號,北京Altera公司(Nasdaq: ALTR)今天發布Quartus II軟件14.0版FPGA業界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時間比競爭設計工
Maxim外設模塊極限節省您的設計時間和成本!
Maxim外設模塊借助多種便利的模擬和混合信號功能節省設計時間和成本。這些模塊可以很容易地插入配置為Pmod?的任意FPGA/CPU擴展端口。
此外還提供模塊軟件支持,包括用于三個主流FPG
FPGA自動符號生成節省PCB設計創建時間
FPGA的I / O優化提供了一個自動化的FPGA符號生成過程集成的原理圖和PCB設計,節省天的PCB設計創建時間的整體質量和準確性,同時增加你的原理圖符號。
利用Tcl腳本節省編譯時間
這篇博文介紹了多種自動生成報告的有效途徑,以便您在嘗試對設計中特定階段所耗用的編譯時間進行調試時使用,例如,自動報告加載設計約束的時間、每條命令的持續時間,甚至是跨多個設計的運行
節省編譯時間的解決方法
影響編譯時間的因素有很多,包括工具流程、工具設置選項、RTL 設計、約束編輯、目標器件以及設計實現期間各工具所面臨的任何關鍵問題。除此之外,所使用的機器及其負載也是關鍵因素。在這篇博客中,我們只探討
Vivado那些事兒:節省編譯時間系列文章
雖然想必您知道,在綜合或實現階段,增量運行可以從參考文件中讀取和復制信息,但僅在某些階段中能節省時間,如果網表發生大量更改,其中引用的內容就會減少,編譯時間也會受到相應影響。
淺談Vivado編譯時間
隨著FPGA規模的增大,設計復雜度的增加,Vivado編譯時間成為一個不可回避的話題。尤其是一些基于SSI芯片的設計,如VU9P/VU13P/VU19P等,布局布線時間更是顯著增加。當
如何節省FPGA編譯時間?
評論