CDC318A是一款高性能時鐘緩沖器,設計用于在PC應用中分配高速時鐘。該器件將一個輸入 (A) 分配到 18 個輸出 (Y),時鐘分配的偏斜最小。該CDC318A采用3.3 V電源供電。它的特點是在 0°C 至 70°C 范圍內工作。
該器件在設計時考慮了優化的 EMI 性能。根據應用布局,在大多數情況下可能不需要串聯到時鐘輸出的阻尼電阻器(如 PC100 規范中所建議的)。
*附件:cdc318a.pdf
該器件提供標準模式(100K-bits/s)I^2^用于設備控制的 C 串行接口。實現是作為從屬/接收器。設備地址在 I^2^C 設備地址表。兩個我^2^C輸入(SDATA和SCLOCK)具有5 V容差,并提供集成上拉電阻(典型值為140 k)。
三個 8 位 I^2^C 寄存器為每個輸出提供單獨的使能控制。所有輸出在上電時默認啟用。當低電平控制位寫入控制寄存器時,每個輸出都可以置于低電平輸出的禁用模式。寄存器是僅寫的,必須按順序訪問(即,不支持寄存器的隨機訪問)。
該CDC318A提供用于測試和調試目的的 3 狀態輸出。輸出可以通過輸出使能 (OE) 輸入置于高阻抗狀態。當OE為高電平時,所有輸出都處于工作狀態。當OE為低電平時,輸出處于高阻抗狀態。OE 提供集成上拉電阻器。
特性
- 用于同步DRAM (SDRAM)時鐘緩沖應用的高速、低偏斜1-18時鐘緩沖器
- 輸出傾斜,t
SK(O),小于 250 ps - 脈沖偏斜,t
SK(p),小于 500 ps - 支持多達四個無緩沖 SDRAM 雙列直插式內存模塊 (DIMM)
- 我^2^C 串行接口為每個輸出提供單獨的使能控制
- 工作電壓為 3.3 V
- 分布式V
CC接地引腳可降低開關噪聲 - 100 MHz 工作
- ESD 保護超過 2000 V,符合 MIL-STD-883,方法 3015
- 采用48引腳收縮小外形(DL)封裝
參數
?1. 產品概述?
CDC318A是德州儀器(TI)設計的高性能時鐘緩沖器,專為PC應用中的高速時鐘分配優化。核心功能包括:
- ?1:18時鐘分配?:將單輸入時鐘(A)分配到18個低偏移輸出端(Y0-Y17)
- ?工作電壓?:3.3V ±10%
- ?溫度范圍?:0°C至70°C
- ?封裝?:48引腳SSOP(DL)
?2. 關鍵特性?
- ?低時鐘偏移?:輸出偏移(tsk(o))<250ps,脈沖偏移(tsk(p))<500ps
- ?I2C控制接口?:支持獨立啟用/禁用每個輸出(默認全部啟用)
- ?EMI優化設計?:多數應用無需額外阻尼電阻
- ?三態輸出?:通過OE引腳控制高阻態,集成140kΩ上拉電阻
- ?ESD保護?:超過2000V(HBM標準)
?3. 引腳功能?
| 引腳類型 | 說明 |
|---|---|
| Y0-Y17 | 3.3V SDRAM時鐘輸出(分4組字節) |
| A (Pin11) | 主時鐘輸入 |
| OE (Pin38) | 輸出使能(高電平有效) |
| SCLOCK/SDATA | I2C控制接口(5V兼容) |
?4. I2C寄存器配置?
- ?3個8位寄存器?控制輸出使能狀態(1=啟用,0=強制低電平)
- ?設備地址?:0b1101001X(X由硬件決定)
- ?寫入順序?:必須按寄存器0→1→2順序寫入
?5. 電氣特性?
- ?最大頻率?:100MHz
- ?傳播延遲?:1.2-4.5ns(典型值)
- ?功耗?:靜態電流0.5mA,動態電流230mA@100MHz
?6. 應用場景?
- 同步DRAM(SDRAM)時鐘分配
- 支持最多4個無緩沖DIMM模塊
- 外部PLL反饋控制(通過5Y0/5Y1輸出)
-
電阻器
+關注
關注
22文章
4239瀏覽量
65408 -
emi
+關注
關注
54文章
3882瀏覽量
135247 -
時鐘緩沖器
+關注
關注
2文章
270瀏覽量
51910 -
電源供電
+關注
關注
0文章
216瀏覽量
22897 -
時鐘驅動器
+關注
關注
0文章
122瀏覽量
14382
發布評論請先 登錄
?CDC2351-EP 1線至10線時鐘驅動器技術文檔總結
?CDC208 雙路1線至4線時鐘驅動器技術文檔總結
?CDC329A 時鐘驅動器技術文檔總結
?CDC2351 1線轉10線時鐘驅動器技術文檔總結
?CDC318A 1線轉18線時鐘驅動器技術文檔總結
評論