CDCE813-Q1器件是一款基于鎖相環(huán)(PLL)的模塊化、低成本、高性能、可編程時鐘合成器。它們從單個輸入頻率生成多達三個輸出時鐘。每個輸出都可以使用集成的可配置PLL在系統(tǒng)內(nèi)針對高達230MHz的任何時鐘頻率進行編程。
CDCE813-Q1具有獨立的輸出電源引腳VDDOUT,提供2.5V至3.3V。
*附件:cdce813-q1.pdf
輸入接受外部晶體或LVCMOS時鐘信號。可選的片內(nèi)VCXO允許將輸出頻率與外部控制信號同步。
PLL 支持 SSC(擴頻時鐘),以獲得更好的電磁干擾 (EMI) 性能。
該器件支持非易失性 EEPROM 編程,可根據(jù)應(yīng)用輕松定制器件。所有器件設(shè)置均可通過I2C總線(2線串行接口)進行編程。
CDCE813-Q1 在 1.8V 內(nèi)核環(huán)境中運行,無需額外的獨立 XTAL 振蕩器,從而減少了元件數(shù)量和電路板尺寸。該器件的工作溫度范圍為–40°C至105°C。
特性
- 符合汽車應(yīng)用標準
- AEC-Q100 符合以下標準:
- 器件溫度等級 2:–40°C 至 105°C 環(huán)境工作溫度范圍
- 設(shè)備 HBM ESD 分類等級 H2
- 設(shè)備 CDM ESD 分類等級 C6
- 系統(tǒng)內(nèi)可編程性和EEPROM
- 串行可編程易失性寄存器
- 用于存儲客戶設(shè)置的非易失性EEPROM
- 靈活的輸入時鐘概念
- 外部晶體:8MHz至32MHz
- 單端LVCMOS,頻率高達160MHz
- 自由選擇輸出頻率,最高可達 230 MHz
- 低噪聲PLL內(nèi)核
- 集成 PLL 回路濾波器組件
- 低周期抖動(典型值 50ps)
- 1.8V器件電源(核心電壓)
- 獨立輸出電源引腳:3.3V 和 2.5V
- 靈活的時鐘驅(qū)動器
- 采用 TSSOP 封裝
- 用于輕松進行 PLL 設(shè)計和編程的開發(fā)和編程套件(TI ClockPro? 編程軟件)
參數(shù)
方框圖
?1. 產(chǎn)品概述?
CDCE813-Q1是德州儀器(TI)推出的汽車級認證(AEC-Q100)可編程時鐘合成器,集成PLL(鎖相環(huán))和抖動清除功能,支持2.5V/3.3V輸出。核心特性包括:
- ?輸入靈活性?:支持外部晶體(8MHz–32MHz)或LVCMOS時鐘信號(最高160MHz)。
- ?輸出配置?:3路獨立可編程LVCMOS輸出,頻率范圍達230MHz,支持擴頻時鐘(SSC)以降低EMI。
- ?編程接口?:通過I2C總線配置非易失性EEPROM,支持在線重編程。
- ?控制引腳?:3個用戶可定義引腳(S0/S1/S2)實現(xiàn)頻率切換、輸出使能等功能。
?2. 關(guān)鍵特性?
- ?低抖動性能?:典型周期抖動50ps,集成PLL濾波器組件。
- ?電源設(shè)計?:1.8V核心電壓,獨立輸出供電(2.5V/3.3V)。
- ?汽車應(yīng)用?:支持-40°C至105°C工作溫度,符合AEC-Q100 Grade 2標準。
?3. 典型應(yīng)用場景?
- ?車載電子?:儀表盤、導(dǎo)航系統(tǒng)、高級駕駛輔助系統(tǒng)(ADAS)。
- ?接口時鐘?:為USB、以太網(wǎng)、藍牙等提供精準時鐘源。
- ?處理器配套?:適配TI DaVinci?、OMAP?等處理器時鐘需求。
?4. 功能模塊詳解?
- ?PLL核心?:支持分數(shù)分頻,自動調(diào)整濾波器參數(shù)優(yōu)化穩(wěn)定性。
- ?控制邏輯?:通過S0/S1/S2引腳或I2C實現(xiàn)動態(tài)配置(如SSC模式切換)。
- ?EEPROM存儲?:保存用戶配置,上電自動加載。
?5. 設(shè)計支持?
- ?開發(fā)工具?:TI ClockPro?軟件簡化PLL配置。
- ?布局建議?:晶體需靠近器件放置,減少寄生電容影響VCXO調(diào)諧范圍。
?6. 封裝與訂購信息?
- ?封裝類型?:14引腳TSSOP(5mm×6.4mm)。
- ?型號變體?:CDCE813-Q1(默認輸出禁用)與CDCE813R02-Q1(S0引腳控制Y1輸出使能)。
?7. 文檔結(jié)構(gòu)?
包含引腳定義、電氣特性、寄存器映射及典型應(yīng)用電路圖,詳述時鐘生成、抖動優(yōu)化及EMI抑制方案。
-
鎖相環(huán)
+關(guān)注
關(guān)注
36文章
635瀏覽量
91109 -
合成器
+關(guān)注
關(guān)注
0文章
316瀏覽量
27877 -
可編程
+關(guān)注
關(guān)注
2文章
1325瀏覽量
41483 -
pll
+關(guān)注
關(guān)注
6文章
982瀏覽量
138167 -
輸出電源
+關(guān)注
關(guān)注
0文章
51瀏覽量
8826
發(fā)布評論請先 登錄
CDCE949-Q1可編程4-PLL VCXO時鐘合成器數(shù)據(jù)表
CDCE813-Q1可編程1-PLL時鐘合成器和抖動消除器數(shù)據(jù)表
CDCE913-Q1和CDCEL913-Q1可編程1-PLL VCXO時鐘合成器數(shù)據(jù)表
?CDCE913-Q1和CDCEL913-Q1可編程時鐘合成器技術(shù)文檔總結(jié)
?CDCE937-Q1/CDCEL937-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)
?CDCE949-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)
CDCE913 可編程1PLL VCXO時鐘合成器技術(shù)手冊
?CDCE813-Q1 可編程時鐘合成器與抖動清除器技術(shù)文檔總結(jié)
評論