本文介紹一下xilinx的開(kāi)發(fā)軟件 vivado 的仿真模式, vivado的仿真暫分為五種仿真模式。
分別為:
1. run behavioral simulation-----行為級(jí)仿真,行為級(jí)別的仿真通常也說(shuō)功能仿真。
2. post-synthesis function simulation-----綜合后的功能仿真。
3. post-synthesis timing simulation-----綜合后帶時(shí)序信息的仿真,綜合后帶時(shí)序信息的仿真比較接近于真實(shí)的時(shí)序。
4. post-implementation function simulation-----布線(xiàn)后的功能仿真。
5. post-implementation timing simulation-----(布局布線(xiàn)后的仿真) 執(zhí)行后的時(shí)序仿真,該仿真時(shí)最接近真實(shí)的時(shí)序波形。
下面小編來(lái)詳細(xì)介紹一下不同仿真模式的區(qū)別。
數(shù)字電路設(shè)計(jì)中一般包括3個(gè)大的階段:源代碼輸入、綜合和實(shí)現(xiàn),而電路仿真的切入點(diǎn)也基本與這些階段相吻合,根據(jù)適用的設(shè)計(jì)階段的不同仿真可以分為RTL行為級(jí)仿真、綜合后門(mén)級(jí)功能仿真和時(shí)序仿真。這種仿真輪廓的模型不僅適合FPGA/CPLD設(shè)計(jì),同樣適合IC設(shè)計(jì)。
一、RTL行為級(jí)仿真
在大部分設(shè)計(jì)中執(zhí)行的第一個(gè)仿真將是RTL行為級(jí)仿真。這個(gè)階段的仿真可以用來(lái)檢查代碼中的語(yǔ)法錯(cuò)誤以及代碼行為的正確性,其中不包括延時(shí)信息。如果沒(méi)有實(shí)例化一些與器件相關(guān)的特殊底層元件的話(huà),這個(gè)階段的仿真也可以做到與器件無(wú)關(guān)。因此在設(shè)計(jì)的初期階段不使用特殊底層元件即可以提高代碼的可讀性、可維護(hù)性,又可以提高仿真效率,且容易被重用。(絕大部分設(shè)計(jì)人員將這個(gè)階段的仿真叫功能仿真!)
二、綜合后門(mén)級(jí)功能仿真 (前仿真)
一般在設(shè)計(jì)流程中的第二個(gè)仿真是綜合后門(mén)級(jí)功能仿真。絕大多數(shù)的綜合工具除了可以輸出一個(gè)標(biāo)準(zhǔn)網(wǎng)表文件以外,還可以輸出Verilog或者VHDL網(wǎng)表,其中標(biāo)準(zhǔn)網(wǎng)表文件是用來(lái)在各個(gè)工具之間傳遞設(shè)計(jì)數(shù)據(jù)的,并不能用來(lái)做仿真使用,而輸出的Verilog或者VHDL網(wǎng)表可以用來(lái)仿真,之所以叫門(mén)級(jí)仿真是因?yàn)榫C合工具給出的仿真網(wǎng)表已經(jīng)是與生產(chǎn)廠(chǎng)家的器件的底層元件模型對(duì)應(yīng)起來(lái)了,所以為了進(jìn)行綜合后仿真必須在仿真過(guò)程中加入廠(chǎng)家的器件庫(kù),對(duì)仿真器進(jìn)行一些必要的配置,不然仿真器并不認(rèn)識(shí)其中的底層元件,無(wú)法進(jìn)行仿真。Xilinx公司的集成開(kāi)發(fā)環(huán)境ISE中并不支持綜合后仿真,而是使用映射前門(mén)級(jí)仿真代替,對(duì)于Xilinx開(kāi)發(fā)環(huán)境來(lái)說(shuō),這兩個(gè)仿真之間差異很小。
三、時(shí)序仿真 (后仿真)
在設(shè)計(jì)流程中的最后一個(gè)仿真是時(shí)序仿真。在設(shè)計(jì)布局布線(xiàn)完成以后可以提供一個(gè)時(shí)序仿真模型,這種模型中也包括了器件的一些信息,同時(shí)還會(huì)提供一個(gè)SDF時(shí)序標(biāo)注文件(Standard Delay format Timing Anotation)。SDF時(shí)序標(biāo)注最初使用在Verilog語(yǔ)言的設(shè)計(jì)中,現(xiàn)在VHDL語(yǔ)言的設(shè)計(jì)中也引用了這個(gè)概念。對(duì)于一般的設(shè)計(jì)者來(lái)說(shuō)并不需知道SDF。
總結(jié)
行為級(jí)仿真時(shí)必須的,能夠確保你所設(shè)計(jì)功能是正確的,綜合后時(shí)序仿真是有必要的,能夠排除大部分的時(shí)序問(wèn)題,至于后仿真,只能是解決疑難雜癥時(shí)再采取的大招,非常費(fèi)時(shí)間,一般不建議做后仿真。
-
FPGA
+關(guān)注
關(guān)注
1660文章
22408瀏覽量
636222 -
Xilinx
+關(guān)注
關(guān)注
73文章
2200瀏覽量
131122
發(fā)布評(píng)論請(qǐng)先 登錄
開(kāi)發(fā)軟件
Vivado 開(kāi)發(fā)軟件下板驗(yàn)證教程
介紹ARM開(kāi)發(fā)軟件ADS(ARM Developer Sui
FPGA設(shè)計(jì)開(kāi)發(fā)軟件ISE使用技巧
嵌入式系統(tǒng)仿真開(kāi)發(fā)軟件proteus8.9的安裝教程資料免費(fèi)下載
介紹一下xilinx的開(kāi)發(fā)軟件vivado的仿真模式
評(píng)論