国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鰭式場效晶體管集成電路設(shè)計(jì)與測試

電子設(shè)計(jì) ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師1 ? 2018-05-25 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

鰭式場效晶體管集成電路設(shè)計(jì)與測試

鰭式場效晶體管的出現(xiàn)對集成電路物理設(shè)計(jì)及可測性設(shè)計(jì)流程具有重大影響。鰭式場效晶體管的引進(jìn)意味著在集成電路設(shè)計(jì)制程中互補(bǔ)金屬氧化物(CMOS)晶體管必須被建模成三維(3D)的器件,這就包含了各種復(fù)雜性和不確定性。加州大學(xué)伯克利分校器件組的BSIM集團(tuán)開發(fā)出了一個(gè)模型,被稱作BSIM-CMG (common multi-gate)模型,來代表存在鰭式場效晶體管的電阻電容。晶圓代工廠竭力提供精準(zhǔn)器件及寄生數(shù)據(jù),同時(shí)也致力于保留先前工藝所采用的使用模型。

寄生提取挑戰(zhàn)

然而,每個(gè)晶圓代工廠都會修改標(biāo)準(zhǔn)模型以使得更貼切地表現(xiàn)特定的架構(gòu)和工藝。此外,在這些先進(jìn)的工藝節(jié)點(diǎn)處,晶圓代工廠希望其通過參考場解算器建立的“黃金”模型與該領(lǐng)域設(shè)計(jì)人員使用提取工具得到的結(jié)果有更緊密的關(guān)聯(lián)。在28納米級節(jié)點(diǎn),晶圓代工廠希望商業(yè)提取工具精度介于其黃金模型的5%到10%之間。對于鰭式場效晶體管工藝,晶圓代工廠要求商業(yè)提取工具與黃金模型之間的平均精度誤差在2%以內(nèi),3倍離散標(biāo)準(zhǔn)偏差僅為6%-7%。

最具挑戰(zhàn)性的任務(wù)是計(jì)算鰭式場效晶體管與其周圍環(huán)境之間更復(fù)雜且無法估量的相互之間的寄生數(shù)據(jù),這需要涉及前段制程(FEOL)幾何結(jié)構(gòu)的精確3D建模。確保三維空間中的精度需要使用3D場解算器進(jìn)行提取。3D場解算器在先前用于制程特性而非設(shè)計(jì),因?yàn)槠溆?jì)算成本太高且速率太慢。現(xiàn)在新一代的三維提取工具,比如Mentor的Calibre? xACT,通過采用自我調(diào)整網(wǎng)格化技術(shù)加速計(jì)算的方法使其運(yùn)行速度比之前快了一個(gè)數(shù)量級。其還有可利用現(xiàn)代多CPU計(jì)算環(huán)境的高度可擴(kuò)容架構(gòu)。有了這些功能,提取工具可以輕松地在32 CPU機(jī)器上執(zhí)行場解算器計(jì)算解決方案,小至數(shù)個(gè)單元大至數(shù)百萬內(nèi)嵌晶體管的模塊。

在全芯片層次,我們需要考慮數(shù)十億晶體管設(shè)計(jì)以及幾千萬根連接導(dǎo)線,即使是快速場解算器也無法提出實(shí)用的周轉(zhuǎn)時(shí)間。解決方法是采用先進(jìn)的啟發(fā)式算法,對于復(fù)雜的結(jié)構(gòu)采用場解算器,對于一般的幾何圖形可采用基于表格的提取方法 (table-based)。這種方法是可行的,由于在布線網(wǎng)格中的電場模型類似于前制程節(jié)點(diǎn)所見的。在最理想的情況下,設(shè)計(jì)工程師所用的提取使用模型不會改變,因?yàn)樘崛」ぞ邥詣釉趫鼋馑闫骱捅砀穹椒ㄖg移動。

隨著雙重和三重光罩在從20納米級節(jié)點(diǎn)制造開始中扮演著越來越重要的作用,我們正經(jīng)歷著互連角點(diǎn)(interconnect corners)數(shù)量的飛躍。在28納米,5個(gè)互連角點(diǎn)是可能的,然而對于16納米級,我們預(yù)計(jì)需要11-15個(gè)角點(diǎn)。先進(jìn)的多角點(diǎn)分析計(jì)劃可以實(shí)現(xiàn)更高效的計(jì)算,減少每個(gè)額外角點(diǎn)所需的額外計(jì)算量。此外,我們可以并行處理角點(diǎn),以使每一個(gè)額外角點(diǎn)僅增加10%的整體周轉(zhuǎn)時(shí)間。這意味著15個(gè)角點(diǎn)只需要2.5倍的單個(gè)角點(diǎn)運(yùn)行時(shí)間。

測試挑戰(zhàn)

測試和失效分析是特別重要的,因?yàn)轹捠綀鲂Ьw管的關(guān)鍵尺寸首次比底層節(jié)點(diǎn)尺寸小得多。這使得提高的缺陷水平以及增加良率的挑戰(zhàn)日益受到關(guān)注。單元識別(Cell-Aware)的測試方法特別適合于解決這些問題,因?yàn)樗梢枣i定晶體管級的缺陷。相對來說,傳統(tǒng)的掃描測試模式只能識別單元之間互連件的缺陷。單元識別分析過程建立一個(gè)基于單元布局內(nèi)缺陷仿真行為的故障模型。結(jié)果能生產(chǎn)出更高質(zhì)量的圖形向量。當(dāng)采用單元識別方式自動產(chǎn)生測試圖形向量(ATPG),硅驗(yàn)證結(jié)果表明從350納米級到鰭式場效晶體管級的技術(shù)節(jié)點(diǎn),明顯檢測出額外更多的缺陷,超出固定模式及過渡模式。

考慮具有三個(gè)鰭的多鰭式場效晶體管。最近的研究建議,這樣的晶體管應(yīng)考慮兩個(gè)缺陷類型:導(dǎo)致晶體管部分或全部擊穿的泄漏缺陷以及導(dǎo)致晶體管部分或完全關(guān)閉的驅(qū)動強(qiáng)度缺陷。

圖1:鰭式場效晶體管泄漏缺陷的測試

泄漏缺陷可以通過在每個(gè)晶體管的3鰭片兩端柵極(從漏極到源極)放置電阻來分析,如圖1所示。在單元識別分析過程中,模擬仿真(analog simulation)在一個(gè)給定單元庫對于所有鰭式場效晶體管的所有不同電阻值的電阻進(jìn)行。在晶體管在一定門閾值的情況下響應(yīng)延遲,對缺陷進(jìn)行建模。驅(qū)動強(qiáng)度缺陷可以通過在漏極和每個(gè)柵極之間以及在源極和柵極之間放置電阻的方法來分析。至于泄漏測試,模擬仿真通過改變每個(gè)電阻的電阻值來進(jìn)行。每個(gè)鰭片的響應(yīng)時(shí)間差異用于決定是否需要進(jìn)行缺陷建模。其他的鰭式場效晶體管缺陷類型可以通過類似的方法來處理。

鰭式場效晶體管確實(shí)帶來了一些新的挑戰(zhàn),但電子設(shè)計(jì)自動化工具供貨商和晶圓代工廠會盡全力以對集成電路設(shè)計(jì)流程影響最小的方式整合解決方案。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54009

    瀏覽量

    465969
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12571

    瀏覽量

    374523
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10395

    瀏覽量

    147733
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    集成電路版圖設(shè)計(jì)的核心組成與關(guān)鍵步驟

    集成電路設(shè)計(jì)中,版圖(Layout)是芯片設(shè)計(jì)的核心環(huán)節(jié)之一,指芯片電路的物理實(shí)現(xiàn)圖。它描述了電路中所有元器件(如晶體管、電阻、電容等)及其連接方式在硅片上的具體布局。版圖是將
    的頭像 發(fā)表于 12-26 15:12 ?709次閱讀
    <b class='flag-5'>集成電路</b>版圖設(shè)計(jì)的核心組成與關(guān)鍵步驟

    基于偏置電阻晶體管(BRT)的數(shù)字晶體管系列MUN2231等產(chǎn)品解析

    在電子電路設(shè)計(jì)中,晶體管的合理選擇和應(yīng)用對于電路性能起著關(guān)鍵作用。今天,我們就來深入探討ON Semiconductor推出的MUN2231、MMUN2231L、MUN5231、DTC123EE、DTC123EM3、NSBC12
    的頭像 發(fā)表于 12-02 15:46 ?432次閱讀
    基于偏置電阻<b class='flag-5'>晶體管</b>(BRT)的數(shù)字<b class='flag-5'>晶體管</b>系列MUN2231等產(chǎn)品解析

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    電阻器。MUN5136數(shù)字晶體管具有簡化電路設(shè)計(jì)、減少電路板空間和元件數(shù)量的特點(diǎn)。這些數(shù)字晶體管的工作結(jié)溫和存儲溫度范圍為-55°C至150°C。
    的頭像 發(fā)表于 11-24 16:27 ?762次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇
    發(fā)表于 11-17 07:42

    英飛凌功率晶體管的短路耐受性測試

    本文將深入探討兩種備受矚目的功率晶體管——英飛凌的 CoolGaN(氮化鎵高電子遷移率晶體管)和 OptiMOS 6(硅基場效應(yīng)晶體管),在極端短路條件下的表現(xiàn)。通過一系列嚴(yán)謹(jǐn)?shù)?b class='flag-5'>測試,
    的頭像 發(fā)表于 10-07 11:55 ?3187次閱讀
    英飛凌功率<b class='flag-5'>晶體管</b>的短路耐受性<b class='flag-5'>測試</b>

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學(xué)與工程的持續(xù)發(fā)展,當(dāng)前集成電路已涵蓋二極晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個(gè)大族,衍生出 100 多種不同類型的器件,推
    的頭像 發(fā)表于 09-22 10:53 ?1629次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    下一代高速芯片晶體管解制造問題解決了!

    可能超過初始版本的潛在優(yōu)勢。 改進(jìn)的可制造性 除了引入外壁之外,這種變化還帶來了兩個(gè)重要優(yōu)勢:更簡單的制造和更好的柵極集成度。柵極電極現(xiàn)在可以連接兩種類型的晶體管,而無需跨越勢壘,從而簡化了電路設(shè)計(jì)
    發(fā)表于 06-20 10:40

    場效應(yīng)晶體管的原理和優(yōu)勢

    自半導(dǎo)體晶體管問世以來,集成電路技術(shù)便在摩爾定律的指引下迅猛發(fā)展。摩爾定律預(yù)言,單位面積上的晶體管數(shù)量每兩年翻一番,而這一進(jìn)步在過去幾十年里得到了充分驗(yàn)證。
    的頭像 發(fā)表于 06-03 18:24 ?1907次閱讀
    <b class='flag-5'>鰭</b><b class='flag-5'>式</b>場效應(yīng)<b class='flag-5'>晶體管</b>的原理和優(yōu)勢

    低功耗熱發(fā)射極晶體管的工作原理與制備方法

    集成電路是現(xiàn)代信息技術(shù)的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發(fā)展,現(xiàn)代集成電路集成度不斷提升,目前單個(gè)芯片上已經(jīng)可以
    的頭像 發(fā)表于 05-22 16:06 ?1328次閱讀
    低功耗熱發(fā)射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一個(gè) PN結(jié),隧道穿透
    的頭像 發(fā)表于 05-16 17:32 ?1415次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    實(shí)用電子電路設(shè)計(jì)(全6本)——晶體管電路設(shè)計(jì)

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文共分上下二冊。本文檔作為下冊主要介紹晶體管/FET電路設(shè)計(jì)技術(shù)的基礎(chǔ)知識和基本實(shí)驗(yàn),內(nèi)容包括FET放大電路、源極跟隨器
    發(fā)表于 05-15 14:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路
    發(fā)表于 04-14 17:24

    晶體管電路設(shè)計(jì)(上) 【日 鈴木雅臣】

    晶體管和FET的工作原理,觀察放大電路的波形,放大電路的設(shè)計(jì),放大電路的性能,共發(fā)射極應(yīng)用,觀察射極跟隨器的波形,增強(qiáng)輸出電路的設(shè)計(jì),射極跟
    發(fā)表于 04-14 16:07

    晶體管電路設(shè)計(jì)(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,F(xiàn)ET和Ic,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨電路的設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)和制作,柵極接地放大
    發(fā)表于 03-07 13:55

    晶體管電路設(shè)計(jì)(上)[日 鈴木雅臣]

    本書主要介紹了晶體管和FET的工作原理,放大電路的工作,增強(qiáng)輸出的電路,小型功率放大器的設(shè)計(jì)與制作,功率放大器的設(shè)計(jì)與制作,拓寬頻率特性,視頻選擇器的設(shè)計(jì)和制作,渥爾曼電路的設(shè)計(jì),負(fù)反
    發(fā)表于 03-07 13:46