国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速DSP系統(tǒng)中PCB板可靠性設(shè)計(jì)應(yīng)注意的若干問(wèn)題

LUZq_Line_pcbla ? 來(lái)源:未知 ? 作者:李倩 ? 2018-04-13 14:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

針對(duì)在高速DSP系統(tǒng)中PCB板可靠性設(shè)計(jì)應(yīng)注意的若干問(wèn)題。

電源設(shè)計(jì)

高速DSP系統(tǒng)PCB板設(shè)計(jì)首先需要考慮的是電源設(shè)計(jì)問(wèn)題。在電源設(shè)計(jì)中,通常采用以下方法來(lái)解決信號(hào)完整性問(wèn)題。考慮電源和地的去耦

隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設(shè)計(jì)時(shí)考慮采用多層板,建議電源和地都可以用專門的一層,且對(duì)于多種電源,例如DSP的I/O電源電壓和內(nèi)核電源電壓不同,可以用兩個(gè)不同的電源層,若考慮多層板的加工費(fèi)用高,可以把接線較多或者相對(duì)關(guān)鍵的電源用專門的一層,其他電源可以和信號(hào)線一樣布線,但要注意線的寬度要足夠。

無(wú)論電路板是否有專門的地層和電源層,都必須在電源和地之間加一定的并且分布合理的電容。為了節(jié)省空間,減少通孔數(shù),建議多使用貼片電容。可把貼片電容放在PCB板背面即焊接面,貼片電容到通孔用寬線連接并通過(guò)通孔與電源、地層相連。考慮電源分布的布線規(guī)則(1)、分開(kāi)模擬數(shù)字電源

高速高精度模擬元件對(duì)數(shù)字信號(hào)很敏感。例如,放大器會(huì)放大開(kāi)關(guān)噪聲,使之接近脈沖信號(hào),所以在板上模擬和數(shù)字部分,電源層一般是要求分開(kāi)的。(2)、隔離敏感信號(hào)

有些敏感信號(hào)(如高頻時(shí)鐘) 對(duì)噪聲干擾特別敏感,對(duì)它們要采取高等級(jí)隔離措施。高頻時(shí)鐘(20MHz以上的時(shí)鐘,或翻轉(zhuǎn)時(shí)間小于5ns的時(shí)鐘)必須有地線護(hù)送,時(shí)鐘線寬至少10mil,護(hù)送地線線寬至少20mil,高頻信號(hào)線的保護(hù)地線兩端必須由過(guò)孔與地層良好接觸,而且每5cm 打過(guò)孔與地層連接;時(shí)鐘發(fā)送側(cè)必須串接一個(gè)22Ω~220Ω的阻尼電阻。可避免由這些線帶來(lái)的信號(hào)噪聲所產(chǎn)生的干擾。軟、硬件抗干擾設(shè)計(jì)

一般高速DSP應(yīng)用系統(tǒng)PCB板都是由用戶根據(jù)系統(tǒng)的具體要求而設(shè)計(jì)的,由于設(shè)計(jì)能力、實(shí)驗(yàn)室條件有限,如不采取完善、可靠的抗干擾措施,一旦遇到工作環(huán)境不理想、有電磁干擾就會(huì)導(dǎo)致DSP程序流程紊亂,當(dāng)DSP正常工作代碼不能恢復(fù)時(shí),將出現(xiàn)跑飛程序或死機(jī)現(xiàn)象,甚至?xí)p壞某些元器件。應(yīng)注意采取相應(yīng)的抗干擾措施。硬件抗干擾設(shè)計(jì)

硬件抗干擾效率高,在系統(tǒng)復(fù)雜度、成本、體積可容忍的情況下,優(yōu)先選用硬件抗干擾設(shè)計(jì)。常用的硬件抗干擾技術(shù)可歸納為以下幾種:

(1) 硬件濾波:RC濾波器可以大大削弱各類高頻干擾信號(hào)。如可以抑制“毛刺”干擾。

(2) 合理接地:合理設(shè)計(jì)接地系統(tǒng),對(duì)于高速的數(shù)字和模擬電路系統(tǒng)來(lái)說(shuō),具有一個(gè)低阻抗、大面積的接地層是很重要的。地層既可以為高頻電流提供一個(gè)低阻抗的返回通路,而且使EMI、RFI變得更小,同時(shí)還對(duì)外部干擾具有屏蔽作用。PCB 設(shè)計(jì)時(shí)把模擬地和數(shù)字地分開(kāi)。

(3) 屏蔽措施:交流電源、高頻電源、強(qiáng)電設(shè)備、電弧產(chǎn)生的電火花,會(huì)產(chǎn)生電磁波,成為電磁干擾的噪聲源,可用金屬殼體把上述器件包圍起來(lái),再接地,這對(duì)屏蔽通過(guò)電磁感應(yīng)引起的干擾非常有效。

(4) 光電隔離:光電隔離器可以有效地避免不同電路板間的相互干擾,高速的光電隔離器常用于DSP和其他設(shè)備(如傳感器、開(kāi)關(guān)等) 的接口。軟件抗干擾設(shè)計(jì)

軟件抗干擾有硬件抗干擾所無(wú)法取代的優(yōu)勢(shì),在DSP 應(yīng)用系統(tǒng)中還應(yīng)充分挖掘軟件的抗干擾能力,從而將干擾的影響抑制到最小。下面給出幾種有效的軟件抗干擾方法。

(1) 數(shù)字濾波:模擬輸入信號(hào)的噪聲可以通過(guò)數(shù)字濾波加以消除。常用的數(shù)字濾波技術(shù)有:中值濾波、算術(shù)平均值濾波等。

(2) 設(shè)置陷阱:在未用的程序區(qū)內(nèi)設(shè)置一段引導(dǎo)程序,當(dāng)程序受干擾跳到此區(qū)域時(shí),引導(dǎo)程序?qū)?qiáng)行捕獲到的程序引導(dǎo)到指定的地址,在那里用專門程序?qū)Τ鲥e(cuò)程序進(jìn)行處理。

(3) 指令冗余:在雙字節(jié)指令和三字節(jié)指令后插入兩三個(gè)字節(jié)的空操作指令NOP,可以防止當(dāng)DSP系統(tǒng)受干擾程序跑飛時(shí),將程序自動(dòng)納入正軌。

(4) 設(shè)置看門狗定時(shí):如失控的程序進(jìn)入“死循環(huán)”,通常采用“看門狗”技術(shù)使程序脫離“死循環(huán)”。其原理是利用一個(gè)定時(shí)器,它按設(shè)定周期產(chǎn)生一個(gè)脈沖,如果不想產(chǎn)生此脈沖,DSP就應(yīng)在小于設(shè)定周期的時(shí)間內(nèi)將定時(shí)器清零;但當(dāng)DSP程序跑飛時(shí),就不會(huì)按規(guī)定把定時(shí)器清零,于是定時(shí)器產(chǎn)生的脈沖作為DSP復(fù)位信號(hào),將DSP重新復(fù)位和初始化。電磁兼容性設(shè)計(jì)

電磁兼容性是指電子設(shè)備在復(fù)雜電磁環(huán)境中仍可以正常工作的能力。電磁兼容性設(shè)計(jì)的目的是使電子設(shè)備既能抑制各種外來(lái)干擾,又能減少電子設(shè)備對(duì)其他電子設(shè)備的電磁干擾。在實(shí)際的PCB板中相鄰信號(hào)間或多或少存在著電磁干擾現(xiàn)象即串?dāng)_。串?dāng)_的大小與回路間的分布電容和分布電感有關(guān)。解決這種信號(hào)間的相互電磁干擾可采取以下措施:選擇合理的導(dǎo)線寬度

由于瞬變電流在印制線條上產(chǎn)生的沖擊干擾主要是印制導(dǎo)線的電感成分引起的,而其電感量與印制導(dǎo)線長(zhǎng)度成正比,與寬度成反比。所以采用短而寬的導(dǎo)線對(duì)抑制干擾是有利的。時(shí)鐘引線、總線驅(qū)動(dòng)器的信號(hào)線常有大的瞬變電流,其印制導(dǎo)線要盡可能短。對(duì)于分立元件電路,印制導(dǎo)線寬度在1.5mm左右即可滿足要求;對(duì)于集成電路,印制導(dǎo)線寬度在0. 2mm~1. 0mm之間選擇。采用井字形網(wǎng)狀布線結(jié)構(gòu)。

具體做法是在PCB印制板的一層橫向布線,緊挨著的一層縱向布線。散熱設(shè)計(jì)

為有利于散熱,印制板最好是自立安裝,板間距應(yīng)大于2cm,同時(shí)注意元器件在印制板上的布排規(guī)則。在水平方向,大功率器件盡量靠近印制板邊沿布置,從而縮短傳熱途徑;在垂直方向大功率器件盡量靠近印制板上方布置,從而減少其對(duì)別的元器件溫度的影響。對(duì)溫度較敏感的元器件盡量布放在溫度比較低的區(qū)域,而不能放在發(fā)熱量大的器件的正上方。結(jié)束語(yǔ)

在高速DSP應(yīng)用系統(tǒng)的各項(xiàng)設(shè)計(jì)中,如何把完善的設(shè)計(jì)從理論轉(zhuǎn)化為現(xiàn)實(shí),依賴于高質(zhì)量的PCB印制板,DSP電路的工作頻率越來(lái)越高,管腳越來(lái)越密,干擾加大,如何提高信號(hào)的質(zhì)量很重要。因此系統(tǒng)的性能是否良好,與設(shè)計(jì)者的PCB印制板質(zhì)量密不可分。如能合理布局設(shè)計(jì),減少噪聲,降擾,避開(kāi)不必要的失誤,對(duì)系統(tǒng)性能的發(fā)揮起到不低估的作用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    561

    文章

    8244

    瀏覽量

    366642
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8412

    瀏覽量

    185712
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4921

    瀏覽量

    95267

原文標(biāo)題:高速DSP的PCB設(shè)計(jì)

文章出處:【微信號(hào):Line_pcblayout,微信公眾號(hào):Line_pcblayout】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速DSP系統(tǒng)PCB可靠性設(shè)計(jì)分析

    系統(tǒng)性能,并帶來(lái)不可估量的損失。解決這些問(wèn)題的方法主要靠電路設(shè)計(jì)。因此PCB印制的設(shè)計(jì)質(zhì)量相當(dāng)重要,它是把最優(yōu)的設(shè)計(jì)理念轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)的惟一途徑。下面討論針對(duì)在高速
    發(fā)表于 10-23 21:57

    如何確保高速DSPPCB設(shè)計(jì)質(zhì)量

    電路設(shè)計(jì)過(guò)程中非常關(guān)鍵的一個(gè)環(huán)節(jié)。  因此PCB的設(shè)計(jì)質(zhì)量相當(dāng)重要,它是把最優(yōu)的設(shè)計(jì)理念轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)的惟一途徑。下面討論針對(duì)在高速DSP系統(tǒng)
    發(fā)表于 12-04 14:19

    高速DSPPCB可靠性設(shè)計(jì)的注意問(wèn)題

      針對(duì)在高速DSP系統(tǒng)PCB可靠性設(shè)計(jì)
    發(fā)表于 09-21 16:29

    高速電路印刷電路可靠性設(shè)計(jì)

    DSP-TMS320F2812的電力電子控制器系統(tǒng),論述了高速電路PCB可靠性設(shè)計(jì)方法。2
    發(fā)表于 11-26 16:54

    單片機(jī)應(yīng)用系統(tǒng)可靠性可靠性設(shè)計(jì)

    泛的現(xiàn)代電子系統(tǒng)。現(xiàn)代電子系統(tǒng)可靠性表現(xiàn)為,在規(guī)定條件下,系統(tǒng)準(zhǔn)確無(wú)誤運(yùn)行的能力.突出了可靠性的軟件和運(yùn)行
    發(fā)表于 01-11 09:34

    設(shè)計(jì)高速DSP系統(tǒng)PCB應(yīng)注意哪些問(wèn)題?

    高速DSP系統(tǒng)PCB的特點(diǎn)有哪些?設(shè)計(jì)高速DSP
    發(fā)表于 04-21 07:21

    單片機(jī)C語(yǔ)言編程應(yīng)注意若干問(wèn)題

    《單片機(jī)C語(yǔ)言編程應(yīng)注意若干問(wèn)題》由會(huì)員分享,可在線閱讀,更多相關(guān)《單片機(jī)C語(yǔ)言編程應(yīng)注意若干問(wèn)題
    發(fā)表于 07-15 09:12

    BGA封裝的PCB布線可靠性

    目前,無(wú)論是ARM、DSP、FPGA等大多數(shù)封裝基本上都是BGA或MBGA,BGA在PCB布線上的可靠性還都基本上能滿足,但是MBGA封裝的:間距在0.5mm一下的,在PCB
    發(fā)表于 04-23 23:15

    PLC控制系統(tǒng)設(shè)計(jì)若干問(wèn)題

    系統(tǒng)設(shè)計(jì) 如何選用機(jī)型 以及提高系統(tǒng)可靠性等方面應(yīng)注意的問(wèn)題
    發(fā)表于 07-01 17:28 ?31次下載

    高速DSP系統(tǒng)PCB可靠性設(shè)計(jì)

    摘要:本文介紹了高速DSP系統(tǒng)PCB的特點(diǎn)以及可靠性設(shè)計(jì)應(yīng)
    發(fā)表于 12-13 21:59 ?0次下載

    高速DSP系統(tǒng)PCB的layout可靠性設(shè)計(jì)

    高速DSP系統(tǒng)PCB可靠性設(shè)計(jì) 引言 由于微電子技術(shù)的
    發(fā)表于 08-15 17:12 ?1377次閱讀

    關(guān)于高速DSP系統(tǒng)PCB可靠性設(shè)計(jì)方案的探究

    高速器件的使用,高速DSP(數(shù)字信號(hào)處理) 系統(tǒng)設(shè)計(jì)會(huì)越來(lái)越多,處理高速DSP應(yīng)用
    發(fā)表于 10-20 15:12 ?0次下載

    高速DSP系統(tǒng)PCB的特點(diǎn)以及可靠性設(shè)計(jì)

    本文介紹了高速DSP系統(tǒng)PCB的特點(diǎn)以及可靠性設(shè)計(jì)應(yīng)
    發(fā)表于 10-23 12:03 ?0次下載

    高速DSP系統(tǒng)PCB怎樣設(shè)計(jì)其可靠性

    高速DSP應(yīng)用系統(tǒng)的各項(xiàng)設(shè)計(jì),如何把完善的設(shè)計(jì)從理論轉(zhuǎn)化為現(xiàn)實(shí),依賴于高質(zhì)量的PCB印制
    的頭像 發(fā)表于 10-23 15:19 ?2123次閱讀

    若干PCB組成系統(tǒng),各之間的地線應(yīng)如何連接?

    Plane)的連接至關(guān)重要,它起到了連接各個(gè)之間的電流回路的作用,同時(shí)還能防止電磁干擾和噪聲。 在設(shè)計(jì)PCB系統(tǒng)時(shí),地線的布局和連接需要仔細(xì)考慮,以確保系統(tǒng)
    的頭像 發(fā)表于 11-24 14:38 ?3932次閱讀