国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速DSP系統(tǒng)PCB板怎樣設(shè)計其可靠性

PCB線路板打樣 ? 來源:ct ? 2019-10-23 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:本文介紹了高速DSP系統(tǒng)PCB板的特點(diǎn)以及可靠性設(shè)計應(yīng)注意的幾個問題,包括電源設(shè)計、軟硬件抗干擾設(shè)計、電磁兼容性設(shè)計、散熱設(shè)計以及高速電路重要信號線的布線方法,使各項設(shè)計更加合理,易于工程實(shí)現(xiàn)。

由于微電子技術(shù)的高速發(fā)展,由IC芯片構(gòu)成的數(shù)字電子系統(tǒng)朝著規(guī)模大、體積小、速度快的方向飛速發(fā)展,而且發(fā)展速度越來越快。新器件的應(yīng)用導(dǎo)致現(xiàn)代EDA設(shè)計的電路布局密度大,而且信號的頻率也很高,隨著高速器件的使用,高速DSP(數(shù)字信號處理) 系統(tǒng)設(shè)計會越來越多,處理高速DSP應(yīng)用系統(tǒng)中的信號問題成為設(shè)計的重要問題,在這種設(shè)計中,其特點(diǎn)是系統(tǒng)數(shù)據(jù)速率、時鐘速率和電路密集度都在不斷增加,其PCB印制板的設(shè)計表現(xiàn)出與低速設(shè)計截然不同的行為特點(diǎn),即出現(xiàn)信號完整性問題、干擾加重問題、電磁兼容性問題等等。

這些問題能導(dǎo)致或者直接帶來信號失真,定時錯誤,不正確數(shù)據(jù)、地址和控制線以及系統(tǒng)錯誤甚至系統(tǒng)崩潰,解決不好會嚴(yán)重影響系統(tǒng)性能,并帶來不可估量的損失。解決這些問題的方法主要靠電路設(shè)計。因此PCB印制板的設(shè)計質(zhì)量相當(dāng)重要,它是把最優(yōu)的設(shè)計理念轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)的惟一途徑。下面討論針對在高速DSP系統(tǒng)中PCB板可靠性設(shè)計應(yīng)注意的若干問題。

電源設(shè)計

高速DSP系統(tǒng)PCB板設(shè)計首先需要考慮的是電源設(shè)計問題。在電源設(shè)計中,通常采用以下方法來解決信號完整性問題。

考慮電源和地的去耦

隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設(shè)計時考慮采用多層板,建議電源和地都可以用專門的一層,且對于多種電源,例如DSP的I/O電源電壓和內(nèi)核電源電壓不同,可以用兩個不同的電源層,若考慮多層板的加工費(fèi)用高,可以把接線較多或者相對關(guān)鍵的電源用專門的一層,其他電源可以和信號線一樣布線,但要注意線的寬度要足夠。

無論電路板是否有專門的地層和電源層,都必須在電源和地之間加一定的并且分布合理的電容。為了節(jié)省空間,減少通孔數(shù),建議多使用貼片電容。可把貼片電容放在PCB板背面即焊接面,貼片電容到通孔用寬線連接并通過通孔與電源、地層相連。

考慮電源分布的布線規(guī)則

分開模擬數(shù)字電源

高速高精度模擬元件對數(shù)字信號很敏感。例如,放大器會放大開關(guān)噪聲,使之接近脈沖信號,所以在板上模擬和數(shù)字部分,電源層一般是要求分開的。

隔離敏感信號

有些敏感信號(如高頻時鐘) 對噪聲干擾特別敏感,對它們要采取高等級隔離措施。高頻時鐘(20MHz以上的時鐘,或翻轉(zhuǎn)時間小于5ns的時鐘)必須有地線護(hù)送,時鐘線寬至少10mil,護(hù)送地線線寬至少20mil,高頻信號線的保護(hù)地線兩端必須由過孔與地層良好接觸,而且每5cm 打過孔與地層連接;時鐘發(fā)送側(cè)必須串接一個22Ω~220Ω的阻尼電阻。可避免由這些線帶來的信號噪聲所產(chǎn)生的干擾。

軟、硬件抗干擾設(shè)計

一般高速DSP應(yīng)用系統(tǒng)PCB板都是由用戶根據(jù)系統(tǒng)的具體要求而設(shè)計的,由于設(shè)計能力、實(shí)驗(yàn)室條件有限,如不采取完善、可靠的抗干擾措施,一旦遇到工作環(huán)境不理想、有電磁干擾就會導(dǎo)致DSP程序流程紊亂,當(dāng)DSP正常工作代碼不能恢復(fù)時,將出現(xiàn)跑飛程序或死機(jī)現(xiàn)象,甚至?xí)p壞某些元器件。應(yīng)注意采取相應(yīng)的抗干擾措施。

硬件抗干擾設(shè)計

硬件抗干擾效率高,在系統(tǒng)復(fù)雜度、成本、體積可容忍的情況下,優(yōu)先選用硬件抗干擾設(shè)計。常用的硬件抗干擾技術(shù)可歸納為以下幾種:

(1) 硬件濾波:RC 濾波器可以大大削弱各類高頻干擾信號。如可以抑制“毛刺”干擾。

(2) 合理接地:合理設(shè)計接地系統(tǒng),對于高速的數(shù)字和模擬電路系統(tǒng)來說,具有一個低阻抗、大面積的接地層是很重要的。地層既可以為高頻電流提供一個低阻抗的返回通路,而且使EMI、RFI變得更小,同時還對外部干擾具有屏蔽作用。PCB 設(shè)計時把模擬地和數(shù)字地分開。

(3) 屏蔽措施:交流電源、高頻電源、強(qiáng)電設(shè)備、電弧產(chǎn)生的電火花,會產(chǎn)生電磁波,成為電磁干擾的噪聲源,可用金屬殼體把上述器件包圍起來,再接地,這對屏蔽通過電磁感應(yīng)引起的干擾非常有效。

(4) 光電隔離:光電隔離器可以有效地避免不同電路板間的相互干擾,高速的光電隔離器常用于DSP和其他設(shè)備(如傳感器、開關(guān)等) 的接口

軟件抗干擾設(shè)計

軟件抗干擾有硬件抗干擾所無法取代的優(yōu)勢,在DSP 應(yīng)用系統(tǒng)中還應(yīng)充分挖掘軟件的抗干擾能力,從而將干擾的影響抑制到最小。下面給出幾種有效的軟件抗干擾方法。

(1) 數(shù)字濾波:模擬輸入信號的噪聲可以通過數(shù)字濾波加以消除。常用的數(shù)字濾波技術(shù)有:中值濾波、算術(shù)平均值濾波等。

(2) 設(shè)置陷阱:在未用的程序區(qū)內(nèi)設(shè)置一段引導(dǎo)程序,當(dāng)程序受干擾跳到此區(qū)域時,引導(dǎo)程序?qū)?qiáng)行捕獲到的程序引導(dǎo)到指定的地址,在那里用專門程序?qū)Τ鲥e程序進(jìn)行處理。

(3) 指令冗余:在雙字節(jié)指令和三字節(jié)指令后插入兩三個字節(jié)的空操作指令NOP,可以防止當(dāng)DSP系統(tǒng)受干擾程序跑飛時,將程序自動納入正軌。

(4) 設(shè)置看門狗定時:如失控的程序進(jìn)入“死循環(huán)”,通常采用“看門狗”技術(shù)使程序脫離“死循環(huán)”。其原理是利用一個定時器,它按設(shè)定周期產(chǎn)生一個脈沖,如果不想產(chǎn)生此脈沖,DSP就應(yīng)在小于設(shè)定周期的時間內(nèi)將定時器清零;但當(dāng)DSP程序跑飛時,就不會按規(guī)定把定時器清零,于是定時器產(chǎn)生的脈沖作為DSP復(fù)位信號,將DSP重新復(fù)位和初始化。

電磁兼容性設(shè)計

電磁兼容性是指電子設(shè)備在復(fù)雜電磁環(huán)境中仍可以正常工作的能力。電磁兼容性設(shè)計的目的是使電子設(shè)備既能抑制各種外來干擾,又能減少電子設(shè)備對其他電子設(shè)備的電磁干擾。在實(shí)際的PCB板中相鄰信號間或多或少存在著電磁干擾現(xiàn)象即串?dāng)_。串?dāng)_的大小與回路間的分布電容和分布電感有關(guān)。解決這種信號間的相互電磁干擾可采取以下措施:

選擇合理的導(dǎo)線寬度

由于瞬變電流在印制線條上產(chǎn)生的沖擊干擾主要是印制導(dǎo)線的電感成分引起的,而其電感量與印制導(dǎo)線長度成正比,與寬度成反比。所以采用短而寬的導(dǎo)線對抑制干擾是有利的。時鐘引線、總線驅(qū)動器的信號線常有大的瞬變電流,其印制導(dǎo)線要盡可能短。對于分立元件電路,印制導(dǎo)線寬度在1.5mm左右即可滿足要求;對于集成電路,印制導(dǎo)線寬度在0. 2mm~1. 0mm之間選擇。

采用井字形網(wǎng)狀布線結(jié)構(gòu)。

具體做法是在PCB印制板的一層橫向布線,緊挨著的一層縱向布線。

散熱設(shè)計

為有利于散熱,印制板最好是自立安裝,板間距應(yīng)大于2cm,同時注意元器件在印制板上的布排規(guī)則。在水平方向,大功率器件盡量靠近印制板邊沿布置,從而縮短傳熱途徑;在垂直方向大功率器件盡量靠近印制板上方布置,從而減少其對別的元器件溫度的影響。對溫度較敏感的元器件盡量布放在溫度比較低的區(qū)域,而不能放在發(fā)熱量大的器件的正上方。

結(jié)束語

在高速DSP應(yīng)用系統(tǒng)的各項設(shè)計中,如何把完善的設(shè)計從理論轉(zhuǎn)化為現(xiàn)實(shí),依賴于高質(zhì)量的PCB印制板,DSP電路的工作頻率越來越高,管腳越來越密,干擾加大,如何提高信號的質(zhì)量很重要。因此系統(tǒng)的性能是否良好,與設(shè)計者的PCB印制板質(zhì)量密不可分。如能合理布局設(shè)計,減少噪聲,降擾,避開不必要的失誤,對系統(tǒng)性能的發(fā)揮起到不低估的作用。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23878

    瀏覽量

    424303
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44639
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是高可靠性

    PCB決定了電子封裝的質(zhì)量和可靠性。隨著電子產(chǎn)品越發(fā)小型化、輕量化、多功能化,以及無鉛、無鹵等環(huán)保要求的持續(xù)推動,PCB行業(yè)正呈現(xiàn)出“線細(xì)、孔小、層多、薄、高頻、
    發(fā)表于 01-29 14:49

    如何測試單片機(jī)MCU系統(tǒng)可靠性

    用什么方法來測試單片機(jī)系統(tǒng)可靠性,當(dāng)一個單片機(jī)系統(tǒng)設(shè)計完成,對于不同的單片機(jī)系統(tǒng)產(chǎn)品會有不同的測試項目和方法,但是有一些是必須測試的。 下面分享我的一些經(jīng)驗(yàn): 1、測試單片機(jī)軟件
    發(fā)表于 01-08 07:50

    SiLM27531HAC-7G高可靠性高速單通道低邊驅(qū)動器

    供5A的強(qiáng)勁拉灌電流,納秒級的開關(guān)速度與高欠壓保護(hù)閾值,使其成為替代傳統(tǒng)分立驅(qū)動方案、提升系統(tǒng)可靠性的理想選擇。核心特性: 高壓高速驅(qū)動:支持9V至30V的寬驅(qū)動電源范圍,在18V供
    發(fā)表于 12-29 08:33

    單片機(jī)應(yīng)用系統(tǒng)可靠性設(shè)計介紹

    隨著單片機(jī)在國防、金融、工業(yè)控制等重要領(lǐng)域應(yīng)用越來越廣泛,單片機(jī)應(yīng)用系統(tǒng)可靠性越來越成為人們關(guān)注的一個重要課題。單片機(jī)應(yīng)用系統(tǒng)可靠性是由多種因素決定的,大體分為硬件
    發(fā)表于 11-25 06:21

    熱沖擊試驗(yàn):確保PCB可靠性的關(guān)鍵環(huán)節(jié)

    在電子設(shè)備制造領(lǐng)域,印刷線路PCB)的質(zhì)量與可靠性直接決定著最終產(chǎn)品的性能與壽命。而在眾多測試項目中,熱沖擊試驗(yàn)以其嚴(yán)苛的條件和高效的篩選能力,成為評估PCB
    的頭像 發(fā)表于 10-24 12:22 ?559次閱讀
    熱沖擊試驗(yàn):確保<b class='flag-5'>PCB</b><b class='flag-5'>可靠性</b>的關(guān)鍵環(huán)節(jié)

    線路阻焊工藝對PCB可靠性有何影響?

    阻焊工藝作為PCB制造的核心環(huán)節(jié),質(zhì)量直接影響電路的電氣性能、機(jī)械強(qiáng)度和長期可靠性。以下是具體影響分析: 一、電氣可靠性 信號完整
    的頭像 發(fā)表于 08-26 15:21 ?727次閱讀

    PCB三防漆可靠性實(shí)驗(yàn)的注意事項

    PCB三防漆的可靠性實(shí)驗(yàn)是驗(yàn)證防護(hù)能力的“終極考驗(yàn)”,但實(shí)驗(yàn)結(jié)果常因細(xì)節(jié)疏漏出現(xiàn)偏差:固化不徹底的涂層在鹽霧測試中會提前失效,厚度不均會導(dǎo)致防護(hù)性能兩極分化,附著力不足則可能在振動
    的頭像 發(fā)表于 07-28 09:28 ?762次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b>三防漆<b class='flag-5'>可靠性</b>實(shí)驗(yàn)的注意事項

    PCB的十大可靠性測試

    PCB可靠性測試流程為了確保PCB可靠性,必須經(jīng)過一系列嚴(yán)格的測試。以下是一些常見的測試
    的頭像 發(fā)表于 06-20 23:08 ?1504次閱讀
    <b class='flag-5'>PCB</b>的十大<b class='flag-5'>可靠性</b>測試

    如何提高電路組件環(huán)境可靠性

    電路組件PCBA(Printed Circuit Board Assembly)的可靠性特別是多水汽、多粉塵、有化學(xué)污染物的室外工作環(huán)境的可靠性,直接決定了電子產(chǎn)品的品質(zhì)或應(yīng)用范圍。
    的頭像 發(fā)表于 06-18 15:22 ?991次閱讀

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。性能的穩(wěn)定性和可靠性決定了整個系統(tǒng)
    的頭像 發(fā)表于 05-20 09:13 ?1860次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    提供半導(dǎo)體工藝可靠性測試-WLR晶圓可靠性測試

    無需封裝:熱阻低,允許施加更高溫度和大電流密度而不引入新失效機(jī)理;實(shí)時反饋:與工藝開發(fā)流程深度融合,工藝調(diào)整后可立即通過測試反饋評估可靠性影響;行業(yè)標(biāo)準(zhǔn)化:主流廠商均發(fā)布WLR技術(shù)報告,推動成為工藝
    發(fā)表于 05-07 20:34

    電機(jī)微機(jī)控制系統(tǒng)可靠性分析

    針對性地研究提高電機(jī)微機(jī)控制系統(tǒng)可靠性的途徑及技術(shù)措施:硬件上,方法包括合理選擇篩選元器件、選擇合適的電源、采用保護(hù)電路以及制作可靠的印制電路等;軟件上,則采用了固化程序和保護(hù) RA
    發(fā)表于 04-29 16:14

    電機(jī)控制器電子器件可靠性研究

    的提高,在某些特定的武器裝備上,由于武器本身需要長期處于儲存?zhèn)鋺?zhàn)狀態(tài),為了使武器能夠在隨時接到戰(zhàn)斗命令的時候各個系統(tǒng)處于高可靠性的正常運(yùn)行狀態(tài),需要對武器系統(tǒng)的儲存可靠性進(jìn)行研究,本文
    發(fā)表于 04-17 22:31

    ?從ISO到UL:捷多邦如何確保高端PCB的高可靠性

    在電子制造領(lǐng)域,高端PCB(印刷電路)的質(zhì)量直接決定了產(chǎn)品的性能和可靠性。為了確保PCB的高可靠性和高性能,國際認(rèn)證標(biāo)準(zhǔn)成為了衡量
    的頭像 發(fā)表于 03-20 15:40 ?949次閱讀

    PCB失效分析技術(shù):保障電子信息產(chǎn)品可靠性

    在現(xiàn)代電子信息產(chǎn)業(yè)中,PCB(印刷電路)作為元器件的載體和電路信號傳輸?shù)臉屑~,質(zhì)量與可靠性水平直接決定了整機(jī)設(shè)備的性能表現(xiàn)。然而,由于成本控制和技術(shù)限制,
    的頭像 發(fā)表于 03-17 16:30 ?1087次閱讀
    <b class='flag-5'>PCB</b>失效分析技術(shù):保障電子信息產(chǎn)品<b class='flag-5'>可靠性</b>