国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

集成電路制造工藝升級的過程中,晶體管微縮會終結嗎?

wg7H_MooreNEWS ? 來源:未知 ? 作者:龔婷 ? 2018-03-12 11:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路制造工藝升級的過程中,High-K和FinFET的出現對摩爾定律的延續發生了重要的作用,并一再打破了過去專家對行業的預測。近年來,隨著工藝的進一步演進,業界又開始產生了對晶體管能否繼續縮進產生了疑惑。

在今日開幕的CSTIC2018上,FinFET的發明者胡正明教授發表了題為《Will Scaling End?What Then?》的演講,探討集成電路制造的發展方向。

胡教授表示,在1999年的時候,業界的普遍觀點是晶體管微縮將會在35納米的時候結束。

然而,就在同一年,UC Berkeley推出了45納米的FinFET晶體管。得益于新的晶體管構造模式,器件的性能測試參數獲得了不錯的效果。

在當時,胡正明教授團隊即發現,即使1nm的氧化層也無法消除界面以下數納米處的漏電,所以他們向DARPA提議了兩種Ultra-thin-body的MOSFET

其中之一就是堪稱改變整個半導體歷史的FinFET:

另一結構就是UTB-SOI (FDSOI):

在談到限制Lg微縮的原因,根據ITRS的的觀點,硅的film/fin/wire能夠減小到6nm。

但是,MoS2、WSe和HfTE等材料的晶體天然厚度就是0.6nm,基于這些材料的2D晶體管擁有更短的Lg和更好的電學特性,但是制作工藝很困難,想要在12寸wafer上均勻生長其實有很大的挑戰。

他進一步指出,Full wafer available Seeded CVD MOS2 over SiO2

之后胡教授介紹了堆疊的2D半導體電路

還談到了CVD MoS2 溝道放置在鰭狀Si back gate的FinFET

胡教授強調了降低IC功耗的重要性

要達到降低功耗的目的,那就需要從以下三個方向考慮:

首先他分享了關于降低Vdd的觀點

然后胡教授還談到了負電容晶體管(NCFET)

他將30納米 FinFET和NCFET做了對比

并進一步強調了NCFET的特性

之后胡教授還介紹了Ferroelectric Negative Capacitance

還做了一個不同電壓下的表現對比

他還總結了以下幾點

胡教授表示,晶體管微縮會變得越來越慢。

一方面因為原子的尺寸是固定的,會達到物理極限;另一方面光刻和其他制造技術變得越來越昂貴。但是通過器件創新,cost-power-speed能夠繼續改進。

整個半導體產業一定能長期增長。不是每個人都會獲益,有輸家和贏家,但是因為半導體體量很大,贏家會很成功。過去幾年半導體產值超過1995年前所有總和,半導體成長不會慢于全球經濟增長,因為人們需要更智能的設備。

最后,胡教授就他這個演講,做了一個總結:

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5452

    文章

    12572

    瀏覽量

    374544
  • 半導體
    +關注

    關注

    339

    文章

    30737

    瀏覽量

    264116
  • 晶體管
    +關注

    關注

    78

    文章

    10396

    瀏覽量

    147754

原文標題:胡正明:晶體管微縮會終結嗎?

文章出處:【微信號:MooreNEWS,微信公眾號:摩爾芯聞】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    集成電路制造中常用濕法清洗和腐蝕工藝介紹

    集成電路濕法工藝是指在集成電路制造過程中,通過化學藥液對硅片表面進行處理的一類關鍵技術,主要包括濕法清洗、化學機械拋光、無應力拋光和電鍍四大
    的頭像 發表于 01-23 16:03 ?1703次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b>中常用濕法清洗和腐蝕<b class='flag-5'>工藝</b>介紹

    電壓選擇晶體管應用電路第二期

    三極Q的集電極電壓,三極Q集電極電壓遠大于Vin,這樣就很方便的控制電壓選擇晶體管了。下圖是改進的電路: 關于電壓選擇晶體管的原理,大家
    發表于 11-17 07:42

    晶圓制造過程中的摻雜技術

    在超高純度晶圓制造過程中,盡管晶圓本身需達到11個9(99.999999999%)以上的純度標準以維持基礎半導體特性,但為實現集成電路的功能化構建,必須通過摻雜工藝在硅襯底表面局部引入
    的頭像 發表于 10-29 14:21 ?852次閱讀
    晶圓<b class='flag-5'>制造</b><b class='flag-5'>過程中</b>的摻雜技術

    集成電路制造薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法
    的頭像 發表于 10-16 16:25 ?3228次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>中</b>薄膜刻蝕的概念和<b class='flag-5'>工藝</b>流程

    晶體管的基本結構和發展歷程

    隨著集成電路科學與工程的持續發展,當前集成電路已涵蓋二極晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個大族,衍生出 100 多種不同類型的器件,推
    的頭像 發表于 09-22 10:53 ?1631次閱讀
    <b class='flag-5'>晶體管</b>的基本結構和發展歷程

    下一代高速芯片晶體管制造問題解決了!

    先進的晶體管架構,是納米片晶體管(Nanosheet FET)的延伸和發展,主要用于實現更小的晶體管尺寸和更高的集成密度,以滿足未來半導體工藝
    發表于 06-20 10:40

    最早的集成電路微縮革命的起點

    )獨自面對著一個巨大的工程難題:電子設備中日益復雜的線路連接問題。 ? ? 當時電子設備依賴大量獨立元器件通過手工焊接連接,體積龐大、故障率高、成本昂貴。基爾比產生了一個顛覆性的想法: 何不將電路所需的所有元器件——電阻、電容、晶體管
    的頭像 發表于 06-09 14:01 ?758次閱讀

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創新與工藝優化,實現了從傳統非晶硅向氧化物半導體、柔性電子的技術跨越。本文將聚焦于薄膜晶體管制造技術與前沿發展。
    的頭像 發表于 05-27 09:51 ?2892次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術架構與主流<b class='flag-5'>工藝</b>路線

    低功耗熱發射極晶體管的工作原理與制備方法

    集成電路是現代信息技術的基石,而晶體管則是集成電路的基本單元。沿著摩爾定律發展,現代集成電路集成度不斷提升,目前單個芯片上已經可以
    的頭像 發表于 05-22 16:06 ?1334次閱讀
    低功耗熱發射極<b class='flag-5'>晶體管</b>的工作原理與制備方法

    晶體管電路設計(下)

    晶體管,FET和IC,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,FET低頻功率放大器的設計與制作,柵極接地放大電路
    發表于 04-14 17:24

    CMOS集成電路的基本制造工藝

    本文主要介紹CMOS集成電路基本制造工藝,特別聚焦于0.18μm工藝節點及其前后的變化,分述如下:前段工序(FrontEnd);0.18μmCMOS前段工序詳解;0.18μmCMOS后
    的頭像 發表于 03-20 14:12 ?4636次閱讀
    CMOS<b class='flag-5'>集成電路</b>的基本<b class='flag-5'>制造</b><b class='flag-5'>工藝</b>

    集成電路制造的電鍍工藝介紹

    本文介紹了集成電路制造工藝的電鍍工藝的概念、應用和工藝流程。
    的頭像 發表于 03-13 14:48 ?2742次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>中</b>的電鍍<b class='flag-5'>工藝</b>介紹

    集成電路制造工藝的High-K材料介紹

    本文介紹了在集成電路制造工藝的High-K材料的特點、重要性、優勢,以及工藝流程和面臨的挑戰。
    的頭像 發表于 03-12 17:00 ?2910次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>工藝</b><b class='flag-5'>中</b>的High-K材料介紹

    集成電路制造的劃片工藝介紹

    本文概述了集成電路制造的劃片工藝,介紹了劃片工藝的種類、步驟和面臨的挑戰。
    的頭像 發表于 03-12 16:57 ?3309次閱讀
    <b class='flag-5'>集成電路</b><b class='flag-5'>制造</b><b class='flag-5'>中</b>的劃片<b class='flag-5'>工藝</b>介紹

    晶體管電路設計(下) [日 鈴木雅臣]

    本書主要介紹了晶體管,FET和Ic,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨電路的設計,FET低頻功率放大器的設計和制作,柵極接地放大
    發表于 03-07 13:55