国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

蘋果下一代芯片,采用新封裝

半導(dǎo)體芯科技SiSC ? 來源:phonearena ? 作者:phonearena ? 2024-12-26 13:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導(dǎo)體行業(yè)觀察

來源:內(nèi)容編譯自phonearena,謝謝。

根據(jù)TF International 分析師郭明淇在網(wǎng)上發(fā)布的一份報告,蘋果的 M 系列芯片即將采用全新的設(shè)計。一向可靠的郭明池表示,M5 系列芯片將由臺積電采用其第三代 N3P 3nm 工藝節(jié)點生產(chǎn)。郭明池表示,M5 將于明年上半年開始量產(chǎn)。2025 年下半年,M5 Pro/Max 將量產(chǎn),M5 Ultra 將于 2026 年量產(chǎn)。

重大新聞是,據(jù)郭明錤稱,M5 Pro、M5 Max 和 M5 Ultra 將使用臺積電的新封裝,即 SoIC-mH(水平集成芯片成型系統(tǒng))。這種封裝工藝將改善散熱性能(對于半導(dǎo)體而言,降低溫度始終很重要)和生產(chǎn)良率。想知道生產(chǎn)良率有多重要嗎?問問三星代工廠,其糟糕的生產(chǎn)良率可能已經(jīng)使其損失了一些業(yè)務(wù)。

更有趣的是高端 M5 系列硅片的設(shè)計變化,涉及使用單獨的 CPU(中央處理器)和 GPU(圖形處理器)芯片。智能手機上使用的應(yīng)用處理器使用片上系統(tǒng) (SoC) 設(shè)計,將 CPU、GPU 和其他組件集成到單個芯片中。借助 SoIC-mH 封裝改善組件的散熱性能,芯片可以在需要節(jié)流以降低熱量之前以最大速度和功率運行更長時間。

另一方面,采用SoC設(shè)計可以減小集成芯片的尺寸。單個SoC芯片還可以實現(xiàn)芯片組件之間更快的通信,從而降低延遲。

郭在帖子中表示,蘋果將使用高端 M5 芯片為這家科技巨頭用于Apple Intelligence的私有云計算 (PCC) 服務(wù)器提供支持。郭表示,高端 M5 芯片比目前用于 PCC 服務(wù)器的芯片更適合 AI 應(yīng)用。M2 Ultra 目前部署在蘋果的大多數(shù) PCC 服務(wù)器上。上個月的一份報告稱,蘋果正在與富士康洽談在臺灣建造新的 AI 服務(wù)器,該服務(wù)器將采用 M4 系列芯片組。

臺積電除了蘋果之外,還有其他客戶使用 SoIC 封裝(集成芯片系統(tǒng))。雖然蘋果是臺積電最大的 SoIC 客戶,但 AMD 位居第二,其次是 AWS 和高通

臺積電SoIC,進(jìn)展神速

臺積電的 3D 堆疊系統(tǒng)級集成芯片 (SoIC) 先進(jìn)封裝技術(shù)將快速發(fā)展。在該公司最近的技術(shù)研討會上,臺積電概述了一份路線圖,到 2027 年,該技術(shù)將從目前的 9μm 凸塊間距一路縮小到 3μm 間距,將 A16 和 N2 芯片組合堆疊在一起。

臺積電擁有多項先進(jìn)封裝技術(shù),包括 2.5D CoWoS 和 2.5D/3D InFO。也許最有趣(也是最復(fù)雜)的方法是他們的 3D 堆疊集成芯片系統(tǒng) (SoIC) 技術(shù),這是臺積電對混合晶圓鍵合的實現(xiàn)。混合鍵合允許將兩個先進(jìn)的邏輯器件直接堆疊在一起,從而實現(xiàn)兩個芯片之間的超密集(和超短)連接,主要針對高性能部件。目前,SoIC-X(無凸塊)用于特定應(yīng)用,例如 AMD 的 CPU 3D V 緩存技術(shù),以及他們的 Instinct MI300 系列 AI 產(chǎn)品。雖然采用率正在增長,但當(dāng)前這一代技術(shù)受到芯片尺寸和互連間距的限制。

但如果一切按照臺積電的計劃進(jìn)行,這些限制預(yù)計很快就會消失。SoIC-X 技術(shù)將快速發(fā)展,到 2027 年,將有可能組裝一個芯片,將臺積電尖端 A16(1.6 納米級)上制造的掩模版大小的頂部芯片與使用臺積電 N2(2 納米級)生產(chǎn)的底部芯片配對。這些芯片將依次使用 3μm 鍵合間距硅通孔 (TSV) 連接,密度是當(dāng)今 9μm 間距的三倍。如此小的互連將允許總體上更大的連接數(shù)量,從而大大提高組裝芯片的帶寬密度(從而提高性能)。

改進(jìn)的混合鍵合技術(shù)旨在讓臺積電的大型 HPC 客戶(AMD、博通英特爾、NVIDIA 等)能夠為要求苛刻的應(yīng)用構(gòu)建大型、超密集的分解式處理器設(shè)計,在這些應(yīng)用中,芯片之間的距離至關(guān)重要,所用的總面積也很重要。同時,對于只注重性能的應(yīng)用,可以將多個 SoIC-X 封裝放置在 CoWoS 中介層上,以更低功耗獲得更高的性能。

除了針對需要極高性能的設(shè)備開發(fā)無凸塊 SoIC-X 封裝技術(shù)外,臺積電還將在不久的將來推出凸塊 SoIC-P 封裝工藝。SoIC-P 專為更便宜的低性能應(yīng)用而設(shè)計,這些應(yīng)用仍需要 3D 堆疊,但不需要無凸塊銅對銅 TSV 連接帶來的額外性能和復(fù)雜性。這種封裝技術(shù)將使更廣泛的公司能夠利用 SoIC,雖然臺積電不能代表其客戶的計劃,但更便宜的技術(shù)版本可能會使其適用于更注重成本的消費者應(yīng)用。

根據(jù)臺積電目前的計劃,到 2025 年,該公司將提供正面對背面 (F2B) 凸塊 SoIC-P 技術(shù),該技術(shù)能夠?qū)?0.2 光罩大小的 N3(3 納米級)頂部芯片與 N4(4 納米級)底部芯片配對,并使用 25μm 間距微凸塊 (μbump) 進(jìn)行連接。2027 年,臺積電將推出正面對背面 (F2F) 凸塊 SoIC-P 技術(shù),該技術(shù)能夠?qū)?N2 頂部芯片放置在間距為 16μm 的 N3 底部芯片上。

為了讓 SoIC 在芯片開發(fā)商中更受歡迎、更容易獲得,還有很多工作要做,包括繼續(xù)改進(jìn)其芯片到芯片接口。但臺積電似乎對行業(yè)采用 SoIC 非常樂觀,預(yù)計到 2026 年至 2027 年將發(fā)布約 30 種 SoIC 設(shè)計。

聲明:本網(wǎng)站部分文章轉(zhuǎn)載自網(wǎng)絡(luò),轉(zhuǎn)發(fā)僅為更大范圍傳播。 轉(zhuǎn)載文章版權(quán)歸原作者所有,如有異議,請聯(lián)系我們修改或刪除。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53949

    瀏覽量

    464814
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9235

    瀏覽量

    148436
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    進(jìn)迭時空再獲數(shù)億元融資,下一代 RISC-V AI 芯片 K3 即將發(fā)布

    進(jìn)迭時空再獲數(shù)億元融資,下一代 RISC-V AI 芯片 K3 即將發(fā)布
    的頭像 發(fā)表于 01-15 19:07 ?308次閱讀
    進(jìn)迭時空再獲數(shù)億元融資,<b class='flag-5'>下一代</b> RISC-V AI <b class='flag-5'>芯片</b>  K3 即將發(fā)布

    英飛凌下一代電磁閥驅(qū)動器評估套件使用指南

    英飛凌下一代電磁閥驅(qū)動器評估套件使用指南 引言 作為電子工程師,我們在開發(fā)電磁閥驅(qū)動相關(guān)項目時,款好用的評估套件能大大提高我們的開發(fā)效率。英飛凌的下一代電磁閥驅(qū)動器評估套件就是這樣
    的頭像 發(fā)表于 12-21 15:50 ?550次閱讀

    英飛凌下一代電磁閥驅(qū)動器評估套件使用指南

    英飛凌下一代電磁閥驅(qū)動器評估套件使用指南 、前言 在電子工程師的日常工作中,電磁閥驅(qū)動器的評估和開發(fā)是項重要任務(wù)。英飛凌推出的下一代電磁閥驅(qū)動器評估套件,為我們提供了便捷且高效的評
    的頭像 發(fā)表于 12-21 11:30 ?794次閱讀

    Amphenol Multi-Trak?:下一代高速互連解決方案

    - Trak?是Amphenol推出的下一代產(chǎn)品,其間距為0.60mm,采用了纖薄的外形設(shè)計。它能夠傳輸高達(dá)56G PAM4的PCIe? Gen 5高速信號,并目標(biāo)滿足64
    的頭像 發(fā)表于 12-11 15:30 ?372次閱讀

    AI眼鏡或成為下一代手機?谷歌、蘋果等巨頭扎堆布局

    近年來,AI智能眼鏡賽道迎來爆發(fā)式增長。谷歌、蘋果、Meta、亞馬遜等科技巨頭紛紛加快布局,將AI眼鏡視為下一代人機交互的關(guān)鍵入口。從消費級產(chǎn)品到行業(yè)專用設(shè)備,多樣化的AI眼鏡正逐步走入現(xiàn)實,甚至業(yè)內(nèi)預(yù)測:AI眼鏡或?qū)⑻娲悄苁謾C。
    的頭像 發(fā)表于 11-05 17:44 ?753次閱讀

    Microchip推出下一代Switchtec Gen 6 PCIe交換芯片

    隨著人工智能(AI)工作負(fù)載和高性能計算(HPC)應(yīng)用對數(shù)據(jù)傳輸速度與低延遲的需求持續(xù)激增,Microchip Technology Inc.(微芯科技公司)宣布推出下一代Switchtec Gen 6 PCIe交換芯片
    的頭像 發(fā)表于 10-18 11:12 ?1662次閱讀

    下一代100T網(wǎng)絡(luò)交換拓?fù)?| Marvell與Samtec聯(lián)合推出卓越解決方案

    Samtec近期在2025年光纖通信會議及展覽(OFC 2025)上發(fā)布了款突破性的下一代100T網(wǎng)絡(luò)交換拓?fù)洌撏負(fù)湓诨鍖用?集成了Samtec的共封裝連接方案。
    的頭像 發(fā)表于 10-17 16:32 ?4094次閱讀
    <b class='flag-5'>下一代</b>100T網(wǎng)絡(luò)交換拓?fù)?| Marvell與Samtec聯(lián)合推出卓越解決方案

    Telechips與Arm合作開發(fā)下一代IVI芯片Dolphin7

    Telechips宣布,將在與 Arm的戰(zhàn)略合作框架下,正式開發(fā)下一代車載信息娛樂系統(tǒng)(IVI)系統(tǒng)級芯片(SoC)“Dolphin7”。
    的頭像 發(fā)表于 10-13 16:11 ?1081次閱讀

    意法半導(dǎo)體推進(jìn)下一代芯片制造技術(shù) 在法國圖爾工廠新建條PLP封裝試點生產(chǎn)線

    意法半導(dǎo)體(簡稱ST)公布了其位于法國圖爾的試點生產(chǎn)線開發(fā)下一代面板級包裝(PLP)技術(shù)的最新進(jìn)展。該生產(chǎn)線預(yù)計將于2026年第三季度投入運營。
    的頭像 發(fā)表于 10-10 09:39 ?710次閱讀

    用于下一代 GGE 和 HSPA 手機的多模式/多頻段功率放大器模塊 skyworksinc

    、接線圖、封裝手冊、中文資料、英文資料,用于下一代 GGE 和 HSPA 手機的多模式/多頻段功率放大器模塊真值表,用于下一代 GGE 和 HSPA 手機的多模式/多頻段功率放大器模塊管腳等資料,希望可以幫助到廣大的電子工程師們
    發(fā)表于 09-08 18:33
    用于<b class='flag-5'>下一代</b> GGE 和 HSPA 手機的多模式/多頻段功率放大器模塊 skyworksinc

    適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有適用于下一代 GGE 和 HSPA 手機的多模/多頻段 PAM的引腳圖、接線圖、封裝
    發(fā)表于 09-05 18:34
    適用于<b class='flag-5'>下一代</b> GGE 和 HSPA 手機的多模/多頻段 PAM skyworksinc

    下一代高速芯片晶體管解制造問題解決了!

    ,10埃)開始直使用到A7。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識可能有助于下一代互補場效應(yīng)晶體管(CFET)的生產(chǎn)。 目前,領(lǐng)先的芯片制造商——英特爾、臺積電和三星——正在利用
    發(fā)表于 06-20 10:40

    下一代PX5 RTOS具有哪些優(yōu)勢

    許多古老的RTOS設(shè)計至今仍在使用,包括Zephyr(1980年)、Nucleus(1990年)和FreeRTOS(2003年)。所有這些舊設(shè)計都有專有的API,通常更大、更慢,并且缺乏下一代RTOS的必要安全認(rèn)證和功能。
    的頭像 發(fā)表于 06-19 15:06 ?1063次閱讀

    NVIDIA 采用納微半導(dǎo)體開發(fā)新一代數(shù)據(jù)中心電源架構(gòu) 800V HVDC 方案,賦能下一代AI兆瓦級算力需求

    全球 AI 算力基礎(chǔ)設(shè)施革新迎來關(guān)鍵進(jìn)展。近日,納微半導(dǎo)體(Navitas Semiconductor, 納斯達(dá)克代碼:NVTS)宣布參與NVIDIA 英偉達(dá)(納斯達(dá)克股票代碼: NVDA) 下一代
    發(fā)表于 05-23 14:59 ?2986次閱讀
    NVIDIA <b class='flag-5'>采用</b>納微半導(dǎo)體開發(fā)新<b class='flag-5'>一代</b>數(shù)據(jù)中心電源架構(gòu) 800V HVDC 方案,賦能<b class='flag-5'>下一代</b>AI兆瓦級算力需求

    光庭信息推出下一代整車操作系統(tǒng)A2OS

    ,正式推出面向中央計算架構(gòu)、支持人機協(xié)同開發(fā)的下一代整車操作系統(tǒng)A2OS(AI × Automotive OS),賦能下一代域控軟件解決方案的快速研發(fā),顯著提升整車智能化水平。 A2OS 核心架構(gòu) A2OS采用"軟硬解耦、軟軟解
    的頭像 發(fā)表于 04-29 17:37 ?1322次閱讀
    光庭信息推出<b class='flag-5'>下一代</b>整車操作系統(tǒng)A2OS