伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

揭秘Intel 10nm工藝,晶體管密度是三星10nm工藝的兩倍

半導體動態 ? 來源:網絡整理 ? 作者:工程師吳畏 ? 2018-06-15 15:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為科技行業著名的“牙膏廠”,英特爾一直走在所有廠商前面。因為它的10nm制程已經跳票三年之久,每當一款新的處理器發布,眾人翹首以待10nm的到來,可英特爾還是給用戶潑冷水,繼續跳票10nm工藝。

對于很多用戶而言,都在疑問為何英特爾一直跳票10nm呢?因為相比起同期的臺積電、三星等廠商,10nm工藝早已經量產上市,并已推出蘋果A11、Exynos 9810等芯片,而作為PC領域中的大哥人物,為何英特爾跟不上潮流的發展呢?而今天,外媒TechInsight就給出了一份滿意的答復。

目前,Intel 10nm處理器已經小批量出貨,已知產品只有一款低壓低功耗的Core i3-8121U,由聯想IdeaPad 330筆記本首發。

TechInsight分析了這顆處理器,獲得了一些驚人的發現,直接證實了Intel新工藝的先進性。

分析發現,Intel 10nm工藝使用了第三代FinFET立體晶體管技術,晶體管密度達到了每平方毫米1.008億個(符合官方宣稱),是目前14nm的足足2.7倍!

作為對比,三星10nm工藝晶體管密度不過每平方毫米5510萬個,僅相當于Intel的一半多,7nm則是每平方毫米1.0123億個,勉強高過Intel 10nm。

至于臺積電、GF兩家的7nm,晶體管密度比三星還要低一些。

換言之,僅晶體管集成度而言,Intel 10nm的確和對手的7nm站在同一檔次上,甚至還要更好!

另外,Intel 10nm的最小柵極間距(Gate Pitch)從70nm縮小到54nm,最小金屬間距(Metal Pitch)從52nm縮小到36nm,同樣遠勝對手。

事實上與現有其他10nm以及未來的7nm相比,Intel 10nm擁有最好的間距縮小指標。

Intel 10nm的其他亮點還有:

-BEOL后端工藝中首次使用了金屬銅、釕(Ru),后者是一種貴金屬
-BEOL后端和接觸位上首次使用自對齊曝光方案(self-aligned patterning scheme)
-6.2-Track高密度庫實現超級縮放(Hyperscaling)
-Cell級別的COAG(Contact on active gate)技術

當然了,技術指標再先進,最終也要轉換成有競爭力的產品才算數。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 三星電子
    +關注

    關注

    34

    文章

    15895

    瀏覽量

    183180
  • intel
    +關注

    關注

    19

    文章

    3510

    瀏覽量

    191505
  • 晶體管
    +關注

    關注

    78

    文章

    10415

    瀏覽量

    148159
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    芯片制造中硅片的表面拋光加工工藝介紹

    硅片表面拋光作為半導體制造中實現超光滑、無損傷表面的核心工藝,其核心目標在于通過系統性化學機械拋光(CMP)去除前道工序殘留的微缺陷、應力損傷層及金屬離子污染,最終獲得滿足先進IC器件要求的局部平整度≤10nm、表面粗糙度≤0.2nm
    的頭像 發表于 03-30 10:28 ?291次閱讀
    芯片制造中硅片的表面拋光加工<b class='flag-5'>工藝</b>介紹

    脈銳光電980nm波段ASE寬帶光源產品介紹

    脈銳光電的980nm ASE寬帶光源基于稀土摻雜光纖的自發輻射放大機制,在980nm中心波長處實現光譜寬度約10nm、輸出功率達10mW的穩定輸出。該光源兼具較高功率、優異的光譜平滑度
    的頭像 發表于 01-20 14:27 ?414次閱讀
    脈銳光電980<b class='flag-5'>nm</b>波段ASE寬帶光源產品介紹

    0.2nm工藝節點的背后需要“背面供電”支撐

    實現0.2nm工藝節點。 ? 而隨著芯片工藝節點的推進,芯片供電面臨越來越多問題,所以近年英特爾、臺積電、三星等廠商相繼推出背面供電技術,旨在解決
    的頭像 發表于 01-03 05:58 ?1.2w次閱讀

    三星發布Exynos 2600,全球首款2nm SoC,NPU性能提升113%

    電子發燒友網綜合報道 近日,三星電子正式發布其手機芯片Exynos 2600。這款芯片意義非凡,它不僅是三星首款2nm芯片,更是全球首款采用2納米(2nm)全環繞柵極(GAA)
    的頭像 發表于 12-25 08:56 ?8846次閱讀
    <b class='flag-5'>三星</b>發布Exynos 2600,全球首款2<b class='flag-5'>nm</b> SoC,NPU性能提升113%

    三星公布首批2納米芯片性能數據

    三星公布了即將推出的首代2nm芯片性能數據;據悉,2nm工藝采用的是全柵極環繞(GAA)晶體管技術,相比第二代3
    的頭像 發表于 11-19 15:34 ?1288次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產業的前沿技術

    。 叉行片:連接并集成晶體管NFET和PFET,它們之間同時被放置一層不到10nm的絕緣膜,放置缺陷的發生。 CFET:屬于下一代晶體管結構,采用3D堆疊式GAAFET,面積可縮小
    發表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創新將繼續維持著摩爾神話

    還放置一層不到10nm的絕緣膜,以防止缺陷的出現。比利時微電子研究中心曾預計叉形片將在2028年得到采用,當然也可能會直接跳躍到CFET技術。 CFET是先在叉形片上將NFET和PFET的晶體管
    發表于 09-06 10:37

    全球首款2nm芯片被曝準備量產 三星Exynos 2600

    據外媒韓國媒體 ETNews 在9 月 2 日發文報道稱全球首款2nm芯片被曝準備量產;三星公司已確認 Exynos 2600 將成為全球首款采用 2nm 工藝的移動 SoC 芯片,目
    的頭像 發表于 09-04 17:52 ?2568次閱讀

    今日看點丨三星美國廠2nm產線運作;《人工智能生成合成內容標識辦法》正式生效

    (2330)長期規劃美國新廠后續將導入2nm與更先進制程,三星加入戰局加上英特爾獲得奧援,2nm以下制程競爭在美國更加白熱化。 ? 韓國媒體報導,市場傳出三星電子計劃從9月開始部署人員
    發表于 09-02 11:26 ?1837次閱讀

    三星S26拿到全球2nm芯片首發權 三星獲特斯拉千億芯片代工大單

    我們來看看三星的最新消息: 曝三星S26拿到全球2nm芯片首發權 數碼博主“剎那數碼”爆料稱,三星Exynos 2600芯片已進入質量測試階段,計劃在今年
    的頭像 發表于 07-31 19:47 ?1843次閱讀

    三星代工大變革:2nm全力沖刺,1.4nm量產延遲至2029年

    在全球半導體代工領域的激烈競爭中,三星電子的戰略動向一直備受矚目。近期,有消息傳出,三星代工業務在制程技術推進方面做出重大調整,原本計劃于2027年量產的1.4nm制程工藝,將推遲至2
    的頭像 發表于 07-03 15:56 ?939次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    ,10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產中獲得的知識可能有助于下一代互補場效應晶體管(CFET)的生產。 目前,領先的芯片制造商——英特爾、臺積電和三星——正在利用
    發表于 06-20 10:40

    無結場效應晶體管器件結構與工藝

    現有的晶體管都是基于 PN 結或肖特基勢壘結而構建的。在未來的幾年里,隨著CMOS制造技術的進步,器件的溝道長度將小于 10nm。在這么短的距離內,為使器件能夠工作,將采用非常高的摻雜濃度梯度。
    的頭像 發表于 06-18 11:43 ?1345次閱讀
    無結場效應<b class='flag-5'>晶體管</b>器件結構與<b class='flag-5'>工藝</b>

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創新與工藝優化,實現了從傳統非晶硅向氧化物半導體、柔性電子的技術跨越。本文將聚焦于薄膜晶體管制造技術與前沿發展。
    的頭像 發表于 05-27 09:51 ?3079次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術架構與主流<b class='flag-5'>工藝</b>路線

    三星在4nm邏輯芯片上實現40%以上的測試良率

    較為激進的技術路線,以挽回局面。 4 月 18 日消息,據韓媒《ChosunBiz》當地時間 16 日報道,三星電子在其 4nm 制程 HBM4 內存邏輯芯片的初步測試生產中取得了40% 的良率,這高于
    發表于 04-18 10:52