国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

MIPI dsi TX移植注意事項(xiàng) - update7

XL FPGA技術(shù)交流 ? 來源:易靈思FPGA技術(shù)交流 ? 作者:易靈思FPGA技術(shù)交流 ? 2023-12-12 09:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

MIPI Dsi的使用相比于CSI多了一些寄存器控制,生成的example直接仿真是可以的,但是修改了參數(shù),一些參數(shù)也要做相應(yīng)的調(diào)整。這里我們來做個(gè)簡(jiǎn)單總結(jié) 。

(1)BANK電壓要配置成1.2V

(2)輸出要接相應(yīng)bank的REF_RES管腳。

(3)IP設(shè)置關(guān)鍵信號(hào)說明

名稱 參數(shù) 說明
MIPI Parallel Clock frequency 50~187.5 指clk_byte_HS的時(shí)鐘頻率。
IP core frequency 100 指mipi_clk的時(shí)鐘頻率,指定100MHz
Pack Type 48 Enable,Disable 使能表示打開48位的數(shù)據(jù)類型,比如RGB888,
Packe Type64 Enable,Disable 使能表示打開64位的數(shù)據(jù)類型,比如RGB565.
如果要全部支持可以同時(shí)打開Pack Type48和Packe Type 64
MaximumHorizontalResolution 行像素的最大個(gè)數(shù)。一定要注意hactive的長(zhǎng)度,如果設(shè)置不正確可能無畫面或者畫面偏移。
FIFOPixelDepthSize 最大4096 FIFO的data width是64-bit, MIPIIP里面會(huì)緩存2~3行才發(fā)出去.所以注意這個(gè)值要大于一行的一行數(shù)據(jù)的2倍或者3倍。
videoTransmission Packet Sequences Non-burst mode
with SyncPulses,
Burst mode,
Non-burst mode
with Sync Events
?Non-Burst Mode with Sync Pulses – 讓外設(shè)可以精確的重構(gòu)原始的視頻時(shí)序,包括同步脈沖寬度。 ?Non-Burst Mode with Sync Events –與上述類似,但精確重建同步脈沖寬度不是必需的。 ?Burst mode – RGB像素包在時(shí)間上有壓縮,留出更多的時(shí)間用于LP模式,或者用于復(fù)用別的傳輸。

(4)修改配置參數(shù)

視頻格式如下,可能根據(jù)實(shí)際的需要進(jìn)行修改。

parameter MAX_HRES = 16'd1920;parameter MAX_VRES = 12'd4;parameter HSP = 10'd2;parameter HBP = 10'd2;parameter HFP = 10'd246;parameter VSP = 6'd5;parameter VBP = 6'd8;parameter VFP = 6'd32;

修改參數(shù)后要在Tianium-mipi-utility文件中驗(yàn)證,確保文件沒有錯(cuò)誤提示。

1ab2e4d4-9891-11ee-be60-92fbcf53809c.png

另外要把Tianium-mipi-utility文件中input fields中的信息替換Panel_1080p_reg.mem中的相應(yīng)信息。這是IP需要的視頻格式信息。

1acd75ce-9891-11ee-be60-92fbcf53809c.png

(5)注意修改相應(yīng)的時(shí)鐘

在下面,i_pclk是單像素的時(shí)鐘。o_pclk對(duì)應(yīng)MIPI接口的像素時(shí)鐘。

i_sys_clk是MIPI AXI接口的配置時(shí)鐘。i_mipi_tx_pclk是MIPI發(fā)送8位HS數(shù)據(jù)的并行時(shí)鐘。

在使用中可能根據(jù)設(shè)置參數(shù)修改i_pclk,o_pclk和i_mipi_tx_pclk;一般不用修改i_sys_clk。

//video生成時(shí)鐘是125Minitialbegin i_pclk <= 1'b1; forever #4.00 i_pclk <= ~i_pclk;end//轉(zhuǎn)換成MIPI接口的pixel clock是62.5Minitial begin o_pclk <= 1'b1; forever #8.00 o_pclk <= ~o_pclk;end//MIPI配置接口時(shí)鐘是50Minitial begin i_sys_clk <= 1'b1; forever #10 i_sys_clk <= ~i_sys_clk;end//MIPI時(shí)是100Minitial begin mipi_clk <= 1'b1; forever #5 mipi_clk <= ~mipi_clk;end//數(shù)據(jù)速率是1000Minitial begin i_mipi_tx_pclk <= 1'b1; forever #4 i_mipi_tx_pclk <= ~i_mipi_tx_pclk;end

(6)所設(shè)置的參數(shù)既要在Tianium-mipi-utility在評(píng)估通過,還要滿足公式

PIX_CLK_MHZ < (DATARATE_MPBS * NUM_DATA_LANE) / PACK_BIT

1)這里的PIX_CLK_MHZ就是指MIPI IP接口的pixel_clk

2)DATARATE_MPBS是指MIPI的數(shù)據(jù)速率,并非video的帶寬。

3)NUM_DATA_LANE是指?jìng)鬏斔玫膌ane數(shù)

4) PACK_BIT如下,詳細(xì)信息請(qǐng)參考MIPI DSI ds。

1ae78d42-9891-11ee-be60-92fbcf53809c.png

(7)復(fù)位處理

1aeb5922-9891-11ee-be60-92fbcf53809c.png

復(fù)位timing

1b00cb40-9891-11ee-be60-92fbcf53809c.png

關(guān)于DSI_TX復(fù)位處理:

1)reset_n,reset_byte_HS_n和axi_reset_n先釋放;

2)在reset_n釋放之后,等待tINIT時(shí)間之后

1b09a36e-9891-11ee-be60-92fbcf53809c.png

3)通過panel_config來配置panel寄存器。

4)等待panel_config的o_confdone拉高,也就是panel_config配置完成

5)通過confdone拉高來釋放video_stream的復(fù)位

6)confdone可以用于reset_pixel_n,也可以通過video_stream的輸出的vs信號(hào),在vs為blank時(shí)釋放復(fù)位。

parameterFRAME_NUM = 5reg vs_r;reg     [10:0]  r_vs_cnt;wire neg_vs;always@(negedge sys_rst_n or posedge i_sysclk_div_2)beginif(!sys_rst_n)        vs_r    <= 1'b0;    else ????????vs_r????<=?vs;end assign neg_vs = {vs_r,vs} == 2'b10;always@(negedge sys_rst_n or posedge i_sysclk_div_2)begin????if(?!sys_rst_n?)        r_vs_cnt    <= 16'b0;    else if (neg_vs && r_vs_cnt <= FRAME_NUM )????????r_vs_cnt????<=?r_vs_cnt?+?1'b1;end always@(negedge sys_rst_n or posedge i_sysclk_div_2)begin????if?(!sys_rst_n)        reset_pixel_n    <= 1'b0;????else?if?(neg_vs?&&?r_vs_cnt?==?FRAME_NUM-1??)?//??        reset_pixel_n    <= 1'b1;end     

(8) MIPI IP接口的timing時(shí)序要求如下:

1b20d520-9891-11ee-be60-92fbcf53809c.png

(9)video接口數(shù)據(jù)類型格式

視頻格式的順序請(qǐng)參考AN015。

=========================================

example

=========================================

時(shí)鐘方案

1b3824c8-9891-11ee-be60-92fbcf53809c.png

復(fù)位方案

1b3c205a-9891-11ee-be60-92fbcf53809c.png

更新說明:

(10)怎樣分析MIPI接口在interface輸入輸出的信號(hào)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • MIPI
    +關(guān)注

    關(guān)注

    11

    文章

    346

    瀏覽量

    50723
  • DSI
    DSI
    +關(guān)注

    關(guān)注

    0

    文章

    55

    瀏覽量

    43128
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入解析SN65DSI86:MIPI DSI至eDP橋接器的卓越之選

    深入解析SN65DSI86:MIPI DSI至eDP橋接器的卓越之選 在當(dāng)今的電子設(shè)備領(lǐng)域,高分辨率顯示技術(shù)的需求日益增長(zhǎng),這使得橋接器在連接不同接口標(biāo)準(zhǔn)時(shí)發(fā)揮著至關(guān)重要的作用。SN65DSI
    的頭像 發(fā)表于 12-17 15:05 ?75次閱讀

    SN65DSI84:MIPI DSI轉(zhuǎn)LVDS橋接器的技術(shù)解析與應(yīng)用指南

    SN65DSI84:MIPI DSI轉(zhuǎn)LVDS橋接器的技術(shù)解析與應(yīng)用指南 在當(dāng)今的電子設(shè)備中,顯示技術(shù)的發(fā)展日新月異,不同接口之間的轉(zhuǎn)換需求也日益增長(zhǎng)。SN65DSI84作為一款
    的頭像 發(fā)表于 12-17 14:20 ?135次閱讀

    SN65DSI83:MIPI DSI至FlatLink LVDS橋接器的設(shè)計(jì)指南

    SN65DSI83:MIPI DSI至FlatLink LVDS橋接器的設(shè)計(jì)指南 在當(dāng)今的電子設(shè)備中,顯示接口的兼容性和性能至關(guān)重要。SN65DSI83作為一款
    的頭像 發(fā)表于 12-17 14:20 ?136次閱讀

    驅(qū)動(dòng)板PCB布線的注意事項(xiàng)

    PCB Layout 注意事項(xiàng) 1)布局注意事項(xiàng): ●● 整體布局遵循功率回路與小信號(hào)控制回路分開布局原則,功率部分和控制部分的 GND 分開回流到輸入 GND。 ●● 芯片的放置方向優(yōu)先考慮驅(qū)動(dòng)
    發(fā)表于 12-02 07:40

    CW32F030在使用中的注意事項(xiàng)有哪些?

    CW32F030在使用中的注意事項(xiàng)有哪些?
    發(fā)表于 11-18 06:20

    【DAYU200開發(fā)板原理圖】DAYU200板開發(fā)板沒有完整原理圖嗎?MIPI DSI雙屏同顯怎么配置?

    1.DAYU200開發(fā)板沒有完整原理圖,無法完成LCD+觸摸屏切換到MIPI DSI TX1接口,也無法完成MIPI DSI0和
    發(fā)表于 11-06 15:43

    emWin AppWizard 開發(fā)注意事項(xiàng)有哪些?

    emWin AppWizard 開發(fā)注意事項(xiàng)
    發(fā)表于 09-04 06:18

    IGBT器件的防靜電注意事項(xiàng)

    IGBT作為功率半導(dǎo)體器件,對(duì)靜電極為敏感。我將從其靜電敏感性原理入手,詳細(xì)闡述使用過程中防靜電的具體注意事項(xiàng)與防護(hù)措施,確保其安全穩(wěn)定運(yùn)行。
    的頭像 發(fā)表于 05-15 14:55 ?1311次閱讀

    基于RK3576開發(fā)板的MIPI-DSI使用

    MIPI DSI接口是由MIPI聯(lián)盟下的Display工作組指定的DSI(Display Serial Interface)的接口標(biāo)準(zhǔn)。rk3576開發(fā)板使用
    的頭像 發(fā)表于 05-06 16:11 ?1020次閱讀
    基于RK3576開發(fā)板的<b class='flag-5'>MIPI-DSI</b>使用

    掃描電鏡的日常維護(hù)有哪些注意事項(xiàng)

    掃描電鏡日常維護(hù)的注意事項(xiàng)
    的頭像 發(fā)表于 03-24 11:38 ?956次閱讀
    掃描電鏡的日常維護(hù)有哪些<b class='flag-5'>注意事項(xiàng)</b>?

    GD32單片機(jī)GPIO結(jié)構(gòu)及注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《GD32單片機(jī)GPIO結(jié)構(gòu)及注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 02-07 17:27 ?3次下載
    GD32單片機(jī)GPIO結(jié)構(gòu)及<b class='flag-5'>注意事項(xiàng)</b>

    智多晶DDR Controller使用注意事項(xiàng)

    最后一期我們主要介紹智多晶DDR Controller使用時(shí)的注意事項(xiàng)
    的頭像 發(fā)表于 01-24 11:14 ?1406次閱讀
    智多晶DDR Controller使用<b class='flag-5'>注意事項(xiàng)</b>

    MIPI2.5G DPHY CSI2DSI demo移植 -v1

    最近陸續(xù)有客戶在評(píng)估易靈思的Ti180。Ti180的MIPI 2.5G是硬核。今天做一個(gè)簡(jiǎn)單的移植來試驗(yàn)下MIPI DSI 驅(qū)屏。 因?yàn)橛锌蛻粜枰砸舶殉绦?/div>
    的頭像 發(fā)表于 01-21 16:56 ?2011次閱讀
    <b class='flag-5'>MIPI</b>2.5G DPHY CSI2<b class='flag-5'>DSI</b> demo<b class='flag-5'>移植</b> -v1

    AN20-儀表低通濾波器的應(yīng)用注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《AN20-儀表低通濾波器的應(yīng)用注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 01-12 11:25 ?0次下載
    AN20-儀表低通濾波器的應(yīng)用<b class='flag-5'>注意事項(xiàng)</b>

    多層板埋孔設(shè)計(jì)注意事項(xiàng)

    多層板埋孔設(shè)計(jì)注意事項(xiàng)
    的頭像 發(fā)表于 12-20 16:06 ?1273次閱讀