伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

什么是串擾crosstalk?它是如何產生的?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 15:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串擾是芯片后端設計中非常普遍的現象,它會造成邏輯信號的預期之外的變化。消除串擾的影響是后端的一個重要課題。

首先,什么是串擾?它是如何產生的?芯片的信號線之間會存在耦合電容,因此一條信號線的變化會影響周圍的線(信號線之間的耦合電感一般可以忽略)。

對于工程師來說了解這么多就可以了,不過這樣的解釋有點循環論證的感覺,因為耦合電容就是因為兩端金屬線互相影響而抽象出來的概念。

最根本的原因就是一條信號線的跳變會造成周圍空間電磁場的變化,而變化的電磁場會在周圍的導線感應出電流

十幾年前老的工藝可能還可以忽略寄生電容,現在的先進工藝下寄生電容已經到了萬萬不可忽略的地步了,不過對于電感好像還是不會過多考慮。

兩段很近的導線發生串擾時,假設一段導線從0跳變為1,會影響另一段導線電勢小幅上升一點,再回落下來。我們稱產生跳變的導線為attacker,受影響的導線為victim,那一小段電勢的變化稱為glitch。

相應的,如果attacker從1變0,victim會有一個電勢下降的glitch。如果這個glitch過大,就可能產生一個錯誤的邏輯信號出來,這個時候就發生了glitch的violation。

Attacker和victim的角色是可以互相轉化的,一個victim在需要翻轉的時候就成為了attacker,attacker信號保持不變的時候就是victim。如果兩段信號線同時反轉,他們就都既是attacker又是victim。

Glitch violation也是信號完整性(SI,signal integrity)violation的一種,SI據我所知也就只和crosstalk有關。

另一種情況,如果attacker和victim同時跳變,如果attacker和victim的跳變方向一致,比如說都從0變為1,victim受attacker的影響跳變速度會更快一些,也就是transition/slew time更小。注意這個時候兩者都既是attacker也是victim,所以兩根導線的transition都會變快。

相反地,如果attacker和victim跳變方向不同,transition會變慢。Transition的變化可能會產生timing的violation,這一類violation也可以說是由SI帶來的。但是一般這種violation不如glitch來的嚴重。

一種比較嚴重的violation叫做DS(double switch),也是由于串擾帶來的邏輯錯誤。

就是說attacker和victim同時跳變并且方向相反,假設attacker從1到0,victim從0到1,假設某個時刻victim已經過了邏輯1的電壓閾值,后面的cell已經可以捕捉到信號1了,但之后由于crosstalk,victim的電勢會有一個向下(邏輯0方向)的glitch。

而這個glitch可能導致后級cell捕捉到信號0,之后victim電勢再升高為邏輯1,所以總的來說victim的信號傳播就從0、1變為0、1、0、1.這就叫做double switch violation。

消除SI violation的方法還是要從繞線著手。第一就是加shielding net,就是在attacker旁邊加一段地線,稱為shielding,減弱attacker與victim的耦合電容。

一般的時鐘trunk都會加一定比例的shielding。第二種就是把發生violation的兩段shape分開,距離越遠越好,具體做法可以把很直的一段shape讓它拐一下,做個detour出來。

第三種就是把其中一個net換到另一層去,因為我們metal layer的preferred routing direction都是一層橫的一層豎的,換層之后能有效減少耦合電容。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片設計
    +關注

    關注

    15

    文章

    1167

    瀏覽量

    56769
  • 信號完整性
    +關注

    關注

    68

    文章

    1490

    瀏覽量

    98210
  • 寄生電容
    +關注

    關注

    1

    文章

    302

    瀏覽量

    20358
  • 電磁場
    +關注

    關注

    0

    文章

    806

    瀏覽量

    49480
  • 感應電流
    +關注

    關注

    0

    文章

    88

    瀏覽量

    12425
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    碳化硅MOSFET抑制策略深度解析:負壓關斷與寄生電容分壓的根本性優勢

    傾佳電子剖析SiC MOSFET問題的物理機制,并對各類抑制措施進行詳盡的比較分析。報告的核心論點在于:通過優化器件本征參數實現的寄生電容分壓優化,以及采用-5V負壓關斷驅動,構成了解決
    的頭像 發表于 01-20 17:35 ?2729次閱讀
    碳化硅MOSFET<b class='flag-5'>串</b><b class='flag-5'>擾</b>抑制策略深度解析:負壓關斷與寄生電容分壓的根本性優勢

    【EMC技術案例】顯示屏線束導致CE電流法超標的案例

    【EMC技術案例】顯示屏線束導致CE電流法超標的案例
    的頭像 發表于 12-15 17:14 ?2792次閱讀
    【EMC技術案例】顯示屏線束<b class='flag-5'>串</b><b class='flag-5'>擾</b>導致CE電流法超標的案例

    EXCUSE ME,表層的AC耦合電容和PCB內層的高速線會有

    了不完整的平面了,這樣的話表層的電容和L3層的走線就不是之前的沒的狀態了哦。從下圖可以發現,表層的電容和L3層的走線就會通過L2層的這個挖空的區域產生電磁場的交集,也就是會有
    發表于 12-10 10:00

    隔離地過孔要放哪里,才能最有效減少高速信號過孔

    ,還是過孔。。。 別急嘛,雖然也還是過孔,但是角度是不同的嘛。今天我們來講講兩對高速過孔之間的怎么通過合理的規劃隔離地過孔放的位置來減少。說白了,我們這篇文章想研究的是兩對高速信號的過孔位置定了
    發表于 11-14 14:05

    傾佳電子SiC MOSFETCrosstalk效應深度解析與綜合抑制策略研究報告

    傾佳電子SiC MOSFETCrosstalk效應深度解析與綜合抑制策略研究報告 傾佳電子(Changer Tech)是一家專注于功率半導體和新能源汽車連接器的分銷商。主要服務于中國工業電源
    的頭像 發表于 09-01 10:51 ?3111次閱讀
    傾佳電子SiC MOSFET<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>Crosstalk</b>效應深度解析與綜合抑制策略研究報告

    昊衡科技全新推出——偏振分析儀OLI-P助力保偏光纖系統性能躍升

    在光纖陀螺、量子通信、高精度光纖傳感等尖端領域,保偏光纖作為核心傳輸介質,其偏振保持能力直接影響系統精度與穩定性。然而,光纖彎曲、扭轉、應力不均等現實問題引發的偏振,如同隱形的"信號
    的頭像 發表于 08-28 20:59 ?775次閱讀
    昊衡科技全新推出——偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>分析儀OLI-P助力保偏光纖系統性能躍升

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設計中解決這一問題的具體措施。
    的頭像 發表于 08-25 11:06 ?1w次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    SiC MOSFET并聯均流及抑制驅動電路的研究

    SiC MOSFET在并聯應用中的安全性和穩定性提出了挑戰當SiC MOSFET應用在橋式電路時高速開關動作引發的問題嚴重影響了系統的可靠性.為了使SiC MOSFET在電路系統中穩定運行本文主要針對并聯均流和
    發表于 08-18 15:36 ?1次下載

    技術資訊 I 哪些原因會導致近端和遠端

    本文要點在PCB、集成電路和線纜組件中,最常被提及的現象是接收端器件觀測到的遠端。帶阻濾波器與帶通濾波器作用相反:它們能濾除特定頻率范圍內的干擾信號。帶阻濾波器的傳遞函數可通過
    的頭像 發表于 08-08 17:01 ?5693次閱讀
    技術資訊 I 哪些原因會導致近端和遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會不會很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當然是大家都會擔心對與對之間的啊,在滿足物質生活之后(能塞到PCB板之后),肯定要慢慢開始注重精神生活了!鑒于有不少的粉絲,包括公司設計部的同事都來問過Chris
    發表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設計工程師也很委屈啊:芯片互聯動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進PCB板去啊,其次的那都是其次了……
    的頭像 發表于 07-22 16:44 ?735次閱讀
    高速AC耦合電容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發射端處,相鄰線對之間
    的頭像 發表于 06-23 17:35 ?2079次閱讀

    高頻晶振的信號完整性挑戰:如何抑制EMI與

    在高速數字電路和射頻系統中,高頻晶振作為關鍵的頻率源,其信號完整性直接影響整個系統的性能。隨著電子技術的飛速發展,晶振的工作頻率不斷提高,電磁干擾(EMI)與問題日益凸顯,成為制約系統可靠性
    的頭像 發表于 05-22 15:35 ?1049次閱讀
    高頻晶振的信號完整性挑戰:如何抑制EMI與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    傳輸線高頻參數之Crosstalk

    為何線材越短串音Crosstalk越不好過?crosstalk的計算工具,通常它們只計算近端(NEXT),沒有計算遠端
    的頭像 發表于 05-22 07:33 ?1401次閱讀
    傳輸線高頻參數之<b class='flag-5'>Crosstalk</b>

    OLI-P——分布式偏振測量利器

    在保偏光纖系統中,偏振是導致性能劣化的核心因素之一。傳統偏振檢測手段僅能獲得鏈路整體消光比,而分布式偏振測量通過連續、高精度地捕捉整條光纖鏈路的偏振耦合分布,成為保障系統可靠性
    的頭像 發表于 05-15 17:37 ?809次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測量利器