接著上一篇“AMD Versal系列CIPS IP核介紹”文章來進一步講解如何來建立CIPS IP核示例工程。
利用CIPS IP核的板卡自動化以及預置功能,生成VCK180 DDRMC基于GUI界面的調試工程。當然該工程亦可以根據(jù)AMD官網(wǎng)例程TCL文件來完成。
本文是基于Vivado 2022.1版本進行演示,其他版本界面可能會有細小差異。
Step1 新建工程
工程名字和路徑需要字符形式出現(xiàn),同時路徑不能太長。

Step2 選定工程板卡
由于我們是做DEMO目的,所以板卡選擇Versal Prime系列的VMK180;當然也可以選擇其他Versal系列的開發(fā)板,或者客戶自定義。

Step3 創(chuàng)建Block Design工程
使用Block Design流程可以很方面的增減IP,給設計帶來很高的靈活性并節(jié)約寫代碼時間。

Step4 加入CIPS IP核

Step5 運行Automation與預置功能


Step6 生成工程Diagram
Runing Automation可以自動生成CIPS的已定義的接口,同時可以跟其他IP進行互連,避免人工操作。


Step7 設計驗證
運行Vaildate Design功能可以檢查Block Design設計是否有誤;需要把錯誤全部消除掉才可以進入下面流程。


Step8 生成HDL Wrapper

Step9 生成Device Image



Step10 成功生成Device Image


Step11 導出硬件平臺

成功生成xsa文件后,軟件工程師就可以使用xsa進行后續(xù)軟件開發(fā)工作。
審核編輯:湯梓紅
-
amd
+關注
關注
25文章
5657瀏覽量
139136 -
調試
+關注
關注
7文章
623瀏覽量
35414 -
IP核
+關注
關注
4文章
339瀏覽量
51748 -
Versal
+關注
關注
1文章
172瀏覽量
8390
原文標題:AMD Versal系列CIPS IP核建立示例工程
文章出處:【微信號:Comtech FPGA,微信公眾號:Comtech FPGA】歡迎添加關注!文章轉載請注明出處。
發(fā)布評論請先 登錄
在AMD Versal自適應SoC上使用QEMU+協(xié)同仿真示例
【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)
利用設計網(wǎng)關的 IP 內核在 Xilinx VCK190 評估套件上加速人工智能應用
CIPS 3.0變更日志和移植信息解決方案
Versal CPM AXI Bridge模式的地址轉換
如何在Vivado硬件管理器內讀取各項監(jiān)控值?
AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例
AMD推出第二代Versal Premium系列
AMD Versal自適應SoC器件Advanced Flow概覽(下)

AMD Versal系列CIPS IP核建立示例工程
評論