国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

異構集成 (HI) 與系統級芯片 (SoC) 有何區別?

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-29 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

異構集成 (Heterogeneous integration,HI) 和系統級芯片 (System on Chip,SoC) 是設計和構建硅芯片的兩種方式。異構集成的目的是使用先進封裝技術,通過模塊化方法來應對 SoC 設計日益增長的成本和復雜性。

在過去的 20 年里,Cadence 一直支持電子行業以SoC方式幫助我們的客戶追求更大的晶體管密度并不斷突破摩爾定律的界限,一直到 2nm 甚至 1nm 制程節點時,我們也在持續致力于幫助他們順利實現設計。現在,異構集成提供了一種具有成本效益的替代方案,并用事實證明,對于許多應用來說可能比單片SoC更為適合。

wKgaomVdgtiACKHnAAEH2KBNevU860.jpg

那么,我們來看看這兩種設計工藝之間的區別以及各自的優勢和注意事項。

系統級芯片 (SoC)

SoC 是一種集成電路 (IC),將計算系統的每個部分都整合到一個硅晶粒中。其中包括一個或多個中央處理單元 (CPU) 或處理器(低功率微控制器和/或應用處理器),每個都帶有幾個核心,以及圖形處理單元 (GPU)、Wi-Fi藍牙4G/5G 蜂窩調制解調器、存儲器,甚至可能還包括存儲器等外圍設備。

在過去 20 年里,SoC 的興起和擴展是半導體技術中最具創新性和令人興奮的變化之一。在過去,設計一個復雜的計算系統意味著使用離散的、現成的組件來設計一個系統。

由于 SoC 的所有部件都集成在一個晶粒上,SoC在功率、性能和面積 (PPA) 方面提供了無與倫比的優化。它們的運行功率相對較小,能夠非常迅速地執行計算功能,而且占用的物理空間也要小得多,這意味著最終設備的外形尺寸也可以更小。現在,全球數十億臺設備都依賴 SoC,從汽車到筆記本電腦,從智能手機到醫療器械。

但是,制造先進的單片 SoC,特別是如果采用最新的制程節點(7nm 及以下),成本變得越來越昂貴。自行業在 21 世紀前十年使用 FinFET技術以來,對于 28nm 以下的節點,每個晶體管的成本節節升高--有能力投資最新設計節點的少數代工廠也開始紛紛宣布漲價。

wKgZomVdgtmALrLSAAD2SCCpR7w339.jpg

此外還要考慮項目和初期投入工程成本 (NRE, non-recurring engineering) 。為了實現某個 3nm 設計,可能需要一個由數千名工程師組成的設計團隊工作數萬小時,花費數億美元,而這才僅僅完成了功能驗證步驟。

如果要為面向大眾市場的智能手機打造一款 SoC,那么這筆投資也許可以收回成本。但對于小眾市場,例如國防/工業領域,市場需求只有 1000 件左右,再如此大費周折就有點得不嘗失。

最后需要考慮物理限制。目前的 SoC 已經達到了光刻的極限:如果不采用昂貴的縫合技術,制造設備根本無法應對不斷增長的芯片尺寸。隨著芯片尺寸增加,缺陷風險也變得更高,導致晶圓的良率降低。

異構集成(HI)

異構集成為單片 SoC 提供了一種替代方案,對于復雜但成本預算有限的設計來說,異構集成已經成為一個非常有吸引力的選擇。

異構集成是指使用先進的封裝技術,將較小的chiplet(芯粒/小晶片)整合到一個系統級封裝 (System in Package,SiP) 中;chiplet是物理上經過實現和測試的 IP ,制成在芯片上并切割,可以執行特定的邏輯功能。

wKgZomVdguSAHHfEABItS-GBZm4103.png

可以把 SoC 看作單片機,把異構集成看作模塊化——整合來自不同芯片代工廠的不同 chiplets。每個 chiplet 都是單獨制造的,并且遠遠低于***可處理的極限尺寸,因此實際生產芯片的過程要簡單得多。Chiplets 也可以針對任何制程節點進行組合設計;例如,異構集成有可能將 28nm 的 chiplets 與 2nm 的 chiplets 整合在一起。

雖然先進異構集成仍處于發展的早期階段,但在一個共同的基板(陶瓷、硅/玻璃或有機物)上并排集成不同的芯片和分立元件并不是什么新概念。多芯片模塊 (multichip module,MCM) 和 SiP 等技術已經問世了幾十年,每種技術都有各種不同的應用場景。

異構集成將 SiP 設計向前推進了一大步,將其與 2.5D/3D-IC、扇出型芯片級封裝 (FOWLP)、硅和玻璃中介層以及嵌入式橋接器等尖端封裝和互連技術相結合。

異構集成還能為 HPC 和服務器市場等應用提供更大、更強大的芯片。在這些應用中,封裝本身可以直接集成大量的內存;而這在 SoC 上是根本不可能實現的。

wKgZomVdguuALkb8AADs2KDzof4782.jpg

然而,異構集成也有一些注意事項。設計工作并沒有因為有了異構集成而變得簡單,反而變得更為復雜。從單一的單片 SoC 過渡到系統級架構,需要重新考慮原本 SoC 可以有效應對的不良因素,如熱、電和機械性張力。在嘗試設計異質集成芯片之前,采用正確的工具、方法和團隊協作方式是至關重要的。

異構集成還意味著信號路徑延長、I/O 數量增多和外形尺寸更大——這些都是不利于實現高效PPA的因子。異構集成設計的芯片,其形狀參數在 X 和 Y 平面積上會變大,如果實施 3D 堆疊,甚至 Z 方向高度也會變大,而這是不可避免的。

而且異構集成中,chiplets 的封裝方式對芯片的成功至關重要。這意味著在設計階段需要格外關注封裝技術,無論是 2.5D、3D-IC,還是其他的封裝技術。

系統級芯片和異構集成——如何為設計項目選擇?

這個問題的答案在很大程度上取決于具體的應用、設計預算,以及預期出貨片的總產品數量。隨著越來越多的應用范例不斷涌現,它們需要使用強大的人工智能 (AI) 和用在邊緣計算并采用高性能計算 (HPC) 的自主系統,因此僅采用SoC 技術可能會達到其能力的物理極限。先進異構集成自然而然地成為了下一步的選擇。

然而,總會有很多應用在 PPA 方面無法達成妥協,在這種情況下,SoC 將仍然是最佳選擇。

文章來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    53949

    瀏覽量

    464796
  • 異構集成
    +關注

    關注

    0

    文章

    42

    瀏覽量

    2285
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    多Chiplet異構集成的先進互連技術

    半導體產業正面臨傳統芯片縮放方法遭遇基本限制的關鍵時刻。隨著人工智能和高性能計算應用對計算能力的需求呈指數增長,業界已轉向多Chiplet異構集成作為解決方案。本文探討支持這一轉變的
    的頭像 發表于 02-02 16:00 ?573次閱讀
    多Chiplet<b class='flag-5'>異構</b><b class='flag-5'>集成</b>的先進互連技術

    年度5大MCU/SoC芯片盤點

    2025年度芯片“性能王者”哪些? ?前 TI 資深工程師、外網硬核測評博主 JohnTee給出了他認為的TOP 5MCU/SoC芯片答案 。 跟隨這份
    的頭像 發表于 12-26 13:48 ?710次閱讀
    年度5大MCU/<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>盤點

    屏蔽機房建設圖解,與非屏蔽機房區別

    不少朋友問到關于屏蔽機房與一般的機房區別,本期,為了方便大家更詳細的了解關于屏蔽機房建設,我們可以通過這個實際圖紙來詳細了解。 一、普通機房安裝圖 普通機房的主要是接地、靜電地板
    的頭像 發表于 12-17 09:50 ?415次閱讀
    屏蔽機房建設圖解,與非屏蔽機房<b class='flag-5'>有</b><b class='flag-5'>何</b><b class='flag-5'>區別</b>?

    Hi8001/Hi8002高集成升壓芯片2.7-40V 寬輸入電壓智芯一代理聚能芯半導體原廠技術支持

    Hi8001/Hi8002:高集成 BOOST 升壓芯片,賦能高效電源設計 專為 2.7-40V 寬輸入電壓場景打造,Hi8001/
    發表于 12-05 17:42

    自動駕駛SoC芯片到底優勢?

    的需求。于是,SoC(System on Chip,系統芯片)作為新時代的核心硬件平臺,逐步取代了MCU,成為智能汽車計算的主力。這種芯片
    的頭像 發表于 09-21 10:56 ?2616次閱讀
    自動駕駛<b class='flag-5'>SoC</b><b class='flag-5'>芯片</b>到底<b class='flag-5'>有</b><b class='flag-5'>何</b>優勢?

    【飛凌T527N開發板試用】異構RISC-V核心使用體驗

    、專門用于特定任務的“片上系統服務核心” 。這為整個SoC系統芯片)帶來了根本性的優勢。 T527的
    發表于 08-19 21:45

    mcu芯片soc芯片區別解析

    MCU(微控制器單元)和SoC系統芯片)是兩種常見的芯片類型,它們在設計目標、應用場景和功能集成
    的頭像 發表于 08-12 11:34 ?4652次閱讀
    mcu<b class='flag-5'>芯片</b>和<b class='flag-5'>soc</b><b class='flag-5'>芯片</b>的<b class='flag-5'>區別</b>解析

    TC377配置SMU FSP時,如何配置頻率參數;三種模式區別,配置上有區別

    TC377配置SMU FSP時,如何配置頻率參數;三種模式區別,配置上有區別
    發表于 08-08 07:48

    基于板封裝的異構集成詳解

    基于板封裝的異構集成作為彌合微電子與應用差距的關鍵方法,結合“延續摩爾”與“超越摩爾”理念,通過SiP技術集成多材料(如Si、GaN、光子器件等)裸片及無源元件,借助扇出晶圓
    的頭像 發表于 07-18 11:43 ?2700次閱讀
    基于板<b class='flag-5'>級</b>封裝的<b class='flag-5'>異構</b><b class='flag-5'>集成</b>詳解

    車規和消費什么區別?為什么自動駕駛需要車規

    區別主要體現在可靠性、環境適應、質量管理與安全保障等多個方面。對于汽車,尤其是自動駕駛系統而言,任何一次失效都可能帶來嚴重后果,因此必須選用符合車規標準的硬件與軟件。那什么是車規
    的頭像 發表于 07-15 08:55 ?1626次閱讀
    車規<b class='flag-5'>級</b>和消費<b class='flag-5'>級</b><b class='flag-5'>有</b>什么<b class='flag-5'>區別</b>?為什么自動駕駛需要車規<b class='flag-5'>級</b>?

    一種集成FPGA和DSP芯粒的異構系統封裝

    將多個異構芯粒集成在一起進行封裝是一種具有廣闊前景且成本效益高的策略,它能夠構建出既靈活又可擴展的系統,并且能有效加速多樣化的工作負載。
    的頭像 發表于 07-03 09:23 ?1943次閱讀
    一種<b class='flag-5'>集成</b>FPGA和DSP芯粒的<b class='flag-5'>異構</b><b class='flag-5'>系統</b><b class='flag-5'>級</b>封裝

    上揚軟件助力12英寸異構堆疊芯片企業建設MES系統項目

    近日,上揚軟件攜手國內某12英寸異構堆疊芯片企業,正式啟動MES(制造執行系統)、EAP(設備自動化系統)和RMS(配方管理系統
    的頭像 發表于 03-26 17:01 ?1249次閱讀

    nRF54L15—藍牙低功耗雙核系統芯片(SoC)

    nRF54L15 是 nRF54L 系列的首款系統芯片 (SoC)。它是一款超低功耗藍牙 5.4 SoC,具有同類最佳的新型多協議無線電和
    發表于 03-05 18:17

    PHY6235—藍牙低功耗和專有2.4G應用的系統芯片SoC

    PHY6235是一款用于藍牙低功耗和專有2.4G應用的系統芯片SoC)。它采用高性能、低功耗的32位RISC-V MCU,配備8KB保持型SRAM、80KB ROM以及超低功耗的高
    發表于 03-05 01:09

    分布式存儲和集中式存儲區別

    存儲產品千千萬,選來選去怎么辦? 戴小編來獻妙策,匹配需求不為難!分布式存儲和集中式儲是存儲系統中十分重要的兩種架構類型,但這兩者區別?適合怎樣的業務需求?今天戴小編就來一一解答。
    的頭像 發表于 02-28 10:56 ?2806次閱讀