国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB布局中的電源完整性基礎知識

要長高 ? 來源:韜放科技 ? 2023-10-15 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

多年來,PCB 布局工程師以這種想法處理電源和接地——只要電路板具有 VCC 和接地層,只需將過孔放入其中即可獲得源源不斷的電源。然而,對于當今的高速設計,事實卻大不相同。

電路板中的電源供應可能不是一個平靜而風景如畫的湖泊,而是一場暴風雨般的噩夢,充滿了威脅要淹沒小船的漣漪和波浪。高速電路所需的組件需要大量功率,會產生尖峰信號,威脅電路板上其他部件的平穩運行。為了電路板的最佳性能,必須管理這些水的完整性,以便電路板能夠為其所有需求提供均衡和持續的電力供應。以下是一些電源完整性基礎知識,可幫助您平息設計中的供電網絡風暴。

由于電源完整性缺陷導致的電路板問題

曾幾何時,電路板組件非常簡單,許多組件上只有一個電源和一個接地引腳。這些設備非常易于使用,尤其是通孔版本,因為它們可以輕松連接到電路板的 VCC 和接地層。甚至他們的旁路電容器也很容易放置和布線,因為它們正好位于零件的頂部,可以輕松地布線到 IC 的引腳 14。此外,這些部件對供電網絡中的微小波動不那么敏感,它們的信號速度也不夠快,不會產生問題。但是,隨著當今高速設計中使用的組件,這一切都發生了巨大的變化。

必須仔細管理電路板的供電網絡 (PDN),以通過 PCB 為其所有組件提供清潔電源。未針對良好電源完整性設計的電路板可能會出現許多問題,例如在電路板的高速電路中產生串擾的電源紋波。我們將進一步研究電源完整性不良可能為電路板帶來的不同類型的問題,但首先,讓我們看看這些問題的結果:

PDN 中的過多噪聲會影響組件所需的電壓水平,如果它們低于可接受的水平,相關電路可能會出現故障。

即使電壓在器件要求的容差范圍內,PDN 上的噪聲也可能表現為信號上的串擾,導致這些信號被誤解。

PDN 噪聲有可能通過供電網絡的平面和連接輻射 EMI。

以上所有情況都會在測試和調試期間給設計人員帶來巨大的麻煩。

顯然,PCB 設計中良好的電源完整性對于設計的成功至關重要,因此,讓我們探索一些電源完整性基礎知識。

這些組件的布局有助于實現短而直接的布線,從而有助于實現電源完整性

值得注意的電源完整性基礎

電路板中良好的電源完整性意味著其電源傳輸網絡旨在提供穩定的電壓參考,并在可接受的噪聲和容限范圍內將電源分配給所有電路板組件。PDN 必須能夠在整個系統中均勻分配功率——從電源到相關的布線和過孔,通過平面和電容器,最后到單個設備。板上的每個設備都需要嚴格控制和一致的電壓提供給它,以保證一致和穩定的運行。其中一些設備(例如大引腳數處理器)需要幾種不同的電壓和比其他部件更高的電流才能運行。這些組件的需求必須由 PDN 管理,否則會對電路板上的其他組件產生不利影響。

地面彈跳

隨著高速設計中開關速率的提高,信號的低電平狀態可能不會一直回到參考地電平。這種接地反彈也稱為同步開關噪聲或 SSN。隨著信號的低電平向上漂移,它最終可能會被誤解為高電平,從而導致傳輸錯誤數據。

電源波紋

SMPS(開關模式電源)的開關會導致電源紋波在整個設計中擴散。這些漣漪可能會產生串擾,壓倒并干擾附近電路的運行。

電磁干擾

如果設計不正確,在開關狀態之間切換 SMPS 會產生 EMI。EMI 不僅會影響板上電路的平穩運行,還會干擾外部電子設備。EMI 還與電路板的電源和接地層的配置方式密切相關。這些平面不僅為 PDN 提供電源和接地,而且還可以作為有效的 EMI 屏蔽。平面的配置方式也必須考慮屏蔽。

信號返回路徑

雖然清晰的信號返回路徑是創建良好信號完整性的一部分,但參考平面是電路板 PDN 系統的一部分,在設計電源完整性時必須考慮。高密度部件將有許多用于信號和電源和接地連接的過孔,但這些過孔會阻塞參考平面上的清晰返回路徑。此外,某些電源要求可能會導致設計人員拆分平面,如下圖所示。然而,這些分裂可能會影響高速信號的清晰返回路徑——產生更多的 EMI——并且必須仔細設計。

現在我們已經看到了一些基本的電源完整性問題,讓我們看看有助于防止這些問題的 PCB 布局最佳實踐和電源完整性基礎知識。

PCB分板

實現良好電源完整性的 PCB 布局技巧

在布局 PCB 設計時,以下是一些需要密切注意的領域,以避免我們一直在討論的一些電源完整性問題。

板層堆疊配置

電路板的 PDN 與電路板疊層中的層配置密切相關。接地層必須有策略地放置,以便為敏感信號路由提供微帶和帶狀線層配置。這些層將提供所需的清晰信號返回路徑,并提供 EMI 屏蔽。布置平面層以確保將所有功率輸送到每個部件也很重要。這可能需要針對不同電壓拆分電源層。通過首先制定設計的平面圖,您將更好地了解不同的功能分區,并相應地配置您的 PDN。

元件放置

必須在 PDN 中仔細管理參考電壓,以確保組件獲得所需的電源。這將防止地彈引起敏感信號的錯誤觸發。這樣做意味著添加多個旁路電容器以穩定 PDN 以應對處理器和其他消耗大量功率的部件的需求。您需要將這些電容器盡可能靠近它們所連接的電源引腳放置。在電路板的同一側像這樣將部件靠在一起放置對于電源來說也很重要,因為短而直接的布線是必不可少的。請記住保持電路的模擬、數字和電源部分相互隔離,以防止電源噪聲干擾模擬和數字信號

跟蹤路由

從電源引腳布線到旁路電容器時,走線應盡可能短。在布線電源時,使用 45 度角或圓角使這些走線盡可能短、寬和直。更寬的走線對于增加電力網絡的電流和溫度是必要的,同時,將減少線路上的電感并有助于防止串擾。PDN 中更短的布線還將最大限度地減少這些走線作為天線運行并產生額外噪聲的可能性。請記住使數字和模擬布線遠離電源區域,以保護它們免受噪聲影響。

最好使用實心平面進行接地,而不是使用走線布線。這將有助于熱管理和電源完整性,但它也將通過為敏感的高速傳輸線提供清晰的信號返回路徑來幫助信號完整性。但請記住,不要用切口、裂口或大組過孔阻塞清晰的信號路徑。創建接地層時,請確保其輪廓包含所有有助于 EMI 屏蔽的組件。而且,最重要的是,請記住仔細規劃平面分割,以確保功率均勻分配到所有部件。

PCB 設計工具中有許多功能可以幫助在設計中創建良好的電源完整性,接下來我們將研究如何最好地利用這些功能。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 布局
    +關注

    關注

    5

    文章

    272

    瀏覽量

    25850
  • 電源完整性
    +關注

    關注

    9

    文章

    226

    瀏覽量

    21968
  • PCB
    PCB
    +關注

    關注

    1

    文章

    2308

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence工具如何解決芯粒設計的信號完整性挑戰

    在芯粒設計,維持良好的信號完整性是最關鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號的純凈與可靠面臨著前所未有的巨大挑戰。對于需要應對信號
    的頭像 發表于 12-26 09:51 ?333次閱讀
    Cadence工具如何解決芯粒設計<b class='flag-5'>中</b>的信號<b class='flag-5'>完整性</b>挑戰

    串擾如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計的 EMI 控制” 系列的第六篇文章。本文將探討串擾如何影響信號完整性和 EMI,并討論在設計解決這一問題的具體措施。
    的頭像 發表于 08-25 11:06 ?9920次閱讀
    串擾如何影響信號<b class='flag-5'>完整性</b>和EMI

    什么是信號完整性

    電子發燒友網站提供《什么是信號完整性?.pdf》資料免費下載
    發表于 07-09 15:10 ?1次下載

    是德DSOX1204A示波器在電源完整性測試的關鍵優勢

    電源完整性(Power Integrity, PI)是電子設備設計至關重要的一環,直接影響系統的穩定性、可靠和能效。隨著電子設備向高頻化、高功率密度方向快速發展,
    的頭像 發表于 06-24 12:01 ?631次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試<b class='flag-5'>中</b>的關鍵優勢

    了解信號完整性的基本原理

    ,設計人員必須注意電路板布局并使用適當的導線和連接器,從而最大限度地減少反射、噪聲和串擾。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號完整性時使用的一些術語,以及設計人員需要考慮的問題,然后介紹 [Amphenol] 優異的電纜和
    的頭像 發表于 05-25 11:54 ?1361次閱讀
    了解信號<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關于信號完整性電源完整性設計的問題,這些問題反映了一些新興的工程挑戰。Scott、Rich和Istvan在回答強調了嚴格分析、細節工具表征以及深入理解基本原理的重要
    發表于 05-14 14:52 ?1196次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎知識

    的關系: 所以,基礎知識系列里還是得講講電源完整性。話不多說,直接上圖:、 01區別 記得剛接觸信號完整性的時候,對電源
    發表于 05-13 14:41

    各種常用電路模塊設計原則:電源完整性

    課題內容 v 電源完整性設計(文檔) v 疊層設計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內容有幫助可以關注、點贊、評論支持一
    發表于 05-08 16:30

    受控阻抗布線技術確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設計,元件與走線的阻抗匹配至關重要。PCB材料的選擇(如低損耗層壓板)對減少信號衰減起關鍵作用。受控
    的頭像 發表于 04-25 20:16 ?1333次閱讀
    受控阻抗布線技術確保信號<b class='flag-5'>完整性</b>

    信號完整性測試基礎知識

    在當今快速發展的數字時代,高速傳輸已成為電子設備的基本要求。隨著數據傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統設計的基石
    的頭像 發表于 04-24 16:42 ?4172次閱讀
    信號<b class='flag-5'>完整性</b>測試<b class='flag-5'>基礎知識</b>

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現代電子系統設計至關重要。隨著電子設備對電源質量的要求越來越高,電源噪聲和瞬態變
    的頭像 發表于 04-23 16:51 ?959次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應用

    引言 電源完整性這一概念是以信號完整性為基礎的,兩者的出現都源自電路開關速度的提高。當高速信號的翻轉時間和系統的時鐘周期可以相比時,具有分布參數的信號傳輸線、電源和地就和低速系統
    發表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設計日益復雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統可靠的重要評估指標。電源完整性測試旨
    的頭像 發表于 04-15 14:45 ?796次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數據并加以分析。在理想的工作流程,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號完整性測試只能檢查特定的結構,通常需要在
    的頭像 發表于 04-11 17:21 ?2336次閱讀
    技術資訊 | 信號<b class='flag-5'>完整性</b>測試<b class='flag-5'>基礎知識</b>

    電源完整性理論基礎

    隨著 PCB 設計復雜度的逐步提高,對于信號完整性的分析除了反射,串擾以及 EMI 之外,穩定可靠的電源供應也成為設計者們重點研究的方向之一。尤其當開關器件數目不斷增加,核心電壓不斷減小的時候,
    發表于 03-10 17:15