国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe傳輸速率和有效帶寬科普

廣東萬連科技有限公司 ? 2023-07-31 23:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe最初被稱為HSI(用于高速互連),并在最終確定其PCI-SIG名稱PCI Express之前,將其名稱更改為3GIO(第三代I / O)。名為阿拉帕霍工作組(AWG)的技術工作組制定了該標準。對于初稿,特設工作組只包括英特爾工程師; 隨后特設工作組擴大到包括行業伙伴。PCI Express是一項不斷發展和完善的技術.

“速度得用金錢來換,因此我們在邁向更高信號速率的同時,會看到有多少人愿意為此付出代價,以及他們會怎么做。”好消息是,PCIe將按照時程在年底完成0.71版的批準,將提供高達256GB/s 的速率;這距離16 GT/s速率的4.0版PCIe問世還不到兩年。加速PCIe發展藍圖的主要推手是云端運算需求;而PCIe以往是每3~4年,甚至是7年會將數據傳輸速率提升一倍。數據中心網絡需要更快的速度以過渡至800Gbit以太網絡,而數量越來越龐大的深度學習加速器,也感覺它們需要更高速度.

淺談PCIe傳輸速率和有效帶寬計算方式

PCIe是串行總線,PCIe1.0的線上比特傳輸速率為2.5Gb/s,物理層使用8/10編碼,即8比特的數據,實際在物理線路上是需要傳輸10比特的,因此:

PCIe1.0 x 1的帶寬=(2.5Gb/s )/ 10bit =250MB/s

這是單條Lane的帶寬,有幾條Lane,那么整個帶寬就是250MB乘以Lane的數目。

PCIe2.0的線上比特傳輸速率在PCIe1.0的基礎上翻了一倍,為5Gb/s,物理層同樣使用8/10編碼,所以:

PCIe2.0 x 1的帶寬=(5Gb/s )/ 10bit = 500MB/s

同樣,有多少條Lane,帶寬就是500MB/s乘以Lane的數目。

PCIe3.0的線上比特傳輸速率沒有在PCIe2.0的基礎上翻倍,不是10Gb/s,而是8Gb/s,但物理層使用的是128/130編碼進行數據傳輸,所以:

PCIe3.0 x 1的帶寬=(8Gb/s)/ 8bit = 1GB/s

同樣,有多少條Lane,帶寬就是1GB/s乘以Lane的數目。

由于采用了128/130編碼,128比特的數據,只額外增加了2bit的開銷,有效數據傳輸比率增大,雖然線上比特傳輸率沒有翻倍,但有效數據帶寬還是在PCIe2.0的基礎上做到翻倍。

這里值得一提的是,上面算出的數據帶寬已經考慮到8/10或者128/130編碼,因此,大家在算帶寬的時候,沒有必要再考慮線上編碼的問題了。

SATA單通道不同,PCIe連接可以通過增加通道數擴展帶寬,彈性十足。通道數越多,速度越快。不過,通道數越多,成本越高,占用更多空間,還有就是更耗電。因此,使用多少通道,應該在性能和其他因素之間進行一個綜合考慮。

PCIe是從PCI發展過來的,PCIe的”e”是express的簡稱,快的意思。PCIe怎么就能比PCI快呢,因為PCIe在物理傳輸上,跟PCI有著本質的區別。PCI使用并口傳輸數據,而PCIe使用的是串口傳輸。PCI并行總線,單個時鐘周期可以傳輸32bit或者64bit,怎么就比不了你單個時鐘周期傳輸1個bit數據的串行總線呢。在實際時鐘頻率比較低的情況下,并口因為可以同時傳輸若干比特,速率確實比串口快。隨著技術的發展,數據傳輸速率要求越來越快,要求時鐘頻率也越來越快,但是,并行總線時鐘頻率不是想快就能快的。如下圖所示:

2d70c13c-2fb8-11ee-bbcf-dac502259ad0.jpg

在發送端,數據在某個時鐘沿傳出去(左邊時鐘第一個上升沿),在接收端,數據在下個時鐘沿(右邊時鐘第二個上升沿)接收。因此,要在接收端能正確采集到數據,要求時鐘的周期必須大于數據傳輸的時間(從發送端到接收端)。受限于數據傳輸時間(該時間還隨著數據線長度的增加而增加),因此時鐘頻率不能做得太高。另外,時鐘信號在線上傳輸的時候,也會存在相位偏移(clock skew ),影響接收端的數據采集。

PCIe使用串行總線進行數據傳輸就沒有這些問題。它沒有外部時鐘信號,它的時鐘信息通過8/10編碼或者128/130編碼嵌入在數據流,接收端可以從數據流里面恢復時鐘信息,因此,它不受數據在線上傳輸時間的限制,你導線多長都沒有問題,你數據傳輸頻率多快也沒有問題;沒有外部時鐘信號,自然就沒有所謂的clock skew問題.

淺談PCIe線材結構

PCIe為串行,通過使用差分信號傳輸(differential transmission),信號完整性理論之差分訊號;采用雙通道技術,在傳輸模式上,PCI-Express采用與全雙工通信技術類似的雙通道傳輸模式,在速度方面,PCI-Express v1.0a 為每個通道提供了2.5Gb/s的傳輸速率,隨著版本的不同,面向PCI Express擴展卡應用的線纜組件可提供PCIe X4、X8和X16等規格,該系列線纜組件包含MiniSAS、SATA、QSFP +和SPF +等高速線纜。PCIE物理層實現了一對收發差分對,可以實現全雙工的通訊方式,目前主要的PCIE結構主要是SAS結構,線材選用CAT A ,B,C ,D,E結構,根據測試的參數要求,設計符合不同規范的參數。

2d86e7dc-2fb8-11ee-bbcf-dac502259ad0.png

PCIe Spec只是規定了物理層需要實現的功能、性能與參數等,置于如何實現這些卻并沒有明確的說明。也就是說,廠商可以根據自己的需要和實際情況,來設計PCIe的物理層結構來保證功能即可!

2d9a9e80-2fb8-11ee-bbcf-dac502259ad0.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 帶寬
    +關注

    關注

    3

    文章

    1038

    瀏覽量

    43255
  • 傳輸
    +關注

    關注

    0

    文章

    157

    瀏覽量

    28372
  • PCIe
    +關注

    關注

    16

    文章

    1454

    瀏覽量

    88181
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何評估SDRAM的有效帶寬

    在進行電子系統設計時,我們經常會用到SDRAM(SDR SDRAM或者DDRX SDRAM)作為緩沖單元,但是如何評估SDRAM的有效帶寬呢(評估有效帶寬才能夠了解當前緩沖單元以及驅動
    的頭像 發表于 01-12 09:17 ?291次閱讀
    如何評估SDRAM的<b class='flag-5'>有效</b><b class='flag-5'>帶寬</b>

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手

    深入剖析DS80PCI102:PCIe鏈路擴展的得力助手 在高速數據傳輸領域,PCI - Express(PCIe)技術憑借其高帶寬、低延遲的特性,成為了眾多應用的首選。然而,隨著
    的頭像 發表于 12-23 15:00 ?315次閱讀

    更寬的 LoRa 帶寬是如何提升數據速率的?

    深入解析 LoRa 帶寬如何影響數據速率與通信距離,從 Chirp 擴頻原理、碼片率、符號周期到比特率公式,系統講清“帶寬越寬為什么更快”。結合 125kHz、250kHz、500kHz 實例
    的頭像 發表于 12-19 17:06 ?1886次閱讀
    更寬的 LoRa <b class='flag-5'>帶寬</b>是如何提升數據<b class='flag-5'>速率</b>的?

    加速PCIe 5產品設計和測試

    。 ●?盡管PCIe 5.0主要沿用了與4.0相同的技術,但一些巧妙的優化措施使其能夠有效地將最大數據傳輸速率提高四倍。 ●?PCIe 5.
    的頭像 發表于 09-22 02:37 ?1841次閱讀
    加速<b class='flag-5'>PCIe</b> 5產品設計和測試

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規范到來!

    ? 電子發燒友網綜合報道,早在2022年1月,PCI-SIG 組織正式發布了 PCIe 6.0 標準,與 PCIe 5.0 相比帶寬再次翻倍,達到64 GT / s。 ? PCIe 6
    的頭像 發表于 09-07 05:41 ?8197次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規范到來!

    多模光纖傳輸速率受哪些因素影響

    ,不同類型的光纖在纖芯直徑、帶寬傳輸性能上存在顯著差異,直接影響傳輸速率: OM1(62.5μm纖芯): 帶寬較低(約200 MHz·km
    的頭像 發表于 08-25 09:53 ?1429次閱讀
    多模光纖<b class='flag-5'>傳輸</b><b class='flag-5'>速率</b>受哪些因素影響

    多模光纖傳輸速率是多少

    多模光纖的傳輸速率因技術標準和應用場景不同而存在顯著差異,典型傳輸速率范圍為10 Mbit/s至400 Gbit/s,具體速率取決于光纖類型
    的頭像 發表于 08-22 09:55 ?1705次閱讀

    嵌入式接口通識知識之PCIe接口

    ,提供了更高的傳輸帶寬,減少了數據傳輸的延遲。PCIe接口支持不同版本的標準,包括PCIe 1.0、2.0、3.0、4.0和最新的5.0版本
    發表于 08-21 16:51

    超6類網線的典型傳輸速率是多少-科蘭

    超6類網線的典型傳輸速率為10Gbps(即10000Mbps),理論傳輸速度可達1280MB/s,傳輸頻率帶寬為500MHz。以下是關于超6
    的頭像 發表于 08-11 13:03 ?4896次閱讀

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發起方分為請求模塊和應答模塊。
    的頭像 發表于 08-09 14:38 ?4724次閱讀
    NVMe高速<b class='flag-5'>傳輸</b>之擺脫XDMA設計17:<b class='flag-5'>PCIe</b>加速模塊設計

    PCIe 8.0 規范公布:1TB/s 帶寬、256GT/s 速率

    將使速率PCIe 7.0 的基礎上翻倍至 256.0 GT/s,通過 x16 配置實現 1TB/s 的雙向帶寬。 ? 從 PCI-SIG 目前公布的細節來看,PCIe 8.0 首
    的頭像 發表于 08-08 09:14 ?7428次閱讀

    NVMe高速傳輸之擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。如圖1所示,PCIe加速模塊按照請求發起方分為請求模塊和應答模塊。請求模塊負責將內部請求事務轉化為配置管
    發表于 08-07 18:57

    超6類網線的傳輸速率是多少m

    : 超6類網線,也被稱為Cat6a網線,是六類網線的一種升級版,具有更高的傳輸性能。 其典型傳輸速率帶寬可以達到500MHz,支持的數據傳輸
    的頭像 發表于 08-07 10:31 ?2981次閱讀

    PCIe 7.0最終版草案發布,傳輸速率128 GT/s,PCIe 6.0加速商業化

    ,這是PCIe 7.0規范正式版本發布前的最后一個草案版本,而正式版將于2025年晚些時候發布。 ? 其核心技術參數目標包括:傳輸速率128 GT/s,x16 配置下雙向帶寬達 512
    發表于 03-29 00:07 ?1160次閱讀

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發平臺

    每個數據包中添加地址、控制信息等,實現數據的準確傳輸PCIe總線支持多種速率,如1.0版本的2.5Gbps、2.0版本的5Gbps、3.0版本的8Gbps以及4.0 版本的16Gbps等。同時
    發表于 03-25 15:21