国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

解析高速ADC和DAC與FPGA的配合使用

FPGA設計論壇 ? 來源:未知 ? 2023-07-13 12:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點擊上方藍字關注我們

92064f80-2131-11ee-962d-dac502259ad0.png921add4c-2131-11ee-962d-dac502259ad0.png

許多數字處理系統都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實現并行和流水線算法。因此,通常情況下,FPGA都要和高性能的ADCDAC進行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。通常情況下,這些轉換器的采樣率都達到了GHz的級別。對工程師團隊來說,除了混合信號電路板布局之外,理解和使用這些高性能的設備也是一個挑戰。

這些e2v數據轉換器具有帶寬寬、性能好的特點—數據手冊上通常稱為模擬全功率帶寬—即使是在高奈奎斯特區。(這種能力是不多見的。)正是因為有著優異的轉換性能,才可以使用直接上轉換和下轉換,這樣可以減少部件數量、降低功耗以及節省成本。

在高頻時,奈奎斯特采樣率(每個周期兩次采樣)是無法維持的。一個例子就是使用一個2.5GHz采樣率的ADC去采樣一個3GHz全功率帶寬的模擬輸入。根據奈奎斯特準則,高于1.25GHz的信號將會被混疊回奈奎斯特區,這些混疊圖像是基礎信號的諧波分量,因此和非混疊信號一樣,包含了同樣的信息。

相反的,如果你在使用DAC,進行直接轉換時,你需要確定在上奈奎斯特區你想要使用的諧波。然而,對于DAC,在更高的頻率下,你需要對DAC的衰減進行SINC補償。因此,很常見的是通過仔細選擇輸入組件、阻抗平衡器、交流耦合電容以及通過設計前端模擬預濾波器等等去優化一個ADC或者DAC,使其能在一個奈奎斯特區中工作。

92326f52-2131-11ee-962d-dac502259ad0.jpg
奈奎斯特區和混疊,1、3和4區中顯示的是2區一個信號的鏡像,基礎信號(Fa)和諧波或者諧波含量的鏡像

可以使用下面的算法來確定諧波或者諧波含量合成頻率位置:

Fharm=N ×Ffund

IF (Fharm=Odd Nyquist Zone)

Floc=Fharm Mod Ffund

Else

Floc=Ffund-(Fharm Mod Ffund)

End

這里N是感興趣的諧波的整數。

例如,采樣率為2500MHz,基礎頻率是1807MHz,將會在奈奎斯特區有一個693MHz的諧波分量。

前面對頻譜做了一些解釋,另一個重要因素是這些設備和FPGA采用什么方式連接。許多高性能的數據轉換器使用一個工作在較低數據速率的多路復用器來實現轉換器的采樣率-一般都是下圖所示的使用FS/4或者FS/2,圖中顯示的是轉換器的數據流在4條并行的10-bit總線(A, B, C, and D)上的分布:

92599adc-2131-11ee-962d-dac502259ad0.jpg

轉換器的數據流在4條并行的10-bit總線(A, B, C, and D)上的分布

通常情況下,這些數字接口采用的是并行LVDS總線,這樣它們會占用許多的FPGA I/O管腳,但是,并行接口的延遲,并且由于它們使用差分信號傳遞方式,也可以降低輻射噪聲,這在高性能系統中是非常重要的。

收到FPGA發出的4個數據流,你可能想知道在FPGA內部是如何處理數據的,在許多應用中,包括通信處理器和射電天文,都使用的一個常用的方法是使用組合或者分離的FFT結構,如下面兩個圖所示:

927a2bda-2131-11ee-962d-dac502259ad0.jpg

使用4個128點的FFT流水線,加上旋轉因子和1個并行4點FFT,組合成512點的FFT

92a2dc1a-2131-11ee-962d-dac502259ad0.jpg

分離512點FFT,與組合FFT相反。與組合FFT不同的是,在前兩個階段,對高速輸入有一個重組的操作

因為這些真實的數據樣本,你將需要尋找一個優化的方法以便于在FFT結構中對這些數據進行處理,高效的、大FFT的實現是一個復雜的研究領域,但是在FFT之前,許多應用使用加權疊接相加(WOLA)結構來改善頻譜泄漏。下面兩個圖顯示了使用一個矩形窗口的普通FFT和使用WOLA的FFT的行為對比:

92c458fe-2131-11ee-962d-dac502259ad0.jpg

使用普通FFT矩形窗口的相鄰信道

92e89fc0-2131-11ee-962d-dac502259ad0.jpg

使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

然后,根據應用的需求,對這些合成的FFT數據進行后處理。

930daa9a-2131-11ee-962d-dac502259ad0.png

有你想看的精彩 至芯科技-FPGA就業培訓來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! FPGA芯片在編程器燒錄器里的應用 FPGA管腳調整的注意事項

9325ee8e-2131-11ee-962d-dac502259ad0.jpg

掃碼加微信邀請您加入FPGA學習交流群

934c3a8a-2131-11ee-962d-dac502259ad0.jpg935fcd48-2131-11ee-962d-dac502259ad0.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22410

    瀏覽量

    636254

原文標題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MD657B高速DAC特性與替代型號分析

    采樣率架構差異:其他品牌的高速DAC通常采用JESD204B串行接口或需要外部FPGA實現MUX功能,與MD657B的并行LVDS+內置MUX架構差異較大,替換需要重新設計PCB和邏輯
    發表于 03-04 09:20

    MD662H高速DAC替代方案全解析:采樣率、復用與性能權衡

    MD662H高速DAC替代方案全解析:采樣率、復用與性能權衡MD662H高速DAC芯片的替代方案需根據具體應用場景的采樣率、帶寬、分辨率及多
    發表于 01-21 09:42

    RA MCU眾測寶典 | ADC/DAC之【RA2L1】DAC電壓輸出及ADC電壓采集實驗

    “RAMCU眾測寶典”ADC/DAC通信專題上線啦!咱們接下來要解鎖嵌入式開發中“連接模擬與數字世界”的關鍵技能——ADC/DAC專題。這次,瑞薩嵌入式小百科將和大家一起聚焦【瑞薩RA
    的頭像 發表于 01-20 18:43 ?4494次閱讀
    RA MCU眾測寶典 | <b class='flag-5'>ADC</b>/<b class='flag-5'>DAC</b>之【RA2L1】<b class='flag-5'>DAC</b>電壓輸出及<b class='flag-5'>ADC</b>電壓采集實驗

    【瑞薩FPB-RA6E2試用】【FPB-RA6E2】 DAC-ADC 回環測試:基于 Zephyr RTOS 的模擬信號通路驗證

    【FPB-RA6E2】 DAC-ADC 回環測試:基于 Zephyr RTOS 的模擬信號通路驗證 DACADC名詞含義: DAC:數模轉換器(Digital-to-Analog
    發表于 01-16 15:22

    【瑞薩RA × Zephyr評測】ADCDAC和PWM

    本文章旨在評估使用 Zephyr RTOS 在 Renesas FPB-RA6E2 開發板上實現 ADC(模數轉換器)、DAC(數模轉換器)和 PWM(脈寬調制)功能的應用。評估內容包括設備樹配置、驅動初始化流程、主程序邏輯的詳細解析
    的頭像 發表于 01-10 10:22 ?2474次閱讀
    【瑞薩RA × Zephyr評測】<b class='flag-5'>ADC</b>、<b class='flag-5'>DAC</b>和PWM

    深入解析DAC0800/DAC0802 8位數模轉換器

    8位數模轉換器,了解它們的特點、參數、應用場景以及使用中的注意事項。 文件下載: dac0800.pdf 一、產品概述 DAC0800系列是單片8位高速電流輸出數模轉換器,具有典型的100ns建立時間。當用作乘法
    的頭像 發表于 12-10 11:40 ?632次閱讀

    DAC0800/DAC0802:高性能8位數模轉換器的深度解析

    DAC0800/DAC0802:高性能8位數模轉換器的深度解析 在電子設計的領域中,數模轉換器(DAC)是連接數字世界與模擬世界的重要橋梁。 Texas Instruments的
    的頭像 發表于 12-10 10:35 ?616次閱讀

    高速ADC芯片ADS930:特性、原理與應用全解析

    高速ADC芯片ADS930:特性、原理與應用全解析 在電子設備的設計與開發中,模擬信號與數字信號的轉換是一個關鍵環節,而ADC(模擬 - 數字轉換器)則扮演著這一轉換過程的核心角色。今
    的頭像 發表于 12-10 10:00 ?397次閱讀

    ADC/DAC工作原理與常見應用解析

    在嵌入式開發和電子系統中,我們經常會遇到“模擬”和“數字”之間的轉換問題。ADC(AnalogtoDigitalConverter,模數轉換器):將連續變化的模擬信號轉換為數字信號。DAC
    的頭像 發表于 11-17 10:54 ?1117次閱讀
    <b class='flag-5'>ADC</b>/<b class='flag-5'>DAC</b>工作原理與常見應用<b class='flag-5'>解析</b>

    ADC356x系列16位高速ADC技術解析與應用指南

    Texas Instruments ADC356x低噪聲低功耗模數轉換器 (ADC) 是低噪聲超低功耗16位10MSPS至65MSPS高速ADC。這些器件的噪聲頻譜密度為–158dBF
    的頭像 發表于 09-03 14:28 ?1274次閱讀
    <b class='flag-5'>ADC</b>356x系列16位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>技術<b class='flag-5'>解析</b>與應用指南

    Altera FPGA高速ADS4249和DAC3482的LVDS接口設計

    引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGAADC/
    的頭像 發表于 06-19 10:05 ?3180次閱讀
    Altera <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b>ADS4249和<b class='flag-5'>DAC</b>3482的LVDS接口設計

    FPGA高速ADC接口簡介

    本文介紹FPGA高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發表于 06-12 14:18 ?3149次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>接口簡介

    基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8路ADCDAC,64-bit Cortex A53系列4核CPU,Cortex-R5F實時處理核,以及大容量FPGA
    的頭像 發表于 05-10 11:54 ?1063次閱讀
    基于RFSOC的8路5G <b class='flag-5'>ADC</b>和8路9G的<b class='flag-5'>DAC</b> PCIe卡

    高速數據采集卡設計方案:886-基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    FPGA。 對主機接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數據采集和傳輸。 二、產品特性: ?● ?基于Zynq RFSoC系列FPGA,支持8路最高5G
    的頭像 發表于 04-08 10:34 ?1190次閱讀
    <b class='flag-5'>高速</b>數據采集卡設計方案:886-基于RFSOC的8路5G <b class='flag-5'>ADC</b>和8路9G的<b class='flag-5'>DAC</b> PCIe卡

    如何使用FPGA驅動并行ADCDAC芯片,使用不同編碼方式的ADCDAC時的注意事項

    ADCDACFPGA與外部信號的接口,從數據接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經常用來采集中高頻信號,因此使
    的頭像 發表于 03-14 13:54 ?2191次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅動并行<b class='flag-5'>ADC</b>和<b class='flag-5'>DAC</b>芯片,使用不同編碼方式的<b class='flag-5'>ADC</b>與<b class='flag-5'>DAC</b>時的注意事項