国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA相關技術助力高端存儲器接口設計

jf_pJlTbmA9 ? 來源:ramtron 社區 ? 作者:ramtron 社區 ? 2023-10-27 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能系統設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器>存儲器接口設計則是一項艱巨挑戰。雙倍數據速率SDRAM和4倍數據速率SDRAM都采用源同步接口來把數據和時鐘(或選通脈沖)由發射器傳送到接收器。接收器接口內部利用時鐘來鎖存數據,此舉可消除接口控制問題(例如在存儲器>存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰。

關鍵問題之一就是如何滿足各種讀取數據捕捉需求以實現高速接口。隨著數據有效窗越來越小,該問題也益發重要;同時,更具挑戰性的問題是,如何讓接收到的時鐘與數據中心對準。
基于FPGA、ASIC和ASSP控制器的設計所采用的傳統方法是使用鎖相環或延遲鎖定環電路,以保證在源時鐘和用于捕捉數據的時鐘間具有固定的相移或延時。該方法的一個明顯缺點是延時是固定的單一值,且在整個設計周期是預先

設定好的。但在實際系統中,由到不同存儲器>存儲器器件的不同布線、FPGA間的變異以及工藝、電壓和溫度等系統條件所引發的難以預測的變化很容易帶來偏差,因此,預先設定的相移是不準確的。

現在,FPGA供應商提供的新的硅特性、以及硬件經過驗證的參考設計已克服了這些挑戰。此外,工程師還必須遵循一些基本規則以縮短設計周期。

應該:

利用最新的FPGA硅特性來構建接口。這樣做將減少FPGA邏輯資源使用,優化功耗并提高時序余裕。分辨率75 ps的可調輸入延時時拍等I/O硅特性可支持精準的時鐘到數據對中。

采用動態校準機制來調整時鐘和選通脈沖的關系并將FPGA時鐘對準讀取數據的中心。這種方案可提供運行時調整以補償設計過程中無法考慮到的所有系統變異。

采用領先FPGA供應商提供的硬件經過驗證的參考設計。用戶在自己的定制設計中,可把參考設計作為起點,從而節省寶貴的時間和資源。

根據PCB和FPGA設計,驗證同時切換輸出的一致性。采用具有電源管腳均勻分布的新FPGA封裝,通過有效改善信號返回電流路徑降低SSO噪聲。該技術可支持更寬的數據總線。

運行Ibis仿真以確保信號質量。此舉將有助于為不同信號選擇和調整終接端子。在分析中,利用實際PCB布局來運行仿真,以綜合串擾、去耦、終止和線跡配置的影響。

避免:

在讀周期中,采用固定相移延時使時鐘或選通脈沖對中數據有效窗。當數據速率很高時,由于在設計期間無法考慮到的工藝、電壓和溫度等系統變異,這么做可能減小設計余裕。

跳過功能性和布局-布線后仿真步驟不執行。這些步驟所花的時間往往可在硬件調試期間得到幾倍的回報。另外,當需要最佳性能時,布局后仿真是接口調試的良好工具。

任意選取管腳,選擇時僅憑借經驗和常識。一般來說,應該把數據位集中在一起,并保持在一或兩個時鐘區內,這樣可以產生好的結果。另外,還要考慮FPGA裸片內的接口映射,它應靠近實現接口的區域,以減小內部布線延時。 ; 假定驅動器的阻抗為0歐姆。總線上負載越大意味著對信號完整性約束的要求越嚴格。就深接口來說,考慮利用幾個帶寄存器的DIMM來達到期望的存儲器>存儲器深度(帶寄存器DIMM的地址網絡的負載僅為1,而無緩沖器的DIMM的負載是18)。

PCB布局中,在通過接口的返回路徑上出現中斷和障礙物。中斷將使返回電流的路徑更長,并會在系統中產生有害噪聲。

來源:ramtron 社區

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22415

    瀏覽量

    636541
  • 存儲器
    +關注

    關注

    39

    文章

    7739

    瀏覽量

    171699
  • 接口
    +關注

    關注

    33

    文章

    9525

    瀏覽量

    157060
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PG-1000脈沖發生在非易失性存儲器(NVM)及MOSFET測試的應用

    一、文檔概述本文聚焦非易失性存儲器(NVM)單元表征與MOSFET晶體管測試的核心技術,介紹關鍵存儲類型、測試痛點及適配測試儀器,為相關電子元件研發與檢測提供
    發表于 03-09 14:40

    【案例5.1】存儲器選型的考慮要點

    【案例5.1】存儲器選型的考慮要點某設計,用戶接口數據傳輸速率為10Gbps,每8個字節的數據對應一次查表需求,數據表存儲在由DDR4SDRAM組成的存儲器中。工程師需綜合考慮各方面要
    的頭像 發表于 03-04 17:20 ?214次閱讀
    【案例5.1】<b class='flag-5'>存儲器</b>選型的考慮要點

    Altera FPGA的Avalon MM總線接口規范介紹

    設計。Avalon接口常用于高速數據流傳輸、讀寫寄存存儲器、控制片外器件等。此外,也可以使用Avalone接口自定義組件,以增強設計的互操作性。
    的頭像 發表于 01-29 16:43 ?6718次閱讀
    Altera <b class='flag-5'>FPGA</b>的Avalon MM總線<b class='flag-5'>接口</b>規范介紹

    FIFO存儲器的種類、IP配置及應用

    FIRST IN FIRST OUT (先入先出)。顧名思義,FIFO是一個數據具有先進先出的存儲器
    的頭像 發表于 01-13 15:15 ?386次閱讀
    FIFO<b class='flag-5'>存儲器</b>的種類、IP配置及應用

    瑞薩RA系列FSP庫開發實戰指南之常用存儲器介紹

    存儲器是計算機結構的重要組成部分。存儲器是用來存儲程序代碼和數據的部件,有了存儲器計算機才具有記憶功能。基本的存儲器種類見圖21_1。
    的頭像 發表于 01-12 06:21 ?7217次閱讀
    瑞薩RA系列FSP庫開發實戰指南之常用<b class='flag-5'>存儲器</b>介紹

    高性能SPI接口的NOR FLASH存儲器ZB25D80B

    英尚代理的恒爍半導體NOR FLASH存儲器,具備通用SPI接口,覆蓋廣泛的工作電壓與容量選項,為各類嵌入式系統提供可靠的非易失性存儲支持。該系列包括適用于1.8V低電壓環境的ZB25LD
    的頭像 發表于 01-05 16:11 ?304次閱讀

    雙口SRAM靜態隨機存儲器存儲原理

    在各類存儲設備中,SRAM(靜態隨機存儲器)因其高速、低功耗和高可靠性,被廣泛應用于高性能計算、通信和嵌入式系統中。其中,雙口SRAM靜態隨機存儲器憑借其獨特的雙端口設計,在高帶寬和多任務場景中表現尤為出色,成為提升系統效率的重
    的頭像 發表于 11-25 14:28 ?568次閱讀

    芯源的片上存儲器介紹

    片上FLASH 閃存由兩部分物理區域組成:主FLASH 存儲器和啟動程序存儲器。 ●● 主 FLASH 存儲器,共 64KB,地址空間為 0x0000 0000 - 0x0000 FFFF。該區
    發表于 11-12 07:34

    Everspin存儲器8位并行總線MRAM概述

    在需要高速數據寫入與極致可靠性的工業與數據中心應用中,Everspin推出的8位位并行接口MRAM樹立了性能與耐用性的新標桿。這款Everspin存儲器MRAM與SRAM引腳兼容的存儲器,以高達35
    的頭像 發表于 10-24 16:36 ?677次閱讀

    QSPI PSRAM偽靜態隨機存儲器選型攻略

    QSPI PSRAM是一種集成了QSPI接口與PSRAM存儲功能的高效芯片。QSPI(四線串行外設接口)是一種高速串行通信接口,用于連接外部設備;而PSRAM(偽靜態隨機
    的頭像 發表于 10-23 15:40 ?537次閱讀

    spi psram偽靜態存儲器的特點是什么

    PSRAM之所以被稱為"偽靜態"存儲器,主要是因為其采用類SRAM的接口協議:只需要提供地址和讀寫命令就可以實現數據存取,無需像傳統DRAM一樣需要內存控制定期刷新數據單元。
    的頭像 發表于 10-23 14:29 ?417次閱讀

    Zynq-7000 SoC與7系列設備內存接口解決方案數據手冊

    關于 AMD/Xilinx 7系列FPGA存儲器接口解決方案(UG586) 的用戶指南,其主要內容和技術要點可概括如下:1. 文檔定位與核心內容定位:該文檔是7系列
    發表于 07-28 16:17 ?3次下載

    簡單認識高帶寬存儲器

    HBM(High Bandwidth Memory)即高帶寬存儲器,是一種基于 3D 堆疊技術的高性能 DRAM(動態隨機存取存儲器)。其核心設計是通過硅通孔(TSV)和微凸塊(Microbump
    的頭像 發表于 07-18 14:30 ?4423次閱讀

    半導體存儲器測試圖形技術解析

    在半導體存儲器測試中,測試圖形(Test Pattern)是檢測故障、驗證可靠性的核心工具。根據測試序列長度與存儲單元數N的關系,測試圖形可分為N型、N2型和N3/?型三大類。
    的頭像 發表于 05-07 09:33 ?1610次閱讀
    半導體<b class='flag-5'>存儲器</b>測試圖形<b class='flag-5'>技術</b>解析

    Altera Agilex 7 M系列FPGA正式量產出貨

    近日,全球 FPGA 創新技術領導者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產出貨,這是現階段業界領先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發表于 04-10 11:00 ?1444次閱讀