国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence發布面向TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

jf_pJlTbmA9 ? 來源:jf_pJlTbmA9 ? 作者:jf_pJlTbmA9 ? 2023-07-10 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3nm 時代來臨了!Cadence 在 2023 年 TSMC 北美技術研討會期間發布了面向臺積電 3nm 工藝(N3E)的 112G 超長距離(112G-ELR)SerDes IP 展示,這是 Cadence 112G-ELR SerDes IP 系列產品的新成員。在后摩爾時代的趨勢下,FinFET 晶體管的體積在 TSMC 3nm 工藝下進一步縮小,進一步采用系統級封裝設計(SiP)。通過結合工藝技術的優勢與 Cadence 業界領先的數字信號處理(DSP)SerDes 架構,全新的 112G-ELR SerDes IP 可以支持 45dB 插入損耗,擁有卓越的功耗、性能、面積(PPA)指標,是超大規模 ASICs,人工智能/機器學習AI/ML)加速器,交換矩陣片上系統(SoCs)和 5G 基礎設施應用的理想選擇。

Cadence 112G-ELR SerDes 在 TSMC 3nm 工藝環境下的眼圖(106.25 Gbps PAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 長距離(LR)標準,在基礎規格之外提供了額外的性能裕度。上方圖片展示了三個張大的眼圖,它們在 PAM4 模式下具有良好的對稱性,將四個信號電平分開。3nm 演示展示了 E-10 級的卓越誤碼率(BER)性能以及 39dB bump 間通道,與 28dB Ball 間插損誤碼率小于 1E-4 的標準規格相比提供了充足的性能余量。

112G-ELR SerDes IP 同時支持中距離(MR)和超短距離(VSR)應用,實現不同信道更靈活的功耗節省。NRZ 和 PAM4 信號下的數據傳輸速率從 1G 到 112G,實現背板,直連線纜(DAC),芯片間以及芯片到模塊的可靠高速數據傳輸。

SerDes IP 采用領先的基于 DSP 的架構,通過最大可能性序列檢測(MLSD)和反射抵消技術實現損耗及反射信道的系統穩定。MLSD 技術可以優化 BER,提供更強大的突發性錯誤處理能力。通過專有的實現技術,Cadence 能確保 MLSD 的功耗開銷最小。反射消除技術消除了具有實際走線和連接器的產品環境中的雜散、遠距離反射,從而提供穩健的 BER 結果。

3nm 工藝下的 Cadence 112G-ELR SerDes 解決方案進一步強化了我們在高性能互聯 IP 領域的領導力,是大規模數據中心的理想選擇,客戶也可以從 TSMC 的 3nm 工藝中獲得更顯著的功耗和性能優化,是目前在 PPA 和晶體管領域最先進的技術。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • TSMC
    +關注

    關注

    3

    文章

    179

    瀏覽量

    86657
  • Cadence
    +關注

    關注

    68

    文章

    1011

    瀏覽量

    146931
  • 線纜
    +關注

    關注

    5

    文章

    684

    瀏覽量

    30386
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    小米自研3nm旗艦SoC、4G基帶亮相!雷軍回顧11年造芯路

    XRING O1旗艦芯片。除了大芯片之外,還有此前未有曝光的,搭載小米自研4G基帶的玄戒T1手表芯片,以及小米首款豪華高性能SUV小米YU7。下面我們來回顧一下發布會上的亮點,以及小米自研芯片的更多細節。 玄戒O1:第二代3nm
    的頭像 發表于 05-23 09:07 ?7390次閱讀
    小米自研<b class='flag-5'>3nm</b>旗艦SoC、4<b class='flag-5'>G</b>基帶亮相!雷軍回顧11年造芯路

    華為發布面向AI時代全新升級的星河AI Fabric 2.0解決方案

    建設實踐。會上,華為發布面向AI時代全新升級的星河AI Fabric 2.0解決方案,致力于打造算力滿載、業務永續的數據中心網絡,為全球企業數智化轉型注入新動能。
    的頭像 發表于 03-05 11:23 ?335次閱讀

    臺積電擬投資170億,在日本建設3nm芯片工廠

    據報道,全球最大的半導體代工制造商臺積電(TSMC)已最終確定在日本熊本縣量產3nm線寬的尖端半導體芯片的計劃。預計該項目投資額將達到170億美元。日本政府正致力于提升國內半導體制造能力,并表示支持該計劃,認為其有助于經濟安全。
    的頭像 發表于 02-06 18:20 ?206次閱讀

    旋極星源基于22nm工藝完成關鍵IP發布與驗證

    的主流選擇。旋極星源此次基于TSMC 22nm ULL及華力微電子22nm CMOS工藝,同步完成關鍵IP
    的頭像 發表于 01-30 16:15 ?283次閱讀
    旋極星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工藝</b>完成關鍵<b class='flag-5'>IP</b><b class='flag-5'>發布</b>與驗證

    華為發布面向移動網絡的多智能體系統創新成果

    近日,華為無線MAE產品線總裁趙振龍在主題發言《AgenticRAN,多智能體協同激發無線網絡數智化生產力》中正式向業界發布面向移動網絡的多智能體系統(RAN Multi-Agent System
    的頭像 發表于 10-09 16:44 ?2485次閱讀

    智多晶SerDes 2.0 IP介紹

    為了滿足用戶對SerDes日益增漲和多樣化的要求。智多晶SerDes IP推出了2.0版本的升級,本次升級相比1.0版本主要帶來了以下的變化。
    的頭像 發表于 08-16 15:32 ?1419次閱讀
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介紹

    創飛芯40nm HV工藝OTP IP完成上架

    珠海創飛芯科技有限公司實現新突破!我司基于40HV(40nm 1.1V / 8V / 32V high voltage process)工藝制程的一次性可編程存儲IP核已在國內兩家頭部晶圓代工廠經過
    的頭像 發表于 08-14 17:20 ?1552次閱讀

    奧比中光發布面向機器人領域的全新感知產品矩陣

    8月8日,在北京舉辦的2025世界機器人大會上,奧比中光以“靈機宜動”為主題,發布面向機器人領域的全新感知產品矩陣。其中,Pulsar ME450是國內首款支持多種掃描模式的dToF 3D激光雷達;Gemini 345Lg是專為戶外機器人打造的雙目
    的頭像 發表于 08-12 11:28 ?2155次閱讀

    448G的路徑 | Samtec與Cadence合作的224G測試平臺具備可擴展性、成本優勢

    多個224G實時產品演示,包括本視頻中呈現的內容。Samtec的Ralph Page將帶我們了解這款與Cadence合作展示的224G測試平臺的信號路徑和性能表現。 該平臺的核心連接器
    的頭像 發表于 08-06 15:38 ?1370次閱讀
    448<b class='flag-5'>G</b>的路徑 | Samtec與<b class='flag-5'>Cadence</b>合作的224<b class='flag-5'>G</b>測試平臺具備可擴展性、成本優勢

    智原推出最新SerDes IP持續布局聯電22納米IP解決方案

    ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財現已導入聯電22納米工藝
    的頭像 發表于 06-25 15:22 ?708次閱讀

    智原科技推出最新SerDes IP持續布局聯電22納米IP解決方案

    ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智財現已導入聯電22納米工藝
    的頭像 發表于 06-24 16:41 ?1633次閱讀

    Cadence推出HBM4 12.8Gbps IP內存系統解決方案

    需求。Cadence HBM4 解決方案符合 JEDEC 的內存規范 JESD270-4,與前一代 HBM3E IP 產品相比,內存帶寬翻了一番。Cadence HBM4 PHY 和控
    的頭像 發表于 05-26 10:45 ?1524次閱讀

    雷軍:小米自研芯片采用二代3nm工藝 雷軍分享小米芯片之路感慨

    Ultra,小米首款SUV小米yu7 等。 雷軍還透露,小米玄戒O1,采用第二代3nm工藝制程,力爭躋身第一梯隊旗艦體驗。此次小米發布會的最大亮點之一肯定是小米自研手機SoC芯片「玄戒O1」,這標志著小米在芯片領域的自主研發能
    的頭像 發表于 05-19 16:52 ?1365次閱讀

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規則

    電子發燒友網報道(文/黃山明)在半導體行業邁向3nm及以下節點的今天,光刻工藝的精度與效率已成為決定芯片性能與成本的核心要素。光刻掩模作為光刻技術的“底片”,其設計質量直接決定了晶體管結構的精準度
    的頭像 發表于 05-16 09:36 ?5906次閱讀
    跨越摩爾定律,新思科技掩膜方案憑何改寫<b class='flag-5'>3nm</b>以下芯片游戲規則

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現首次流片成功。這一里程碑彰顯了我們持續提供高性能車
    的頭像 發表于 04-16 10:17 ?1078次閱讀
    <b class='flag-5'>Cadence</b> UCIe <b class='flag-5'>IP</b>在Samsung Foundry的5<b class='flag-5'>nm</b>汽車<b class='flag-5'>工藝</b>上實現流片成功