国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 I 如何確定目標(biāo)阻抗以實(shí)現(xiàn)電源完整性?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-03-16 17:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn)

將 PDN阻抗設(shè)計(jì)為目標(biāo)值有助于確保設(shè)計(jì)的電源穩(wěn)定性。

PDN 目標(biāo)阻抗在一定程度上會決定 PDN 上測得的任何電壓波動。

確定目標(biāo)阻抗需要考慮 PDN 上允許的電壓波動、輸出信號上允許的抖動,或?qū)烧叨伎紤]在內(nèi)。

阻抗可能是用于普遍概括電子學(xué)所有領(lǐng)域信號行為的一項(xiàng)指標(biāo)。在 PCB 設(shè)計(jì)中設(shè)計(jì)具體應(yīng)用時,我們總是有一些希望實(shí)現(xiàn)的目標(biāo)阻抗,無論是射頻走線、差分對,還是阻抗匹配網(wǎng)絡(luò)。要想確保電源完整性,就要按照 PDN 目標(biāo)阻抗進(jìn)行設(shè)計(jì),但如何確定 PDN 目標(biāo)阻抗是一項(xiàng)不小的挑戰(zhàn)。

而遺憾的是,沒有哪一項(xiàng)行業(yè)標(biāo)準(zhǔn)(甚至產(chǎn)品手冊中也沒有提供一定的規(guī)范)可以告訴我們,在 PCB 中實(shí)現(xiàn)電源完整性所需的目標(biāo)阻抗是多少。為此,我們需要針對信號行為、允許的功率波動、甚至 PDN 的拓?fù)浣Y(jié)構(gòu)來確定最低要求。

1

對于電源完整性而言,

合適的目標(biāo)阻抗是多少?

去耦電容有助于達(dá)到目標(biāo)阻抗并保持電源完整性

不能想當(dāng)然地認(rèn)為任何 PDN 都需要一個特定的目標(biāo)阻抗水平,因?yàn)槭聦?shí)并非如此簡單。我們需要選擇的阻抗值取決于幾個因素,而且根據(jù) PDN 的結(jié)構(gòu),可能很難確定哪些因素最為重要。影響目標(biāo)阻抗值的主要因素包括:

電源總線上允許的電壓波動

輸出信號上允許的時序抖動

數(shù)字 IC 中的核心和邏輯電平

流入 PDN 的電流大小和帶寬

PDN 是數(shù)字的還是模擬

PDN 的拓?fù)浣Y(jié)構(gòu)

要確定電源完整性的目標(biāo)阻抗,有兩種最常見的方法,即考慮上述列表中的前兩項(xiàng)。雖然該列表中的所有要點(diǎn)都是相互關(guān)聯(lián)的,但前兩項(xiàng)通常用于確定 PDN 目標(biāo)阻抗的設(shè)計(jì)目標(biāo)。

最小電壓波動的目標(biāo)阻抗

需要一定的電壓波動才能讓一定量的電流流入 PDN,而產(chǎn)生電壓波動所需的目標(biāo)阻抗可以由歐姆定律確定。如果知道了允許的電壓波動和開關(guān)期間的總電流消耗,就可以計(jì)算出與這兩個值有關(guān)的 PDN 阻抗。

1d8f049e-c330-11ed-ad0d-dac502259ad0.png

PDN 目標(biāo)阻抗方程

舉個例子,只要翻閱一下主處理器的數(shù)據(jù)手冊就可以確定限值。下圖所示為 Kintex UltraScale FPGA 的電源電壓數(shù)據(jù)。我們可以根據(jù)數(shù)據(jù)表中列出的電源電壓的標(biāo)稱值、最小值和最大值(見下面的紅框),對電源軌電壓的波動設(shè)定一個限制。

1da5f488-c330-11ed-ad0d-dac502259ad0.png

某大型 FPGA 的電源電壓數(shù)據(jù)

例如,在第一行中,如果我們考慮到 VCCINT 內(nèi)部電源電壓有 20% 的安全裕度,我們可以將允許的電源軌電壓波動設(shè)置從 0.927 V 到 0.974 V。接下來,在產(chǎn)品手冊中找到開關(guān)期間的電流消耗,并使用歐姆定律來確定設(shè)計(jì)中的 PDN 目標(biāo)阻抗。只要該電源軌的 PDN 阻抗在整個信號帶寬內(nèi)低于目標(biāo)值,那么任何電壓波動都可以最小化。

最小抖動的目標(biāo)阻抗

確保抖動最小化是一個重要的目標(biāo),有時也可用來確定 PDN 的目標(biāo)阻抗。當(dāng)一個數(shù)字器件進(jìn)行開關(guān)操作并導(dǎo)致電源總線上的電壓波動時,器件中不斷變化的邏輯電平會導(dǎo)致信號中的時序和上升速率發(fā)生波動。顯然,這兩者相互依存,并創(chuàng)造了一個有趣的反饋系統(tǒng),但要使抖動最小化,就必須使這種電源波動最小化。


抖動的典型值可以從 10ps/mV 到 100ps/mV(對于某些邏輯電路而言)不等。高精度時序和測量應(yīng)用需要將抖動降低至 1 ps/mV。這方面的例子包括點(diǎn)云成像應(yīng)用,如激光雷達(dá)、4D 雷達(dá)和其他電子光學(xué)應(yīng)用。

拓?fù)浣Y(jié)構(gòu)

PDN 的拓?fù)浣Y(jié)構(gòu)也會影響目標(biāo)阻抗,但并不是以我們預(yù)期的方式。典型 PCB 中的 PDN 可以有一個多總線拓?fù)浣Y(jié)構(gòu)。在這種拓?fù)浣Y(jié)構(gòu)中,通常有一個初級穩(wěn)壓器,將輸入電壓降至高邏輯電平 (5V),并將電源分支至總線??偩€上也會放置其他穩(wěn)壓器,用于繼續(xù)降低電壓。詳見下面方框圖中的示意圖。

1ee4975a-c330-11ed-ad0d-dac502259ad0.png

典型的 PDN 拓?fù)浣Y(jié)構(gòu),一條電源總線上有多個電路模塊

每個總線段上的不同電路模塊和器件可以相互影響,這意味著由一個器件引起的 PDN 上的干擾可以傳播到所有其他器件。這可以用 Z 參數(shù)矩陣來量化,它也稱為阻抗參數(shù)矩陣。從該矩陣可以全面了解 PDN 阻抗,以及流入 PDN 某部分的電流如何在其他部分產(chǎn)生紋波。3D 電磁場求解器可用于確定網(wǎng)絡(luò)參數(shù)矩陣,并在開始原型設(shè)計(jì)之前評估電路板的電源完整性。

2

努力降低 PDN 阻抗

一般來說,無論 PDN 的拓?fù)浣Y(jié)構(gòu)如何,我們都應(yīng)該努力在所需帶寬內(nèi)將 PDN 阻抗降至最低。把 PDN 阻抗降到零是不可能的,但如果能把 PDN 阻抗降到毫歐級別,達(dá)到 GHz 級頻率,那么設(shè)計(jì)就會非常順利。如果使用大量具有不同 ESL 值的去耦電容和相鄰平面,將有助于降低 PDN 阻抗,從而使電源總線電壓波動和輸出信號的抖動保持在一個較低的水平。

在所有設(shè)計(jì)挑戰(zhàn)中,目標(biāo)阻抗只是電源完整性的一個方面。Cadence Sigrity X 軟件可以幫助我們評估設(shè)計(jì)中的電源完整性,并提供了一整套時域和頻域仿真功能,以確定目標(biāo)阻抗是否需要降低。Sigrity X 提供了一系列可以用于 PDN 阻抗分析的仿真功能,在全面評估系統(tǒng)功能并確保電源完整性上助您一臂之力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18841

    瀏覽量

    263551
  • PDN
    PDN
    +關(guān)注

    關(guān)注

    0

    文章

    86

    瀏覽量

    23454
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用MATLAB和Simulink進(jìn)行信號完整性分析

    信號完整性是保持高速數(shù)字信號的質(zhì)量的過程。信號完整性是衡量電信號從源傳輸?shù)?b class='flag-5'>目標(biāo)位置時的質(zhì)量的關(guān)鍵度量。在高速數(shù)字和模擬電子中,確保信號的預(yù)期形狀、時序和功率得以保持,能夠保證數(shù)據(jù)的可靠且準(zhǔn)確傳輸。
    的頭像 發(fā)表于 01-23 13:57 ?7235次閱讀
    使用MATLAB和Simulink進(jìn)行信號<b class='flag-5'>完整性</b>分析

    技術(shù)資訊 I 信號完整性阻抗匹配的關(guān)系

    絡(luò)參數(shù)。信號完整性阻抗匹配之間存在什么關(guān)系?信號完整性阻抗匹配密不可分,精確的阻抗匹配對于確保功率順利傳輸至PCB互連中的負(fù)載器件至關(guān)重
    的頭像 發(fā)表于 09-05 15:19 ?5194次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 信號<b class='flag-5'>完整性</b>與<b class='flag-5'>阻抗</b>匹配的關(guān)系

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?1次下載

    信號完整性(SI)/ 電源完整性(PI)工程師的核心技能樹體系

    信號完整性(SI)和電源完整性(PI)工程師在高速電子設(shè)計(jì)領(lǐng)域扮演著關(guān)鍵角色,其核心技能樹體系需覆蓋從理論基礎(chǔ)到工程實(shí)踐的全流程。以下是該崗位的核心技能框架,結(jié)合技術(shù)深度與應(yīng)用場景進(jìn)行
    的頭像 發(fā)表于 06-05 10:11 ?4153次閱讀

    了解信號完整性的基本原理

    ,設(shè)計(jì)人員必須注意電路板布局并使用適當(dāng)?shù)膶?dǎo)線和連接器,從而最大限度地減少反射、噪聲和串?dāng)_。此外,還必須了解傳輸線、阻抗、回波損耗和共振等基本原理。 本文將介紹討論信號完整性時使用的一些術(shù)語,以及設(shè)計(jì)人員需要考慮的問題,然后介紹 [Amphenol] 優(yōu)異的電纜和
    的頭像 發(fā)表于 05-25 11:54 ?1362次閱讀
    了解信號<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關(guān)于信號完整性電源完整性設(shè)計(jì)的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1196次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計(jì)原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(jì)(文檔) v 疊層設(shè)計(jì) v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評論支持一
    發(fā)表于 05-08 16:30

    受控阻抗布線技術(shù)確保信號完整性

    如何保障信號完整性實(shí)現(xiàn)電路信號完整性,需遵循以下設(shè)計(jì)規(guī)范:避免直角走線、隔離時鐘信號與電源信號、保持元件間最短距離。受控阻抗布線通過調(diào)整走
    的頭像 發(fā)表于 04-25 20:16 ?1334次閱讀
    受控<b class='flag-5'>阻抗</b>布線<b class='flag-5'>技術(shù)</b>確保信號<b class='flag-5'>完整性</b>

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統(tǒng)設(shè)計(jì)的基石
    的頭像 發(fā)表于 04-24 16:42 ?4172次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源完整性測試

    瓦茨RTE1104示波器進(jìn)行電源完整性測試,確保電子設(shè)備的電源分配網(wǎng)絡(luò)(Power Distribution Network, PDN)能夠在各種工作條件下穩(wěn)定運(yùn)行。 ? 首先,我們
    的頭像 發(fā)表于 04-23 16:51 ?959次閱讀
    使用羅德與施瓦茨RTE1104示波器進(jìn)行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的信號傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設(shè)計(jì)日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評估指標(biāo)。電源完整性測試旨
    的頭像 發(fā)表于 04-15 14:45 ?796次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點(diǎn)信號完整性測試需要從測試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標(biāo),并將其與實(shí)際測量值進(jìn)行比較。信號完整性測試只能檢查特定的結(jié)構(gòu),通常需要在測試前
    的頭像 發(fā)表于 04-11 17:21 ?2336次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> | 信號<b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對于信號完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時候,電源
    發(fā)表于 03-10 17:15