国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用虛擬實(shí)驗(yàn)設(shè)計(jì)加速半導(dǎo)體工藝發(fā)展

半導(dǎo)體芯科技SiSC ? 來(lái)源:半導(dǎo)體芯科技SiSC ? 作者:半導(dǎo)體芯科技SiS ? 2023-04-18 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:

Coventor(泛林集團(tuán)旗下公司)半導(dǎo)體工藝與整合(SPI)高級(jí)工程師王青鵬博士

摘要:虛擬DOE能夠降低硅晶圓測(cè)試成本,并成功降低DED鎢填充工藝中的空隙體積

實(shí)驗(yàn)設(shè)計(jì)(DOE)是半導(dǎo)體工程研發(fā)中一個(gè)強(qiáng)大的概念,它是研究實(shí)驗(yàn)變量敏感性及其對(duì)器件性能影響的利器。如果DOE經(jīng)過(guò)精心設(shè)計(jì),工程師就可以使用有限的實(shí)驗(yàn)晶圓及試驗(yàn)成本實(shí)現(xiàn)半導(dǎo)體器件的目標(biāo)性能。然而,在半導(dǎo)體設(shè)計(jì)和制造領(lǐng)域,DOE(或?qū)嶒?yàn))空間通常并未得到充分探索。相反,人們經(jīng)常使用非常傳統(tǒng)的試錯(cuò)方案來(lái)挖掘有限的實(shí)驗(yàn)空間。這是因?yàn)樵?a target="_blank">半導(dǎo)體制造工藝中存在著太多變量,如果要充分探索所有變量的可能情況,需要極大的晶圓數(shù)量和試驗(yàn)成本。在這種情況下,虛擬工藝模型和虛擬DOE可謂是探索巨大潛在解空間、加速工藝發(fā)展的同時(shí)減少硅實(shí)驗(yàn)成本的重要工具。本文將說(shuō)明我們?cè)诟呱顚挶韧祖u填充工藝中,利用虛擬DOE實(shí)現(xiàn)了對(duì)空隙的有效控制和消除。示例中,我們使用原位沉積-刻蝕-沉積 (DED) 法進(jìn)行鎢填充工藝。

基于硅的掃描電鏡圖像和每個(gè)填充步驟的基本行為,使用SEMulator3D?虛擬工藝建模,重建了通孔鎢填充工藝。

建模工藝包括:

1. 前置溝槽刻蝕(初刻蝕、初刻蝕過(guò)刻蝕、主刻蝕、過(guò)刻蝕)

2. DED工藝(第一次沉積、第一次深度相關(guān)刻蝕、第二次沉積工藝)

3. 空隙定位和空隙體積的虛擬測(cè)量

為了匹配實(shí)際的硅剖面,工藝模型中的每個(gè)步驟都經(jīng)過(guò)校準(zhǔn)。

使用SEMulator3D生成的模擬3D輸出結(jié)構(gòu)與硅的圖像進(jìn)行對(duì)比,它們具有相似的空隙位置和空隙體積(見(jiàn)圖1)。圖1顯示了SEMulator3D和實(shí)際硅晶圓中的相應(yīng)工藝步驟。使用新校準(zhǔn)的模型,完成了3次虛擬DOE和500多次模擬運(yùn)行,以了解不同工藝變量對(duì)空隙體積和彎曲關(guān)鍵尺寸的影響。

poYBAGQ-VKCAVBvQAAIwnwmAFt8167.jpg

圖1:DED工藝校準(zhǔn)

l第一次DOE

在第一次DOE中,我們使用DED工藝步驟進(jìn)行了沉積和刻蝕量的實(shí)驗(yàn)。在我們的測(cè)試條件下,空隙體積可以減小但永遠(yuǎn)不能化零,并且沉積層不應(yīng)超過(guò)頂部關(guān)鍵尺寸的45%(見(jiàn)圖 2)。

poYBAGQ-VKKAHozwAATv8NRovHw268.jpg

pYYBAGQ-VKOAWPxQAAKOTae2bO0057.jpg

圖2:DED等高線圖、杠桿圖、DOE1的輸出結(jié)構(gòu)

l第二次DOE

在第二次DOE中,我們給校準(zhǔn)模型(DEDED工藝流程的順序)加入了新的沉積/刻蝕工藝步驟。這些新的沉積和刻蝕步驟被設(shè)置了與第一次 DOE相同的沉積和刻蝕范圍(沉積1和刻蝕1)。沉積1(D1)/刻蝕1(E1)實(shí)驗(yàn)表明,在D1和E1值分別為47nm和52nm時(shí)可以獲得無(wú)空隙結(jié)構(gòu)(見(jiàn)圖 3)。需要注意,與第一次DOE相比,DEDED工藝流程中加入了新的沉積和刻蝕步驟。與之前使用的簡(jiǎn)單DED工藝相比,這意味著工藝時(shí)間的增加和生產(chǎn)量的降低。

poYBAGQ-VKWAEKg3AAT0q2FS9rQ768.jpg

poYBAGQ-VKaAe5ZNAAKOs_mXqjo327.jpg

圖3:DEDED等高線圖、杠桿圖、DOE2的輸出結(jié)構(gòu)

l第三次DOE

在第三次DOE中,我們通過(guò)調(diào)整BT(初刻蝕)刻蝕行為參數(shù)進(jìn)行了一項(xiàng)前置通孔剖面的實(shí)驗(yàn)。在BT刻蝕實(shí)驗(yàn)中,使用SEMulator3D的可視性刻蝕功能進(jìn)行了工藝建模。我們?cè)谔摂M實(shí)驗(yàn)中修改的是等離子體入射角度分布(BTA)和過(guò)刻蝕因子(Fact)這兩個(gè)輸入?yún)?shù)。完成虛擬通孔刻蝕后,使用虛擬測(cè)量來(lái)估測(cè)每次模擬運(yùn)行的最大彎曲關(guān)鍵尺寸和位置。這個(gè)方法使用BTA(初刻蝕等離子體入射角度分布)和Fact(過(guò)刻蝕量)實(shí)驗(yàn)實(shí)驗(yàn)生成了虛擬結(jié)構(gòu),同時(shí)測(cè)量和繪制了彎曲關(guān)鍵尺寸和位置。第三次DOE的結(jié)果表明,當(dāng)彎曲關(guān)鍵尺寸足夠小時(shí),可以獲得無(wú)空隙的結(jié)構(gòu);當(dāng)彎曲關(guān)鍵尺寸大于150nm時(shí),空隙體積將急劇增加(見(jiàn)圖4)。因此,可以利用最佳的第三次DOE結(jié)果來(lái)選擇我們的制造參數(shù)并進(jìn)行硅驗(yàn)證。

poYBAGQ-VKeAbCQ4AADl7Ozt-mI335.jpg

pYYBAGQ-VKiADzz9AAErxx2m2cc375.jpg

poYBAGQ-VKqADcIeAAIua10KEqM841.jpg

pYYBAGQ-VKuAfsvYAAMSHI4UmgM027.jpg

pYYBAGQ-VKuACxvsAAFtLfhS-wA322.jpg

pYYBAGQ-VKyAPQkcAADT2CEBL38413.jpg

圖4:前置通孔剖面實(shí)驗(yàn)等高線圖、杠桿圖、DOE3的輸出結(jié)構(gòu)

通過(guò)將前置通孔彎曲規(guī)格設(shè)置在150nm以下(圖5中的145nm),我們?cè)谧罱K的硅工藝中獲得了無(wú)空隙結(jié)構(gòu)。此次,硅結(jié)果與模型預(yù)測(cè)相符,空隙問(wèn)題得到解決。

poYBAGQ-VK2Ab8rUAAJAVfUQ4Ig196.jpg

圖5:當(dāng)彎曲關(guān)鍵尺寸小于150nm時(shí),SEMulator3D預(yù)測(cè)的結(jié)果與實(shí)際的硅結(jié)果

此次演示中,我們進(jìn)行了SEMulator3D建模和虛擬DOE來(lái)優(yōu)化DED鎢填充,并生成無(wú)空隙結(jié)構(gòu),3次DOE都得到了空隙減小或無(wú)空隙的結(jié)構(gòu)。我們用DOE3的結(jié)果進(jìn)行了硅驗(yàn)證,并證明我們解決了空隙問(wèn)題。硅結(jié)果與模型預(yù)測(cè)相匹配,且所用時(shí)間比試錯(cuò)驗(yàn)證可能會(huì)花費(fèi)的短很多。該實(shí)驗(yàn)表明,虛擬DOE在加速工藝發(fā)展并降低硅晶圓測(cè)試成本的同時(shí),也能成功降低DED鎢填充工藝中的空隙體積。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    30735

    瀏覽量

    264069
  • 虛擬實(shí)驗(yàn)
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    8015
  • DOE
    DOE
    +關(guān)注

    關(guān)注

    0

    文章

    41

    瀏覽量

    13595
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    半導(dǎo)體的能帶結(jié)構(gòu)與核心摻雜工藝詳解

    本文將聚焦半導(dǎo)體的能帶結(jié)構(gòu)、核心摻雜工藝,以及半導(dǎo)體二極管的工作原理——這些是理解復(fù)雜半導(dǎo)體器件的基礎(chǔ)。
    的頭像 發(fā)表于 12-26 15:05 ?1309次閱讀
    <b class='flag-5'>半導(dǎo)體</b>的能帶結(jié)構(gòu)與核心摻雜<b class='flag-5'>工藝</b>詳解

    半導(dǎo)體器件清洗工藝要求

    半導(dǎo)體器件清洗工藝是確保芯片制造良率和可靠性的關(guān)鍵基礎(chǔ),其核心在于通過(guò)精確控制的物理化學(xué)過(guò)程去除各類污染物,同時(shí)避免對(duì)材料造成損傷。以下是該工藝的主要技術(shù)要點(diǎn)及實(shí)現(xiàn)路徑的詳細(xì)闡述:污染物分類與對(duì)應(yīng)
    的頭像 發(fā)表于 10-09 13:40 ?1147次閱讀
    <b class='flag-5'>半導(dǎo)體</b>器件清洗<b class='flag-5'>工藝</b>要求

    高精度半導(dǎo)體冷盤(pán)chiller在半導(dǎo)體工藝中的應(yīng)用

    半導(dǎo)體產(chǎn)業(yè)的工藝制造環(huán)節(jié)中,溫度控制的穩(wěn)定性直接影響芯片的性能與良率。其中,半導(dǎo)體冷盤(pán)chiller作為溫控設(shè)備之一,通過(guò)準(zhǔn)確的流體溫度調(diào)節(jié),為半導(dǎo)體制造過(guò)程中的各類
    的頭像 發(fā)表于 07-16 13:49 ?718次閱讀
    高精度<b class='flag-5'>半導(dǎo)體</b>冷盤(pán)chiller在<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>工藝</b>中的應(yīng)用

    半導(dǎo)體冷水機(jī)在半導(dǎo)體后道工藝中的應(yīng)用及優(yōu)勢(shì)

    半導(dǎo)體制造領(lǐng)域,后道工藝(封裝與測(cè)試環(huán)節(jié))對(duì)溫度控制的精度和穩(wěn)定性要求高。冠亞恒溫半導(dǎo)體冷水機(jī)憑借其高精度溫控、多通道同步控制及定制化設(shè)計(jì)能力,成為保障后道工藝可靠性的核心設(shè)備。本文
    的頭像 發(fā)表于 07-08 14:41 ?771次閱讀
    <b class='flag-5'>半導(dǎo)體</b>冷水機(jī)在<b class='flag-5'>半導(dǎo)體</b>后道<b class='flag-5'>工藝</b>中的應(yīng)用及優(yōu)勢(shì)

    中國(guó)半導(dǎo)體協(xié)會(huì)蒞臨東海半導(dǎo)體參觀指導(dǎo)

    了公司多媒體展廳、實(shí)驗(yàn)室及智能化生產(chǎn)中心。通過(guò)現(xiàn)場(chǎng)專業(yè)講解,考察團(tuán)全面了解了東海半導(dǎo)體發(fā)展歷程、產(chǎn)品研發(fā)、生產(chǎn)工藝、應(yīng)用解決方案及全流程質(zhì)量管控體系等方面的成果與優(yōu)勢(shì)。
    的頭像 發(fā)表于 06-27 18:07 ?1261次閱讀

    從原理到應(yīng)用,一文讀懂半導(dǎo)體溫控技術(shù)的奧秘

    制造、科研實(shí)驗(yàn),到通信設(shè)備運(yùn)行,半導(dǎo)體溫控技術(shù)的應(yīng)用為相關(guān)領(lǐng)域的發(fā)展提供了溫控保障。隨著技術(shù)的持續(xù)創(chuàng)新迭代,半導(dǎo)體溫控技術(shù)有望在更多領(lǐng)域拓展應(yīng)用邊界。
    發(fā)表于 06-25 14:44

    左藍(lán)微電子亮相第三屆特色工藝半導(dǎo)體產(chǎn)業(yè)發(fā)展常州大會(huì)

    近日,2025年第三屆特色工藝半導(dǎo)體產(chǎn)業(yè)發(fā)展常州大會(huì)暨常州市“百場(chǎng)千企”產(chǎn)業(yè)鏈融鏈強(qiáng)鏈對(duì)接活動(dòng)——1028半導(dǎo)體專場(chǎng)活動(dòng)在常州舉辦,來(lái)自全國(guó)多地的百余家
    的頭像 發(fā)表于 06-13 17:44 ?1163次閱讀

    蘇州芯矽科技:半導(dǎo)體清洗機(jī)的堅(jiān)實(shí)力量

    半導(dǎo)體產(chǎn)業(yè)的宏大版圖中,蘇州芯矽電子科技有限公司宛如一座默默耕耘的燈塔,雖低調(diào)卻有著不可忽視的光芒,尤其在半導(dǎo)體清洗機(jī)領(lǐng)域,以其穩(wěn)健的步伐和扎實(shí)的技術(shù),為行業(yè)發(fā)展貢獻(xiàn)著關(guān)鍵力量。 芯矽科技扎根于
    發(fā)表于 06-05 15:31

    半導(dǎo)體制冷機(jī)chiller在半導(dǎo)體工藝制程中的高精度溫控應(yīng)用解析

    半導(dǎo)體制造領(lǐng)域,工藝制程對(duì)溫度控制的精度和響應(yīng)速度要求嚴(yán)苛。半導(dǎo)體制冷機(jī)chiller實(shí)現(xiàn)快速升降溫及±0.5℃精度控制。一、半導(dǎo)體制冷機(jī)chiller技術(shù)原理與核心優(yōu)勢(shì)
    的頭像 發(fā)表于 05-22 15:31 ?1783次閱讀
    <b class='flag-5'>半導(dǎo)體</b>制冷機(jī)chiller在<b class='flag-5'>半導(dǎo)體</b><b class='flag-5'>工藝</b>制程中的高精度溫控應(yīng)用解析

    揭秘半導(dǎo)體電鍍工藝

    一、什么是電鍍:揭秘電鍍機(jī)理 電鍍(Electroplating,又稱電沉積 Electrodeposition)是半導(dǎo)體制造中的核心工藝之一。該技術(shù)基于電化學(xué)原理,通過(guò)電解過(guò)程將電鍍液中的金屬離子
    的頭像 發(fā)表于 05-13 13:29 ?3199次閱讀
    揭秘<b class='flag-5'>半導(dǎo)體</b>電鍍<b class='flag-5'>工藝</b>

    提供半導(dǎo)體工藝可靠性測(cè)試-WLR晶圓可靠性測(cè)試

    隨著半導(dǎo)體工藝復(fù)雜度提升,可靠性要求與測(cè)試成本及時(shí)間之間的矛盾日益凸顯。晶圓級(jí)可靠性(Wafer Level Reliability, WLR)技術(shù)通過(guò)直接在未封裝晶圓上施加加速應(yīng)力,實(shí)現(xiàn)快速
    發(fā)表于 05-07 20:34

    喬峰大哥教你如何加速MOS管關(guān)斷? #MDD #MDD辰達(dá)半導(dǎo)體 #喬峰 #半導(dǎo)體

    半導(dǎo)體
    MDD辰達(dá)半導(dǎo)體
    發(fā)布于 :2025年04月25日 18:30:13

    Chiller在半導(dǎo)體制程工藝中的應(yīng)用場(chǎng)景以及操作選購(gòu)指南

    半導(dǎo)體行業(yè)用Chiller(冷熱循環(huán)系統(tǒng))通過(guò)溫控保障半導(dǎo)體制造工藝的穩(wěn)定性,其應(yīng)用覆蓋晶圓制造流程中的環(huán)節(jié),以下是對(duì)Chiller在半導(dǎo)體工藝
    的頭像 發(fā)表于 04-21 16:23 ?1476次閱讀
    Chiller在<b class='flag-5'>半導(dǎo)體</b>制程<b class='flag-5'>工藝</b>中的應(yīng)用場(chǎng)景以及操作選購(gòu)指南

    最全最詳盡的半導(dǎo)體制造技術(shù)資料,涵蓋晶圓工藝到后端封測(cè)

    資料介紹 此文檔是最詳盡最完整介紹半導(dǎo)體前端工藝和后端制程的書(shū)籍,作者是美國(guó)人Michael Quirk。看完相信你對(duì)整個(gè)芯片制造流程會(huì)非常清晰地了解。從硅片制造,到晶圓廠芯片工藝的四大基本類
    發(fā)表于 04-15 13:52

    半導(dǎo)體貼裝工藝大揭秘:精度與效率的雙重飛躍

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,芯片集成度不斷提高,功能日益復(fù)雜,這對(duì)半導(dǎo)體貼裝工藝和設(shè)備提出了更高的要求。半導(dǎo)體貼裝
    的頭像 發(fā)表于 03-13 13:45 ?1842次閱讀
    <b class='flag-5'>半導(dǎo)體</b>貼裝<b class='flag-5'>工藝</b>大揭秘:精度與效率的雙重飛躍