国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

兼顧PPA和上市時間,機器學習讓存儲器設計提速N個數量級

新思科技 ? 來源:未知 ? 2022-12-12 20:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電腦時誰不想要個大內存呢,其他電子產品的存儲器需求也是如此。大存儲器對于像自動駕駛和智能設備這類被AI和ML技術加持的高性能計算應用則更加重要,因為它們通常需要實時計算結果,這個數據量可想而知。隨著這類數據密集型應用日益普及,芯片開發者需要快速生成衍生設計和不同版本,才能更好地滿足終端用戶需求。 因此,存儲器件變得容量越來越大,設計越來越復雜。在開發存儲器件時,怎樣做才能既滿足嚴苛的性能、功耗、面積(PPA)目標,又能確保產品按時上市呢?

先進的存儲器設計需要

不一樣的開發流程

當今的存儲器會更多地采用2.5D/3D結構的multi-die設計,這類架構十分具有挑戰性。 以完整的存儲器陣列為例,在設計先進的高帶寬(HBM)DRAM或3D NAND閃存芯片時必須要考慮晶粒之間的互連以及電源分配網絡(PDN),以便針對PPA和硅可靠性進行優化。 傳統的存儲器設計和驗證技術已經無法支持先進的存儲器件設計了。仿真大型陣列非常耗時,并且由于周轉時間過長,會導致產品上市延遲。另外,在流程后期發現設計問題時,解決問題需要使用手動迭代循環,還會進一步導致延遲。 存儲器設計和驗證過程的“前移”是應對上述挑戰的唯一方法。存儲器設計前移讓開發者們可以更早地執行更好的分析,避免流程后期出現意外,并最大限度地減少迭代。 通過前移還可以避免存儲器開發中影響整體周轉時間和上市時間的四個關鍵瓶頸:宏單元特征提取、模塊設計優化、版圖前到版圖后的仿真差距,以及定制版圖設計。首先來逐一探討下這四個瓶頸。

AI+ML,打破存儲器設計瓶頸

瓶頸1:宏單元特征提取 存儲器宏單元特征提取需要蒙特卡洛仿真,但在設計先進的存儲器時,執行詳盡蒙特卡洛仿真所需的時間和資源會大大增加,這使得其成為一個難以實現的解決方案。為了實現高西格瑪特征提取并確保設計的穩健性,需要運行數十億次的仿真。 機器學習技術恰好可以在這方面發揮作用。高精度的設計替代模型經過訓練,能夠預測高西格瑪電路行為。通過采用該模型,可以顯著減少仿真運行次數。 根據公開的案例分析,與傳統方法相比,這種方法可以實現100-1000倍的加速,同時能夠提供精度在1%以內的黃金SPICE結果。 09d1a812-7a1a-11ed-8abf-dac502259ad0.png瓶頸2:模塊設計優化 在存儲器設計項目中,導致周轉時間和上市時間延長的主要因素是需要根據分析結果來迭代更改設計。傳統的流程是,先決定拓撲結構,再選擇晶體管尺寸和R/C值等設計參數,接著對設計進行仿真,然后是檢查輸出。如果結果不符合項目的PPA目標,則必須調整參數,重新進行仿真并重新評估結果。這種手動迭代循環會占用寶貴的開發資源并導致進度延誤。 針對這一挑戰,如果機器和算法能自動優化設計,情況會怎么樣呢? 近年來,我們已經看到設計空間優化作為一個完整的人工智能驅動工作流程出現在數字設計中。人工智能代理能夠自動選擇器件參數,運行仿真,從結果中學習并進行微調,從而以迭代方式收斂到正確的器件參數集 依靠AI驅動的設計優化,可以顯著減少手動工作,更快地實現設計目標,速度提升好幾個數量級。 0a079df0-7a1a-11ed-8abf-dac502259ad0.png瓶頸3:版圖前到版圖后的仿真差距 導致周轉時間和上市時間延長的另一個主要迭代來源是版圖前到版圖后的仿真差距。開發者希望在版圖之前盡可能準確地預先提取寄生參數對時序、功耗、噪聲和穩定性等設計規格的影響,從而避免在從版圖中提取寄生參數時出現意外。不幸的是,在傳統流程中,這些類型的意外很常見,從而導致需要重復版圖和仿真。 對此,解決辦法是什么呢? 那就是早期寄生效應分析工作流程。通過該流程,可以準確地估算預版圖和部分版圖設計中的凈寄生參數。根據公開的案例分析,通過使用早期寄生效應分析工作流程來預先提取寄生參數,可將設計中版圖前后的時序差異從20-45%降低到0-20%。 有一項新興技術在這方面表現出了巨大前景,那就是利用機器學習通過預測互連寄生效應來進一步增強早期寄生效應分析工作流程。 0a3af2a4-7a1a-11ed-8abf-dac502259ad0.png瓶頸4:定制版圖 雖然加快存儲器設計的仿真和分析速度是實現設計流程前移的重要一環,但是在定制版圖階段也同樣有機會來減少花費的時間和精力。在存儲器設計中,經常會重復出現相同的子電路拓撲。這樣一來,便可以由專業開發者提取布局布線模式來創建成模板,然后其他開發者可以重復使用這些現成的模板。初級開發者可以利用這些模板,根據所需的任何設備尺寸創建新的版圖。這樣不僅可以節省時間,還可以讓初級開發者從原始版圖所體現的專業知識和經驗中受益。 根據公開的案例分析,無論開發者的經驗如何,通過創建和使用模板,存儲器中關鍵模擬電路的版圖周轉時間可以縮短50%以上,并且版圖質量會更加一致。 機器學習技術代表著版圖設計的下一個前沿,能夠實現模擬布局布線自動化,并推動版圖效率進一步提高。 0a58dc88-7a1a-11ed-8abf-dac502259ad0.png ?

實現存儲器開發前移的最佳方法

新思科技定制設計系列中提供了上述所有相關技術,能夠幫助開發者克服這四個主要的存儲器設計和驗證瓶頸。 新思科技PrimeSim連續電路仿真技術提供了機器學習驅動的高西格瑪蒙特卡洛仿真和一致的工作流程,消除了點工具流程中固有的麻煩和不一致。 與新思科技PrimeWave設計環境相結合,PrimeSim解決方案還能提供早期寄生效應分析。此外,新思科技Custom Compiler設計和版圖解決方案全面支持基于模板的設計再利用。

芯片的每一次更新換代,都意味著存儲器設計和驗證會變得愈加具有挑戰性。新思科技擁有所有相關技術,助力開發者們實現存儲器設計前移,縮短周轉和上市時間,并實現開發者們所期望的PPA。


原文標題:兼顧PPA和上市時間,機器學習讓存儲器設計提速N個數量級

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    957

    瀏覽量

    52900

原文標題:兼顧PPA和上市時間,機器學習讓存儲器設計提速N個數量級

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【案例5.1】存儲器選型的考慮要點

    【案例5.1】存儲器選型的考慮要點某設計,用戶接口數據傳輸速率為10Gbps,每8個字節的數據對應一次查表需求,數據表存儲在由DDR4SDRAM組成的存儲器中。工程師需綜合考慮各方面要求,進行
    的頭像 發表于 03-04 17:20 ?200次閱讀
    【案例5.1】<b class='flag-5'>存儲器</b>選型的考慮要點

    FIFO存儲器的種類、IP配置及應用

    FIRST IN FIRST OUT (先入先出)。顧名思義,FIFO是一個數據具有先進先出的存儲器
    的頭像 發表于 01-13 15:15 ?378次閱讀
    FIFO<b class='flag-5'>存儲器</b>的種類、IP配置及應用

    瑞薩RA系列FSP庫開發實戰指南之常用存儲器介紹

    存儲器是計算機結構的重要組成部分。存儲器是用來存儲程序代碼和數據的部件,有了存儲器計算機才具有記憶功能。基本的存儲器種類見圖21_1。
    的頭像 發表于 01-12 06:21 ?7211次閱讀
    瑞薩RA系列FSP庫開發實戰指南之常用<b class='flag-5'>存儲器</b>介紹

    【免費評測】正點原子STM32N647開發板免費試用

    板載豐富的存儲器資源、多種傳感外設和通訊接口,非常適合用于 STM32N6 系列芯片的學習、開發和驗證。 了解更多&gt;&gt;
    發表于 12-17 15:06

    雙口SRAM靜態隨機存儲器存儲原理

    在各類存儲設備中,SRAM(靜態隨機存儲器)因其高速、低功耗和高可靠性,被廣泛應用于高性能計算、通信和嵌入式系統中。其中,雙口SRAM靜態隨機存儲器憑借其獨特的雙端口設計,在高帶寬和多任務場景中表現尤為出色,成為提升系統效率的重
    的頭像 發表于 11-25 14:28 ?551次閱讀

    芯源的片上存儲器介紹

    片上FLASH 閃存由兩部分物理區域組成:主FLASH 存儲器和啟動程序存儲器。 ●● 主 FLASH 存儲器,共 64KB,地址空間為 0x0000 0000 - 0x0000 FFFF。該區
    發表于 11-12 07:34

    GPS時鐘服務,NTP協議時間服務

    GPS時鐘服務是以衛星(GPS)信號為時間基準源的。GPS 衛星信號中所包含的時間基準同步于協調時(UTC),長期頻率穩定度達到銫原子鐘的水平10-13的數量級,相當于30萬年才慢1
    的頭像 發表于 08-13 15:37 ?552次閱讀
    GPS時鐘服務<b class='flag-5'>器</b>,NTP協議<b class='flag-5'>時間</b>服務<b class='flag-5'>器</b>

    超小型Neuton機器學習模型, 在任何系統級芯片(SoC)上解鎖邊緣人工智能應用.

    nRF54L15)上運行,其效率之高,也完全符合nRF52805 等空間最 有限的SoC 的限制,只占用幾千字節的非易失性存儲器(NVM)。這樣就可以在以前認為不可能的應用中增加 機器學習ML 功能。 例如,您現在
    發表于 07-31 11:38

    簡單認識高帶寬存儲器

    HBM(High Bandwidth Memory)即高帶寬存儲器,是一種基于 3D 堆疊技術的高性能 DRAM(動態隨機存取存儲器)。其核心設計是通過硅通孔(TSV)和微凸塊(Microbump
    的頭像 發表于 07-18 14:30 ?4338次閱讀

    TPS2813 2A/2A 雙通道柵極驅動,帶一個反相驅動、一個同相驅動和內部穩壓數據手冊

    TPS28xx 系列雙通道高速 MOSFET 驅動能夠向高電容負載提供 2A 的峰值電流。這種性能是通過一種設計實現的,該設計本身就將擊穿電流降至最低,并且消耗的電源電流比競爭產品少一個數量級
    的頭像 發表于 05-22 14:01 ?716次閱讀
    TPS2813 2A/2A 雙通道柵極驅動<b class='flag-5'>器</b>,帶一個反相驅動<b class='flag-5'>器</b>、一個同相驅動<b class='flag-5'>器</b>和內部穩壓<b class='flag-5'>器</b>數據手冊

    半導體存儲器測試圖形技術解析

    在半導體存儲器測試中,測試圖形(Test Pattern)是檢測故障、驗證可靠性的核心工具。根據測試序列長度與存儲單元數N的關系,測試圖形可分為N型、
    的頭像 發表于 05-07 09:33 ?1598次閱讀
    半導體<b class='flag-5'>存儲器</b>測試圖形技術解析

    STM32N6使用SDMMC1-eMMC作為外部存儲器,地址如何配置?

    STM32N6 使用SDMMC1-eMMC作為外部存儲器(保存FSBL和app),因為eMMC不支持內存映射,那么使用STM32CubeProgrammer下載bin文件時地址選擇哪里?還有
    發表于 04-28 08:02

    STM32N6使用SDMMC1-eMMC作為外部存儲器,地址如何配置?

    STM32N6 使用SDMMC1-eMMC作為外部存儲器(保存FSBL和app),因為eMMC不支持內存映射,那么使用STM32CubeProgrammer下載bin文件時地址選擇哪里?還有
    發表于 04-22 11:31

    TPS71系列 500-mA, 10-V, 低壓差電壓調節數據手冊

    TPS71xx 集成電路是微功率低壓差 (LDO) 穩壓系列。與傳統 LDO 性能相比,壓差和靜態電流降低了一個數量級,方法是用 PMOS 器件代替典型的 pnp 傳輸晶體管。
    的頭像 發表于 03-17 14:46 ?913次閱讀
    TPS71系列 500-mA, 10-V, 低壓差電壓調節<b class='flag-5'>器</b>數據手冊

    自研LDPC算法,揭秘鎮岳510 Errorfloor降低一個數量級的技術密碼

    電子發燒友網報道(文/黃山明)日前,在深圳MemoryS 2025存儲峰會上,據平頭哥半導體產品總監周冠鋒介紹,鎮岳510已在阿里云的EBS規模化上線。為了更深一步了解當前平頭哥的市場布局與最新動向
    的頭像 發表于 03-17 01:07 ?2134次閱讀
    自研LDPC算法,揭秘鎮岳510 Errorfloor降低一<b class='flag-5'>個數量級</b>的技術密碼