国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的經驗分享

FPGA研究院 ? 來源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-12-09 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在IC工業中有許多不同的領域,IC設計者的特征也會有些不同。在A領域的一個好的IC設計者也許會花很長時間去熟悉B領域的知識。在我們職業生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設計者?消費?PC外圍?通信微處理器DSP?等等?

IC設計的基本規則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰將是獲得設計的相關信息,然后理解信息并應用它。

但是有些信息不是免費的,我們需要加入一些協會或從如IEEE/ISO等那些組織購買一些文檔。設計者應該有很強的背景知識來很快的理解他們,甚至能改進存在的標準或。一個好的設計者應該應該有足夠的設計技能和工具應用知識并且不斷的積累他們。

例如:8口以太網轉換HUB控制器

需要知識:IEEE802.3標準,包括10MHZ以太網和100MHZ快速以太網。

相關領域:異步傳輸模式(ATM),IEEE802.11無限局域網,IEEE1394,USB等。

HDL,計算機仿真和只能解決ASIC設計流程的數字部分。如果在IC中有任何模擬部分,他將依賴模擬設計者或從另外的廠家購買。甚至一些純數字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設計的部分稱為IP,包括HDL代碼,網表,硬核。對于我們設計的技術取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預定足夠的晶原,因此涉及服務公司取代了他們的工作。但并不是每個 IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設計前決定所要用到的IPs。

在設計開始,設計者必須理解所有相關的標準、規范和算法。但是有許多方法來應用這些規范和算法。最好的結構是快速和最小芯片尺寸的結合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規劃一個最優的結構也是一個重要的問題。

例如:1:除法器

除數被固定。最快的方法是查表,但是這個方法需要大的內存。我們可以可以從被除數中不斷的減去除數直到新的被除數比除數小。它會花更多的時間但用最少的硬件。還有許多的方法來構建除法器,每種方法都有他自己的優點和缺點。

2:圖像處理的動態評估器

從前一個圖片中發現最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經討論過優化硬件復雜度和速度的結構,這里我不再祥解釋。

一個好的設計者應該要被實際經驗培訓和不斷的。我們要在每個設計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數周的時間,如果他不小心犯錯,設計者將會對金錢和計劃失敗負責。經驗和小心也許是來完成一個成功的設計項目最好的方法。

以下條款是一些對一個穩步的和成功的設計的建議:(可能有些朋友也指出了其中的部分,這里只作簡要說明,可能稍有不同)

命名風格:

1、不要用關鍵字做信號名;

2、不要在中用VERILOG關鍵字做信號名;

3、命名信號用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號用高和低的情況混合命名;

6、信號的第一個字母必須是A-Z是一個規則;

7、使模塊名、實例名和文件名相同;

編碼風格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說明語句;

2、在一個設計中固定編碼格式和統一所有的模塊,根從項目領導者定義的格式;

3、把全部設計分成適合數量的不同的模塊或實體;

4、在一個always/process中的所有信號必須相關;

5、不要用關鍵字或一些經常被用來安全綜合的語法;

6、不要用復雜邏輯;

7、在一個if語句中的所有條件必須相關;

設計風格

1、強烈建議用同步設計;

2、在設計時總是記住時序問題;

3、在一個設計開始就要考慮到地電平或高電平復位、同步或異步復位、上升沿或下降沿觸發等問題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個信號或總線時要小心;

6、確信所有寄存器的輸出信號能夠被復位/置位;

7、永遠不要再寫入之前讀取任何內部存儲器(如SRAM

8、從一個時鐘到另一個不同的時鐘傳輸數據時用數據緩沖,他工作像一個雙時鐘FIFO;

9、在VHDL中二維數組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10、遵守register-in register-out規則;

11、像synopsys的DC的綜合工具是非常穩定的,任何bugs都不會從綜合工具中產生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡單的測試電路也是需要的,經常在一個芯片中有許多測試模塊;

16、除非低功耗不要用門控時鐘;

17、不要依靠腳本來保證設計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19、不要用內部tri-state, ASIC需要總線保持器來處理內部tri-state;

20、在top level中作pad insertion;

21、選擇pad時要小心(如上拉能力,施密特觸發器,5伏耐壓等);

22、小心由時鐘偏差引起的問題;

23、不要試著產生半周期信號;

24、如果有很多函數要修正,請一個一個地作,修正一個函數檢查一個函數;

25、在一個計算等式中排列每個信號的位數是一個好習慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時鐘。它會在設計和布局中引起很多麻煩,大多數FPGA有1-4個專門的時鐘通道;

以上是大家在設計中最好遵守的要點,它可以使你的設計更好。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636321
  • IC設計
    +關注

    關注

    38

    文章

    1373

    瀏覽量

    108309
  • 微處理器
    +關注

    關注

    11

    文章

    2431

    瀏覽量

    85848

原文標題:FPGA牛人的經驗分享

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應用潛力 在當今電子科技飛速發展的時代,FPGA與SoC FPGA在眾多領域發揮著至關重要的作用。Mi
    的頭像 發表于 02-10 11:30 ?164次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設計工作中,FPGA與SoC FPGA是我們經常會用到的重要
    的頭像 發表于 02-09 17:20 ?321次閱讀

    AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對于依賴中端FPGA 為性能關鍵型系統提供支持的設計人員而言,可謂一項重大進步。 這一全新系列構建在業經驗證的Kintex
    的頭像 發表于 02-04 16:11 ?5.2w次閱讀
    AMD 推出第二代 Kintex UltraScale+ 中端<b class='flag-5'>FPGA</b>,助力智能高性能系統

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發表于 01-19 09:05 ?453次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎解析!

    MarketsandMarkets FPGA行業報告,2026~2030 FPGA市場洞察

    2025年10月,全球知名市場研究與商業洞察權威咨詢機構 MarketsandMarkets 發布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發表于 11-20 13:20 ?488次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創新者能夠將成本優化的設計提升到更高的性能水平。
    的頭像 發表于 08-06 11:41 ?4131次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發表于 06-12 14:18 ?3161次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡介

    智多晶FPGA設計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設計的時代浪潮中,智多晶率先邁出關鍵一步——智多晶正式宣布旗下 FPGA 設計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設計專屬 AI 助手——晶小助!這是
    的頭像 發表于 06-06 17:06 ?1533次閱讀

    2025安路科技AEC-FPGA技術沙龍啟航

    ,圍繞FPGA技術的創新應用、行業趨勢、解決方案等話題展開深入探討與交流。隨著時間的推移,這一系列活動成為眾多業內人員獲取行業動態、分享技術經驗、拓展人脈資源的重要平臺。
    的頭像 發表于 06-05 11:33 ?1128次閱讀

    經驗分享】玩轉FPGA串口通信:從“幻覺調試”到代碼解析

    FPGA開發,思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉戰FPGA的“寶貝們”來說,適應流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎,而如果能親手寫出串口通訊代碼,恭喜你,
    的頭像 發表于 06-05 08:05 ?1106次閱讀
    【<b class='flag-5'>經驗</b>分享】玩轉<b class='flag-5'>FPGA</b>串口通信:從“幻覺調試”到代碼解析

    2025紫光同創FPGA技術研討會深圳/廣州站:小眼睛科技國產FPGA方案助您開啟智能新紀元

    “2025紫光同創FPGA技術研討會”深圳站&廣州站即將盛大啟航!作為紫光同創生態合作伙伴,小眼睛科技將攜多個基于紫光同創FPGA方案亮相,此次展示的解決方案覆蓋了工業自動化、音視頻處理
    的頭像 發表于 05-13 08:03 ?2226次閱讀
    2025紫光同創<b class='flag-5'>FPGA</b>技術研討會深圳/廣州站:小眼睛科技國產<b class='flag-5'>FPGA</b>方案助您開啟智能新紀元

    簡述電源設計經驗技巧

    在電源設計領域中,經驗的積累往往決定了產品的穩定性和可靠性。若是電子新人了解到一些實用的設計技巧,電源設計將事半功倍。下面將總結大佬的14條電源設計經驗,以此提供參考和指導。
    的頭像 發表于 04-23 09:26 ?908次閱讀

    國產FPGA往事

    首先,這篇文章的后半部分,會有一個廣告:我去年和紫光同創原廠的技術專家寫了一本書——《國產FPGA權威開發指南》,我想送一些書給到熟悉的、曾經熟悉的、或者還未熟悉的FPGA開發者同行,請各位開發者
    的頭像 發表于 04-14 09:53 ?811次閱讀
    國產<b class='flag-5'>FPGA</b>往事

    報名參加集創賽紫光同創杯|免費參與FPGA提升計劃!

    簡介本次課程由上海科技大學哈亞軍教授及小眼睛科技Mill(米爾)團隊共同推出哈亞軍教授擁有豐富的FPGA電路及集成電路設計經驗VS小眼睛科技擁有豐富的FPGA工程及實戰經驗本次課程采用
    的頭像 發表于 04-14 09:53 ?706次閱讀
    報名參加集創賽紫光同創杯|免費參與<b class='flag-5'>FPGA</b>提升計劃!

    GaN E-HEMTs的PCB布局經驗總結

    GaN E-HEMTs的PCB布局經驗總結
    的頭像 發表于 03-13 15:52 ?1346次閱讀
    GaN E-HEMTs的PCB布局<b class='flag-5'>經驗</b>總結