国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

可用的SRIO RapidIO (SRIO)驗證平臺

xines ? 來源:xines ? 作者:xines ? 2022-11-08 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、SRIO協議與PCIe的區別

典型的PCIe結構定義了一個以單個中央處理器為核心的計算機系統,如常見的工控機、PXIe機箱控制器、服務器內的IO設備。從系統架構來看,這個結構的優勢在于可有統一的軟件驅動,軟件模型,設備間具備優異的兼容性。兼容性才是王道,廠商就可以用一個標準包打天下。

pYYBAGNqHOaANbsFAADJTAREzZQ575.png

圖1 PCIe 互聯架構

PCIe 的幀格式如下圖所示。

幀由 1 字節的幀起始、2 字節的序列號、16 或 20 字節的報頭、0 到 4096 字節的數據字段、0 到 4 字節的 ECRC 字段、4 字節的 LCRC、和 1 字節的幀結束。

數據字段中傳輸的位數越少,開銷就越大。零字節數據字段會導致 100% 的開銷,因為沒有傳輸數據。

poYBAGNqHTmAB0z7AAAPFVJZjxk002.png

圖 2 PCIe 的幀格式

二、RapidIO

RapidIO定義了一種高性能、分組交換互連技術,用于在微處理器DSP、通信和網絡處理器、系統內存和外圍設備之間傳遞數據和控制信息。

RapidIO 適用于點對點的設備間通訊,不需要經過一個中央處理器進行調度,就可以完成設備間的通訊,并且包長度簡單,效率相對于PCIe要更高,有效數據傳輸速度更快。

但是RapidIO沒有定義標準的軟件模型,這就導致廠家之間的設備大概率無法兼容,從而只能在某些領域進行部署,不易推廣。 RapidIO 由于比PCIe更簡單、更高效、延遲更低等特點,已經在嵌入式領域、圖像處理、通訊系統、軍工航天有了大量的應用。

在實際的應用場景中,例如醫學影像等圖像處理領域,經常需要擴展單塊DSP、FPGA的計算能力,這時候需要將多個DSP或者FPGA通過高速串口進行互聯,此時RapidIO就是當前互換性最好的一個最佳選擇,因為PCIe太過復雜,Xilinx的Auraro效率也不滿足要求,并且互換性不好。

三、可用的SRIO驗證硬件

目前具備SRIO接口的硬件不多,

推薦廣州星嵌電子科技有限公司開發的DSP+FPGA+RAM開發板

也可用于評估EMIF等接口。

XQ6657Z35/45-EVM評估板,由廣州星嵌電子科技有限公司采用核心板+底板架構設計。

DSP選用TI TMS320C6657 雙核C66x 定點/浮點,主頻 1.25GHz/核;

FPGA選用Xilinx Zynq SoC處理器采用的XC7Z035-2FFG676I 或 XC7Z045-2FFG676I。

poYBAGNqHg2ATmDvAAPamnUvFcU706.png

SRIO測試截圖

pYYBAGNqHjOAd4DHAAgitosBb4U589.png

多核DSP C6657+ZYNQ7035工業核心板

poYBAGNiGESAadT0AArRXCUXsNg939.png

多核DSP C6657+ZYNQ7035評估板正面俯視圖

poYBAGNiGEyAPavgAAPXGB9YXYY304.png

多核DSP C6657+ZYNQ7035評估板側面圖1

pYYBAGNiGFeAXJ1vAAQ5Sub8Uaw242.png

多核DSP C6657+ZYNQ7035評估板側面圖2

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • sRIO
    +關注

    關注

    1

    文章

    33

    瀏覽量

    21549
  • PCIe
    +關注

    關注

    16

    文章

    1425

    瀏覽量

    87655
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RapidIO標準的串行物理層實現

    Serial RapidIO(SRIO) 特指 RapidIO 標準的串行物理層實現。
    的頭像 發表于 12-09 10:41 ?222次閱讀
    <b class='flag-5'>RapidIO</b>標準的串行物理層實現

    DSP、FPGA之間SRIO通信的問題?

    目前在使用DSP和FPGA之間通過SRIO的SWRITE事務完成雙向數據通信,大多數情況下都正常,但是在我不停的給DSP進行燒寫程序時,會偶爾出錯,FPGA無法收到DSP下發的數據。偶爾故障情況下buf_lcl_phy_buf_stat_out始終是5\'b10000,且buf_lcl_response_only_
    發表于 11-15 16:22

    如何使用FPGA實現SRIO通信協議

    本例程詳細介紹了如何在FPGA上實現Serial RapidIOSRIO)通信協議,并通過Verilog語言進行編程設計。SRIO作為一種高速、低延遲的串行互連技術,在高性能計算和嵌入式系統中廣
    的頭像 發表于 11-12 14:38 ?5348次閱讀
    如何使用FPGA實現<b class='flag-5'>SRIO</b>通信協議

    國內首個汽車芯片標準驗證平臺啟用,“消費芯片”再難上車?

    [首發于智駕最前沿微信公眾號]10月28日,國內首個國家級汽車芯片標準驗證中試服務平臺在深圳正式投入使用。該平臺由國家及行業相關機構共同推動建設,旨在滿足車規級芯片在環境與可靠性、失效分析、信息安全
    的頭像 發表于 10-29 15:17 ?456次閱讀
    國內首個汽車芯片標準<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>啟用,“消費芯片”再難上車?

    NVMe高速傳輸之擺脫XDMA設計23:UVM驗證平臺

    抽象為 PCIeTLP 事務,因此為了方便的在事務層構建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證。圖1 驗證平臺架構圖在
    發表于 08-26 09:49

    NVMe高速傳輸之擺脫XDMA設計23:UVM驗證平臺

    抽象為 PCIeTLP 事務,因此為了方便的在事務層構建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證
    的頭像 發表于 08-25 18:53 ?2754次閱讀
    NVMe高速傳輸之擺脫XDMA設計23:UVM<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>

    高速總線接口的類型介紹

    ,它的成員使用SRIO技術來實現高速和低延遲互聯。RapidIO組織負責制定和推廣RapidIO互聯標準,支持RapidIO產品的開發和部署,因此二者相互關聯,是不同概念。
    的頭像 發表于 08-06 14:50 ?1551次閱讀

    NVMe高速傳輸之擺脫XDMA設計18:UVM驗證平臺

    抽象為 PCIeTLP 事務,因此為了方便的在事務層構建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證。圖1 驗證平臺架構圖在
    發表于 07-31 16:39

    中汽中心獲批多個中試驗證平臺

    中試驗證平臺是科技創新和產業創新的重要紐帶,是提高科技成果轉化效能、推動科技創新和產業創新融合發展的重要載體,《中共中央關于進一步全面深化改革 推進中國式現代化的決定》中明確提出“加快布局建設一批
    的頭像 發表于 07-23 16:24 ?1007次閱讀

    開芯院采用芯華章P2E硬件驗證平臺加速RISC-V驗證

    近日,系統級驗證 EDA 解決方案提供商芯華章科技與北京開源芯片研究院(以下簡稱 “開芯院”)宣布,雙方基于芯華章的P2E 硬件驗證系統雙模驗證平臺,共同探索適用于 RISC-V 架構
    的頭像 發表于 07-18 10:08 ?2305次閱讀
    開芯院采用芯華章P2E硬件<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>加速RISC-V<b class='flag-5'>驗證</b>

    MYSQL集群高可用和數據監控平臺實現方案

    該項目共分為2個子項目,由MYSQL集群高可用和數據監控平臺兩部分組成。
    的頭像 發表于 05-28 10:10 ?1109次閱讀
    MYSQL集群高<b class='flag-5'>可用</b>和數據監控<b class='flag-5'>平臺</b>實現方案

    概倫電子先進PDK驗證平臺PQLab介紹

    PQLab是一款技術先進的PDK(半導體工藝設計套件)驗證平臺。隨著半導體工藝快速發展,PDK的規模和復雜度也在極速加大,以至于PDK的驗證難度越來越高,耗時越來越長,為解決這一困境,概倫電子憑借豐富的先進工藝PDK開發和
    的頭像 發表于 04-16 09:44 ?1013次閱讀
    概倫電子先進PDK<b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>PQLab介紹

    概倫電子集成電路工藝與設計驗證評估平臺ME-Pro介紹

    ME-Pro是概倫電子自主研發的用于聯動集成電路工藝與設計的創新性驗證評估平臺,為集成電路設計、CAD、工藝開發、SPICE模型和PDK專業從業人員提供了一個共用平臺
    的頭像 發表于 04-16 09:34 ?1636次閱讀
    概倫電子集成電路工藝與設計<b class='flag-5'>驗證</b>評估<b class='flag-5'>平臺</b>ME-Pro介紹

    西門子Veloce硬件輔助驗證平臺升級

    西門子數字化工業軟件日前宣布擴展其 Veloce? 硬件輔助驗證平臺以支持 1.6 Tbps 以太網。作為西門子軟件/硬件和系統驗證平臺的核心組件,Veloce 提供完整的虛擬模型,支
    的頭像 發表于 02-10 10:13 ?1101次閱讀

    DS64MB201在做自檢的時候,另外一個通路(正常通信)與板外依然保持LINK么?

    用DS64MB201做SRIO開關,1:2 輸出Switch和2:1輸入Switch切換,其中1組作為板外正常通信通路,1組做板內自環自檢同路,那么請問:1、在做自檢的時候,另外一個通路(正常通信
    發表于 01-03 07:33