国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

芯片那么小,封裝基板走線損耗能大到哪去?

edadoc ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-15 11:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一博高速先生成員:黃剛

相比于一塊PCB的載板,芯片封裝基板的大小放在PCB板里面,可能只占其中的一小部分,然后去對比在封裝基板上的走線和在PCB板上的走線,可能至少是幾倍的長度關系。那么大家會不會覺得,封裝基板上走線那么短,損耗幾乎可以忽略不計呢?尤其是去問只接觸過PCB板設計的工程師小伙伴們,大部分人的回答都是,封裝的損耗應該是很小的吧。

本文就通過一個具體的仿真案例來回答這個問題哈。高速先生團隊最近在仿真一個PCIE4.0板卡的項目,包括主控芯片的封裝基板和PCB載板的協(xié)同仿真。其中PCB載板上的PCIE走線是從主控芯片到金手指位置,長度從2-3inch不等。

pYYBAGQv2H6Ab3-EAAMcPVuodPs792.png

作為需要進行仿真的對象,我們肯定是需要知道該PCIE4.0鏈路的損耗標準。于是高速先生立馬查閱了相關的PCIE協(xié)議標準,發(fā)現(xiàn)它對金手指鏈路的損耗定義如下,協(xié)議上說得很清楚,就是從主控芯片的die出發(fā)一直到載板上的PCIE金手指位置的損耗不超過8db@8GHz,也就是說這個8db是包括了封裝基板上的走線鏈路和載板到金手指端的走線鏈路的和。

poYBAGQv2H-ALtDhAAEF1DwsoIc011.png

這個協(xié)議說的貌似很清楚,但是其實又不那么清楚,因為它并沒有很明確的區(qū)別分封裝基板上的走線和載板上走線的損耗分配,還好我們這個項目是封裝基板和載板文件我們都能拿到,因此能做一個聯(lián)合的仿真。

于是我們分別先看看封裝基板的走線和載板的情況長度情況,我們打開封裝基板后,選取一根最長的lane,然后去量下它的走線長度,不量不知道。一量嚇一跳,那么短,才600mil多點。是的,這個長度對于習慣了做板級PCB的工程師看來,的確是非常非常的短。

pYYBAGQv2IGAPxYvAAVgNIIeNT8816.png

因此對比封裝基板上的長度,載板上的走線長度差不多是基板長度的5倍,接近3000mil。

poYBAGQv2IKABXgdAALWd4V42c4806.png

通過基板和板級走線長度的對比。是不是就認為基板的走線損耗就是板級走線損耗的僅僅5分之一呢?

當然,其他所有條件相同的情況下,肯定就是啦。那么問題來了,哪怕基板和載板的板材用的是一樣的情況下,他們的損耗就一定會是這個比例關系嗎?當然不會,因為除了板材相同這個因素之外,還需要線寬和銅厚都相同才有可能。然而有做過封裝基板的小伙伴們都知道,線寬怎么可能會相同呢?要是相同的話,封裝基板那么可能比載板做得要更小,而且更薄呢?

那么封裝基板上的走線到底能多細?我覺得只做過PCB工程師的朋友們估計想象不到,居然只有。。。20um!??!也就是不到0.8mil!

poYBAGQv2ISAWYxYAAPWvMbr6JY978.png

通過基板連接到載板上面的走線是多少呢?那就是我們常見熟知的線寬了,超過4mil。

poYBAGQv2IaAb_R-AAJpZdtbGzg338.png

那問題來了,線寬的差距到底能帶來多大的損耗差距呢?我們分別在sigrity軟件把封裝基板和板級的疊層和線寬,銅厚,粗糙度參數(shù)一一設置,其中為了對比線寬帶來的影響,我們把粗糙度,銅厚,板材都統(tǒng)一下,板材我們統(tǒng)一選擇普通的FR4材料,其中基板上的疊層如下所示:

poYBAGQv2IaAK6kkAAHvfuW30EM578.png

然后按照封裝基板長度為624mil和載板長度為2774mil的長度進行損耗計算,結果會嚇你一跳!600多mil的基板走線損耗竟然超過了接近3000mil的載板走線損耗的一半。

pYYBAGQv2IeAUaILAAEFKb9gjFI932.png

這樣看可能大家覺得還是載板的大啊,不是很直觀,那我把載板同樣去走和封裝基板一樣長的600多mil長度,然后兩者損耗再對比下,你們就知道差距了!同樣長度下,基板的走線損耗是載板的2.4倍!

poYBAGQv2IeARS0qAAEO-nyibwc983.png

而且上面的仿真對比驗證已經(jīng)是基于銅厚都設置相同的情況下了,一般來說,基板的銅厚也會比載板的0.5Oz要小,這樣的話,這個差距還會進一步拉大哦!

通過上面這個簡單的仿真,相信大家大概會知道封裝基板和載板的損耗差異了吧,以后遇到封裝和載板的協(xié)議損耗分配的時候,千萬不要認為只是看芯片大小或者封裝走線長度來定哦,。封裝基板的損耗受到面積和厚度的限制,線寬必然很小,就單單是線寬這一點的差距可能達到2到3倍的損耗差異哦!所以小伙伴們,如果還是認為封裝基板的損耗占比很小的話,這個觀念一定要改過來哈!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    54

    文章

    4483

    瀏覽量

    138272
  • 基板
    +關注

    關注

    2

    文章

    321

    瀏覽量

    24055
  • 走線
    +關注

    關注

    3

    文章

    120

    瀏覽量

    24622
  • PCB
    PCB
    +關注

    關注

    1

    文章

    2308

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB板上你是普通油墨,我是低損耗油墨,能一樣嗎?

    ,這塊常用油墨的DF值是M7板材的10倍以上,你說在表層走高速損耗能小嘛。 當然PCB油墨這玩意最初它的使用場景肯定也不是為了讓你損耗
    發(fā)表于 01-23 11:40

    PCB板上你是普通油墨,我是低損耗油墨,能一樣嗎?

    其實我真的不懂了:表層走高速銅厚又厚,線寬也寬,還不用打過孔,正常來說應該比內(nèi)層損耗小很多啊,為什么高速先生老說表層
    的頭像 發(fā)表于 01-23 11:39 ?106次閱讀
    PCB板上你是普通油墨,我是低<b class='flag-5'>損耗</b>油墨,能一樣嗎?

    IPC-6921有機封裝基板國際標準即將落地

    封裝基板作為集成電路芯片的關鍵載體,在電子封裝領域肩負著核心使命 —— 為芯片提供支撐、散熱與保護,同時通過內(nèi)部精密電路實現(xiàn)
    的頭像 發(fā)表于 01-06 10:40 ?687次閱讀
    IPC-6921有機<b class='flag-5'>封裝</b><b class='flag-5'>基板</b>國際標準即將落地

    機房布線,上、下走,哪個好?

    在數(shù)據(jù)中心布線系統(tǒng)方式時,很多朋友比較關心的是上好,還是下走好?這個問題一直都有討論,尤其是剛從事機房施工的朋友,都有此一問。本期
    的頭像 發(fā)表于 12-15 11:21 ?596次閱讀
    機房布線,上<b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個好?

    到底DDR能不能參考電源層???

    ,一般來說,要去犧牲不那么高速的DDR模塊了。 沒辦法,誰叫你速率沒有高速信號那么高,關鍵是你還要用那么多層去布線,所以只能犧牲DDR
    發(fā)表于 11-11 17:46

    【EMC技術案例】芯片下方電源導致ESD測試Fail案例

    【EMC技術案例】芯片下方電源導致ESD測試Fail案例
    的頭像 發(fā)表于 10-20 17:02 ?734次閱讀
    【EMC技術案例】<b class='flag-5'>芯片</b>下方電源<b class='flag-5'>走</b><b class='flag-5'>線</b>導致ESD測試Fail案例

    芯片封裝之鉬銅合金基板加工工藝優(yōu)化與智凱中絲技術的應用

    中的封裝環(huán)節(jié)(即后道工藝),具體應用于熱管理模塊,主要功能是為高功率芯片(如CPU、GPU、IGBT等)提供高效散熱和熱膨脹匹配 鍍銅鉬散熱基板通過鉬芯(低熱膨脹系數(shù)5.1×10??/K)匹配
    的頭像 發(fā)表于 08-06 16:34 ?687次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>封裝</b>之鉬銅合金<b class='flag-5'>基板</b>加工工藝優(yōu)化與智凱中<b class='flag-5'>走</b>絲技術的應用

    芯片半導體封裝之鉬銅合金基板加工難點及智凱中絲的應用方案

    中的封裝環(huán)節(jié)(即后道工藝),具體應用于熱管理模塊,主要功能是為高功率芯片(如CPU、GPU、IGBT等)提供高效散熱和熱膨脹匹配 鍍銅鉬散熱基板通過鉬芯(低熱膨脹系數(shù)5.1×10??/K)匹配
    的頭像 發(fā)表于 08-02 06:31 ?8872次閱讀
    <b class='flag-5'>芯片</b>半導體<b class='flag-5'>封裝</b>之鉬銅合金<b class='flag-5'>基板</b>加工難點及智凱中<b class='flag-5'>走</b>絲的應用方案

    芯片封裝失效的典型現(xiàn)象

    本文介紹了芯片封裝失效的典型現(xiàn)象:金偏移、芯片開裂、界面開裂、基板裂紋和再流焊缺陷。
    的頭像 發(fā)表于 07-09 09:31 ?1802次閱讀

    芯片封裝中的打鍵合介紹

    鍵合就是將芯片上的電信號從芯片內(nèi)部“引出來”的關鍵步驟。我們要用極細的金屬(多為金、鋁線或銅線)將
    的頭像 發(fā)表于 06-03 18:25 ?2318次閱讀

    PEEK注塑電子封裝基板的創(chuàng)新應用方案

    隨著電子設備向高性能、小型化和高可靠性方向發(fā)展,電子封裝基板材料的選擇變得尤為關鍵。傳統(tǒng)陶瓷基板(如氧化鋁、氮化鋁)因其優(yōu)異的絕緣性和耐熱性長期占據(jù)主導地位,但聚醚醚酮(PEEK)作為高性能工程塑料
    的頭像 發(fā)表于 05-22 13:38 ?861次閱讀

    機柜配線架的方式

    機柜配線架的方式是網(wǎng)絡布線工程中的關鍵環(huán)節(jié),直接影響機房管理效率、設備散熱性能和后期維護便利性。合理的設計需要兼顧功能性、美觀性和可擴展性,以下從規(guī)劃原則、
    的頭像 發(fā)表于 04-28 10:44 ?2054次閱讀
    機柜配線架的<b class='flag-5'>走</b><b class='flag-5'>線</b>方式

    PCB單層板LAYOUT,QFN封裝的中間接地焊盤出不來怎么辦?

    PAD為懸空狀態(tài),不能和外部接地網(wǎng)絡連接。現(xiàn)有的封裝不能滿足布局需求,就只能修改封裝設計。下面介紹幾種修改方案提供參考。1、芯片的4個邊角的管腳進行切角,這樣中間接地焊盤就可以從4個邊角位置
    發(fā)表于 04-27 15:08

    PCB Layout中的三種策略

    ,也幾乎成為衡量布線好壞的標準之一,那么直角究竟會對信號傳輸產(chǎn)生多大的影響呢?從原理上說,直角會使傳輸
    發(fā)表于 03-13 11:35

    封裝基板設計的詳細步驟

    封裝基板設計是集成電路封裝工程中的核心步驟之一,涉及將芯片與外部電路連接的基板(substrate)設計工作。
    的頭像 發(fā)表于 03-12 17:30 ?2164次閱讀