国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR3系列之時鐘信號的差分電容

微云疏影 ? 來源:一博科技 ? 作者:一博科技 ? 2022-04-18 10:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

差分電容?沒看錯吧,有這種電容嗎?當然是沒有的,只是這個電容并聯在差分信號P/N中間,所以我們習慣性的叫它差分電容罷了。如下圖一中紅色框中所示即我們今天的主角,下面容我慢慢給大家介紹。

pYYBAGJczfqATtWQAACKTXw3sOU639.jpg

圖一

大家看到它是否有種似曾相識又不曾見過的感覺?確實,它只不過是一個普普通通的不起眼的電容罷了!但是,如果它真的只是一個普通的電容,高速先生也不屑拿出來和大家講了,其實它普通的表面隱藏著很深的道道。到底有什么呢?噓!一般人我不告訴他!

圖一是Intel平臺設計指導上經常可以看到的DDR3時鐘拓撲結構,我們也經常會在仿真實踐中去人為的添加這個差分電容,如下圖二時鐘信號一拖四所示為我們在設計中看到的一個真實案例。

poYBAGJczfqAev7AAABRNCuPMz0564.jpg

pYYBAGJczfuAAJFpAABzijnFj8A471.jpg

圖二 無差分電容的時鐘信號拓撲及波形

雖然看起來這個波形還湊合,沒有太大的問題,但還是有優化的余地(工程師的強迫癥又來了,真是傷不起啊!),可以通過在前端并聯一個電容來優化,如下圖三所示為并聯了2.2pF差分電容后的拓撲結構和仿真波形。

poYBAGJczfuAe5OHAABLNUTmYCs121.jpg

pYYBAGJczfuAQ20bAAB4AHLaU0Y927.jpg

圖三 有差分電容的拓撲結構和波形

在前端加了差分電容后,雖然上升沿有微小的變緩,但波形真的是呈現了一個完美的正弦波曲線,振蕩消除了,實在是苦逼的工程師們居家(埋頭實驗室)旅行(客戶現場出差)、殺人滅口(消除反射等)之必備良方。此優化設計也已經投入使用,在加了這個電容后系統能穩定運行在800MHz的頻率,如果沒有焊接這個電容,系統只能穩定運行在667MHz,運行到800MHz時系統時有錯誤發生。

看到這里,一些腦洞大開的工程師可能會問,這個電容的位置有什么講究嗎?我可不可以把這個電容放在最后面那個顆粒?高速先生就喜歡有人提這種高質量的問題。下面還是看看仿真結果吧。

首先看看將電容放在第一個顆粒處的仿真結果,如下圖四所示。

poYBAGJczfyAIuhJAABLJfdY5oU414.jpg

pYYBAGJczfyAcEZIAAB9BoLvCHI457.jpg

圖四、電容在第一個顆粒處的拓撲和波形

可以看出此時波形已經沒有放在前端(靠近發送芯片端)時的完美了,甚至出現了振蕩的小苗頭。接著把電容放在最后一片顆粒處,仿真結果如下圖五所示。

poYBAGJczf2AWNwAAABK93Xxcl4064.jpg

pYYBAGJczf2AbCyWAAB729H4zOo306.jpg

圖五 電容在最后處的拓撲和波形

此時波形振蕩甚至比沒有電容的效果還明顯,仿真結果表明此電容還是不要放在末端為好,最好的位置還是靠近發送端吧。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    288

    瀏覽量

    44158
  • 差分電容
    +關注

    關注

    0

    文章

    6

    瀏覽量

    9016
  • 時鐘信號
    +關注

    關注

    4

    文章

    507

    瀏覽量

    30000
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅動器

    TI SN74SSQEA32882:DDR3/DDR3L注冊式DIMM的理想時鐘驅動器 在DDR3DDR3L注冊式DIMM(RDIMM)的
    的頭像 發表于 02-09 14:20 ?238次閱讀

    探索SN74SSQEB32882:DDR3內存的高效時鐘驅動解決方案

    探索SN74SSQEB32882:DDR3內存的高效時鐘驅動解決方案 在DDR3內存設計領域,時鐘驅動芯片的性能對于系統的穩定性和效率起著關鍵作用。今天,我們就來深入了解德州儀器(TI
    的頭像 發表于 02-09 11:35 ?224次閱讀

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅動器

    探索 SN74SSQEC32882:DDR3 注冊 DIMM 的理想時鐘驅動器 在 DDR3 注冊 DIMM 的設計領域,找到一款性能卓越、功能豐富且功耗優化的時鐘驅動器至關重要。今天
    的頭像 發表于 02-09 11:05 ?179次閱讀

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案

    Texas Instruments TS3DDR3812:DDR3應用的理想12通道開關解決方案 在DDR3應用的領域中,一款性能出色的開關能夠顯著提升系統的效率和穩定性。Texas
    的頭像 發表于 01-14 11:30 ?357次閱讀

    DDR3 SDRAM參考設計手冊

    電子發燒友網站提供《DDR3 SDRAM參考設計手冊.pdf》資料免費下載
    發表于 11-05 17:04 ?9次下載

    基于FPGA的DDR控制器設計

    SDRAM相比,DDR SDRAM的最大特點是雙邊沿觸發,即在時鐘的上升沿和下降沿都能進行數據采集的發送,同樣的工作時鐘DDR SDRAM的讀寫速度可以比傳統的SDRAM快一倍。
    發表于 10-21 14:30

    基于DDR200T開發板的e203進行DDR3擴展

    IP DDR3控制器 RISC-V 基于DDR200T開發板原理圖,找到所需要使用的DDR引腳,制成DDR.ucf文件方便在添加管腳約束時使用。在使用MIG IP核時,為了方便使用
    發表于 10-21 12:43

    FPGA搭建DDR控制模塊

    DDR SDRAM的最大特點是雙邊沿觸發,即在時鐘的上升沿和下降沿都能進行數據采集的發送,同樣的工作時鐘DDR SDRAM的讀寫速度可以比傳統的SDRAM快一倍。
    發表于 10-21 10:40

    用FPGA實現DDR控制模塊介紹

    DDR SDRAM的最大特點是雙邊沿觸發,即在時鐘的上升沿和下降沿都能進行數據采集的發送,同樣的工作時鐘DDR SDRAM的讀寫速度可以比傳統的SDRAM快一倍。
    發表于 10-21 08:43

    AD設計DDR3時等長設計技巧

    本文緊接著前一個文檔《AD設計DDR3時等長設計技巧-數據線等長 》。本文著重講解DDR地址線、控制信號線等長設計,因為地址線、控制信號線有分支,SOC有可能帶有2片
    發表于 07-29 16:14 ?3次下載

    AD設計DDR3時等長設計技巧

    的講解數據線等長設計。? ? ? 在另一個文件《AD設計DDR3時等長設計技巧-地址線T型等長》中著重講解使用AD設計DDR地址線走線T型走線等長處理的方法和技巧。
    發表于 07-28 16:33 ?5次下載

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?1557次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?1239次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?4201次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容性,支持DDR3
    的頭像 發表于 03-21 16:20 ?1192次閱讀