国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

System Verilog-文本值

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-04-13 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

數字硬件建模SystemVerilog(五)-文本值

System Verilog 擴展了 Verilog 的 教據類型 , 增強了指定文本值的方法。在介紹文本值之前我們先簡單回憶一下HDL中的四個狀態數據值。

四個狀態數據值

對于RTL建模,System Verilog使用硅中可能出現的值的四值表示。

  • 0表示抽象數字低電平,沒有與之相關的電壓或電流
  • 1表示抽象數字高電平,無電壓或電流,
  • Z表示抽象數字高阻抗,在多驅動器電路中,值為0或1將覆蓋Z。一些編程運算符和編程語句將Z值視為無關緊要的值。
  • X表示多驅動器電路中的未初始化值、不確定值或值沖突。在某些RTL模型上下文中,綜合編譯器將X值視為不關心值。

0、1和Z的值是實際硅中可能存在的值的抽象。

X的值不是實際的硅值。仿真器使用X來表示物理硅在特定情況下的行為的不確定性程度,例如,當仿真無法預測實際硅值是0還是1(或三態器件的Z)時,對于綜合,X值還為設計工程師提供了一種方法來指定“don’t-care”條件,工程師不關心實際硅在特定條件下是否具有0值或1值。

文本值-Literal values (numbers)

System Verilog 擴 展 了 Verilog 的 教 據 類 型 , 增 強 了 指 定 文 本 值 的 方 法。這里的Literal values是直譯,即字面量或常量、文本值。在我理解來看,Literal是指某一數據類型的具體值。

文本值是整數或實數(浮點數)。SystemVerilog提供了幾種指定文本值的方法,還有一些文本值的語義規則,在編寫RTL模型時需要理解這些規則。

文本整數值-Literal integer values

文本整數值是一個整數,沒有小數點。(IEEE 1800 SystemVerilog標準使用術語“整數文本integer literal”而不是“文本整數literal integer”),文本整數可以通過多種方式指定:

  • 簡單的十進制整數值
  • 二進制、八進制、十進制或十六進制整數值
  • 大小文本整數值
  • 有符號或無符號文本整數值

仿真和綜合工具都需要知道或假設文本整數值的特定特征。這些特點是:

  • 值的位寬度(向量大小)
  • 值的有符號性(有符號或無符號)
  • 值的基數(也稱為基數)
  • 2-state or 4-state value

這些特征影響值的操作和賦值。

簡單的十進制文本整數

文本整數值可以指定為簡單的數字,如數字9,如以下代碼段所示:

result=d+9;

仿真和綜合將簡單的文本數視為:

  • 32位寬的值
  • 有符號
  • 十進制值
  • 2態值(沒有位可以是Z或X)

這些特征以及 d 的特征將影響加法的執行方式以及結果賦值的執行方式。

二進制、八進制、十進制和十六進制文本整數。可以為文本整數值指定二進制、八進制、十進制或十六進制的特定基數,該基數使用撇號(’)指定(有時稱為“勾號”),后跟一個字母:b或B表示二進制,o或O表示八進制,d或D表示十進制,h或H表示十六進制。一些示例包括:

result=‘d9+‘h2F+‘bl010;

仿真和綜合將未指定大小的顯式基本文本數視為:

  • 32位寬的值
  • 無符號值(注意與有符號的簡單文本整數的差異)
  • 規定的基準值
  • 4態值(任何或所有位可以是X或Z)

二進制值的每個位可以是0、l、X或Z;八進制值的每個3位組可以是0~7、X或Z;十進制值的每個位可以是0~9、X或Z;十六進制值的每個4位組可以是0~9、a~F、X或Z。

有符號文本整數。默認情況下,具有指定基的文本值在操作和賦值中被視為無符號值。可以通過在撇號之后和基本說明符之前添加字母s或S來覆蓋此默認值。

result=’sd9+‘sh2F+‘sbl0l0;

在某些操作和賦值語句中,有符號值與無符號值的處理方式不同。后面討論了有符號和無符號值對運算符和運算的影響。

調整文本整數的大小

默認情況下,在操作、編程語句和賦值語句中,簡單文本數和指定了基數的文本數被視為32位值。此默認值不能準確表示使用其他向量大小的硬件模型。

具有特定基的值也可以指定特定的位寬度。用于表示值的位數在撇號、有符號性和基本規范之前指定:

Result=16‘d9+8‘h2F+4‘bl010;
筆記
當文本值的大小與賦值語句左側的變量不同時,綜合編譯器和lint檢查器可能會生成警告消息。這些大小不匹配警告消息可能會隱藏其他需要注意的消息。使用顯式大小的文本值將防止大小不匹配警告。
最佳做法準則3-1
在RTL模型中僅使用二進制和十六進制文本整數。這些數字基在數字邏輯中具有直觀的意義

八進制值的使用已經過時幾十年了。文本十進制值很容易與其他數字混淆。

有個老工程笑話適用于這里。。。

Thereare10typesofpeopleintheworld,thosethatunderstandbinary,andthosethatdon’t

世界上有10種人,懂二進制的和不懂二進制的

不匹配的大小和值檢測規則

下面的規則是編寫HDL代碼中最難檢查的,也是大部分人不注意的!

指定一個位寬不同于表示該值所需位數的文本整數是合法的。例如:

SystemVerilog始終調整該值以匹配指定的大小。這些規則是:

  • 當大小小于值的位時,值的最左邊位被截斷。
  • 當大小大于該值的位數時,該值保持擴展。使用以下規則填充附加位:
  • 如果值的最左邊位為0或l,則額外的高位用0填充。
  • 如果該值的最左邊位為Z,則附加的高位用Z填充
  • 如果該值的最左側位為X,則額外的高位用X填充。

請注意,即使將文本整數指定為有符號整數,該值也不會進行符號擴展。符號擴展發生在有符號文本值用于操作和賦值語句時,這將在后面中討論。

前面代碼段的值調整為:

4’hFACE//截斷為4’hE
16’sh8//延伸至16’sh0008
32’bZ//擴展到32’bZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZZ
最佳做法準則3-2
在綜合RTL模型之前,將lint檢查程序(也稱為建模規則檢查器)與仿真結合使用。

當發生截斷時,仿真器可能會報告非致命警告消息,但不需要報告警告。仿真器將無聲地擴展文本值以匹配大小,而不會生成任何警告。存在在仿真中驗證設計功能而未意識到尺寸/值不匹配的風險。使用lint檢查器時將顯示文本值中的任何不匹配。

附加文本值規則

問號(?)可以用來代替Z來表示高阻抗。在大多數情況下,字母Z是表示高阻抗的更直觀的方式。然而,有些運算符和編程語句使用高阻抗值來表示不關心狀態。對于這些不關心的情況,使用問號表示高阻抗會更直觀。

在文本值中的任何位置都可以使用分割以下的字符(_),仿真、綜合編譯器等都可以解析,同時SystemVerilog代碼的工具會忽略下劃線。在數字中添加一個下劃線有助于使長數字更具可讀性,尤其是二進制值-下劃線也可用于顯示值中的子字段,

3da065f8-bad4-11ec-aa7f-dac502259ad0.png

向量填充文本值

SystemVerilog提供了一種特殊形式的無大小文本整數,它將任何大小的向量的所有位設置為0、l、X或Z。文本值的向量大小根據其上下文自動確定。

  • ‘0用0填充左側的所有位
  • ‘1用1填充左側的所有位
  • ‘z或’Z用z填充左側的所有位T
  • ‘x或’X用x填充左側的所有位

使用向量填充文本整數的示例如下:

3db35622-bad4-11ec-aa7f-dac502259ad0.png

向量填充文本整數是建模可伸縮設計的一個重要構造,對于不同的設計配置,可具有不同的向量寬度。本章后面章節討論了可配置向量大小的建模。

這些向量填充文本整數不是傳統Verilog的一部分。它們是作為原始Verilog語言的SystemVeri1og擴展的一部分添加的。

浮點文本值(實數)

SystemVerilog將浮點值稱為實數。實數使用64位雙精度浮點表示。文本浮點值是通過在文本數字中使用小數點來指定的。必須在小數點的兩側指定一個值。

3.1567
5.0
0.5
筆記
RTL綜合編譯器通常不支持實(浮點)表達式。高級綜合(HLS)工具可用于復雜的算法設計。浮點和定點設計不在本系列RTL建模的范圍之內-

審核編輯 :李倩


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    30

    文章

    1374

    瀏覽量

    114520
  • System
    +關注

    關注

    0

    文章

    166

    瀏覽量

    38668
  • 整數
    +關注

    關注

    0

    文章

    13

    瀏覽量

    6699

原文標題:SystemVerilog(五)-文本值

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Verilog HDL語法學習筆記

    Verilog HDL 語 言 最 初 是 作為 Gateway Design Automation 公 司 ( Gateway DesignAutomation 公司后來被著名的 Cadence Design Systems 公司收購)模擬器產品開發的硬件建模語言。
    的頭像 發表于 03-04 15:04 ?1737次閱讀
    <b class='flag-5'>Verilog</b> HDL語法學習筆記

    Linux Shell文本處理神器合集:15個工具+實戰例子,效率直接翻倍

    在 Linux 系統中,文本是數據交互的 “通用語言”—— 日志文件、配置文件、數據報表、程序輸出幾乎都以文本形式存在。手動編輯文本不僅繁瑣,還容易出錯,而掌握 Shell 文本處理工
    的頭像 發表于 02-03 15:42 ?1463次閱讀
    Linux Shell<b class='flag-5'>文本</b>處理神器合集:15個工具+實戰例子,效率直接翻倍

    詳解DBC的Signal與JSON文本結合

    為了優化CAN數據發送與接收的操作流程,更改以前手動輸入狀態對應數據的模式,采用下拉列表選擇內容,但這需要用到超出DBC原有承載能力的信息。因此,將JSON與其結合,采用JSON格式文本寫入Signal的Comment屬性,將Comment屬性的字符串通過JSON文本拓展
    的頭像 發表于 01-06 10:57 ?296次閱讀
    詳解DBC的Signal與JSON<b class='flag-5'>文本</b>結合

    請問verilog文件開頭部分的@00080000是什么意思?

    請問verilog文件開頭部分的@00080000是什么意思??
    發表于 11-06 08:10

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數讀入.verilog文件實現的: 下面通過對NucleiStudio IDE進行設置,實現將c
    發表于 11-05 07:07

    芯來e203移植開發分享(二)——仿真文件簡述與itcm固化程序

    可以在makefile中設置自己想要仿真的testcase,這里使用的rv32ui-p-add.verilog,這里我們把的這個文件復制的上次分享建立的文件testcase中,讀取仿真。 仿真主要流程
    發表于 10-27 06:04

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對.dasm文件中自定義指令反匯編結果分析

    硬件設計需要.verilog文件來運行加NICE后的tb仿真、軟件組需要.dasm來確定自定義指令有無被正確編譯。今天,我們來分享一下NucleiStudio如何生成.verilog文件和.dasm
    發表于 10-24 06:33

    【NCS隨筆】如何進入system_off深度睡眠模式以及配置GPIO中斷喚醒

    【NCS隨筆】如何進入system_off深度睡眠模式以及配置GPIO中斷喚醒 本文章主要是講解NCS下面使用nRF54L15如何進入system_off模式,以及如何配置通過按鍵喚醒 一、如何進
    的頭像 發表于 09-29 00:56 ?750次閱讀
    【NCS隨筆】如何進入<b class='flag-5'>system</b>_off深度睡眠模式以及配置GPIO中斷喚醒

    飛書富文本組件庫RichTextVista開源

    近日,飛書正式將其自研的富文本組件庫 RichTextVista(簡稱“RTV”)開源,并上線OpenHarmony 三方庫中心倉。該組件以領先的性能、流暢的渲染體驗與高度的開放性,為鴻蒙生態提供了更高效的富文本解決方案。
    的頭像 發表于 07-16 16:47 ?1000次閱讀

    飛書開源“RTV”富文本組件 重塑鴻蒙應用富文本渲染體驗

    近日,飛書正式將其自研的富文本組件庫?RichTextVista(簡稱“RTV”)開源,并上線OpenHarmony?三方庫中心倉。該組件以領先的性能、流暢的渲染體驗與高度的開放性,為鴻蒙生態提供了
    的頭像 發表于 07-11 15:20 ?639次閱讀
    飛書開源“RTV”富<b class='flag-5'>文本</b>組件 重塑鴻蒙應用富<b class='flag-5'>文本</b>渲染體驗

    SVA斷言的用法教程

    SVA是System Verilog Assertion的縮寫,即用SV語言來描述斷言。斷言是對設計的屬性的描述,用以檢查設計是否按照預期執行。
    的頭像 發表于 05-15 11:39 ?3349次閱讀
    SVA斷言的用法教程

    verilog模塊的調用、任務和函數

    在做模塊劃分時,通常會出現這種情形,某個大的模塊中包含了一個或多個功能子模塊,verilog是通過模塊調用或稱為模塊實例化的方式來實現這些子模塊與高層模塊的連接的.
    的頭像 發表于 05-03 10:29 ?1560次閱讀
    <b class='flag-5'>verilog</b>模塊的調用、任務和函數

    FPGA Verilog HDL語法之編譯預處理

    Verilog HDL語言和C語言一樣也提供了編譯預處理的功能。“編譯預處理”是Verilog HDL編譯系統的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發表于 03-27 13:30 ?1434次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預處理

    把樹莓派打造成識別文本的“神器”!

    在許多項目中,RaspberryPi被用作監控攝像頭或執行機器學習任務。在這些場景中,圖像中經常包含應用程序感興趣的文本信息。我們希望提取這些信息并將其轉換,以便通過程序分析文本
    的頭像 發表于 03-25 09:30 ?978次閱讀
    把樹莓派打造成識別<b class='flag-5'>文本</b>的“神器”!

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統建模。現實生活中多用于專用集成電路
    的頭像 發表于 03-17 15:17 ?4291次閱讀
    一文詳解<b class='flag-5'>Verilog</b> HDL