隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來越多,本文以ZU11EG為例介紹,如何進行對應(yīng)的硬件引腳分配。
設(shè)計目標(biāo):ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,
先我們先對ZU11EG的資源進行分析,在UG1075中我們可以清楚的看到其包含4個PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.
在文檔PG213上我們可以看到如下:

總結(jié)上文:在硬件設(shè)計引腳分配的時候我們需要知道:
1、一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設(shè)計的位置,路線和時間。
2、需要注意PCIE lane 0的位置
3.根據(jù)些表格,這些表格根據(jù)以下內(nèi)容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。
那如何驗證自己的分配結(jié)果呢?最終在實際使用的時候我們會應(yīng)用到相關(guān)的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進行驗證,如下圖所示,可以清楚的知道對應(yīng)的那些可用。
在FPGA硬件設(shè)計中,引腳分配是最重要的一步,也是最關(guān)鍵的一步。
編輯:jq
-
FPGA
+關(guān)注
關(guān)注
1660文章
22408瀏覽量
636204 -
PCIe
+關(guān)注
關(guān)注
16文章
1460瀏覽量
88391 -
GT
+關(guān)注
關(guān)注
0文章
15瀏覽量
24994
原文標(biāo)題:基于XILINX FPGA的硬件設(shè)計總結(jié)之PCIE硬件設(shè)計避坑
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
進線電抗器選型避坑指南|企業(yè)必看干貨
頻率源/信號源模塊設(shè)備怎么選?避坑指南
FPGA硬件加速卡設(shè)計原理圖:1-基于Xilinx XCKU115的半高PCIe x8 硬件加速卡 PCIe半高 XCKU115-3-FLVF1924-E芯片
員工位置定位系統(tǒng)從技術(shù)對比、選型、軟硬件框架到避坑指南詳解(一)
避坑指南!RK3588 D/C-PHY硬件設(shè)計致命誤區(qū),別讓Camera和LCD“打架”(android12)
冬季灌封膠不干?環(huán)氧聚氨酯低溫固化五大避坑指南 |鉻銳特實業(yè)
DIY避坑指南向|車載功放DIY別瞎買芯片!CD7377CZ/CD7388實操避坑全攻略
一文搞懂?RK3588 PCIe:從硬件資源到拆分配置?+?避坑指南(含腦圖)
避坑指南!RK3568開發(fā)板選型,這5點沒看清千萬別下手!(附迅為驅(qū)動開發(fā)指南資源)
MES系統(tǒng)避坑指南
PCBA打樣全流程避坑指南:為電子產(chǎn)品研發(fā)保駕護航
選擇身份核驗終端硬件設(shè)備,你需要避開那些坑?
PLC工業(yè)智能網(wǎng)關(guān):功能解析、場景落地與選型避坑攻略
XILINX FPGA的硬件設(shè)計總結(jié)之PCIE硬件設(shè)計避坑指南
評論