近年來,伴隨國內芯片市場迅猛發展,芯片的驗證、仿真、測試需求也隨之增大,且復雜度大大提升。在此情況下,國內市場大規模芯片驗證平臺短缺以及性能不足的問題日漸凸顯。 2019年8月,賽靈思推出最大容量 FPGA —— Virtex UltraScale+ VU19P。其擁有 350 億個晶體管,具備有史以來單顆芯片最高邏輯密度和最大I/O 數量,可以支持未來最先進 ASIC 和 SoC 技術的仿真與原型設計。與此同時,還廣泛支持測試測量、計算以及網絡等相關應用。
高端 FPGA 新標桿顯著提升開發效率
作為全球第一代使用 FPGA 芯片的企業之一,新致華桑電子始終致力于將最先進的 FPGA 技術應用于其 PHINEDesign FPGA 原型開發平臺。該平臺的前三代均基于賽靈思 FPGA 平臺而開發。
在賽靈思 VU19P 推出之初,新致華桑便加入產品早期試用計劃,并將其應用到第四代原型驗證平臺的研發設計中。2020年底,新致華桑基于賽靈思 VU19P 的第四代 PHINEDesign 平臺——NE-VU19P-LSI應運而生。
新致華桑 NE-VU19P-LSI 將一些 ASIC 原型或大規模 SoC 開發的驗證效率提升高達了 30%。對于需要大規模驗證的客戶,新平臺可以節省近50%的資源分區工作量,從而大大縮短驗證周期,加快客戶的產品上市時間。
新一代 NE-VU19P-LSI 平臺具備諸多領先特性
?總計超1800個 I/O,通過 FMC 標準連接器接出,可兼容賽靈思等各大廠商標準子卡,為用戶提供了豐富擴展接口選擇;同時新致華桑也為客戶配備了適用于原型驗證的各種FMC子卡。?48路高速 GTY 收發器,最高可達25Gbps。可通過 FMC 或者 SLIMSAS 擴展。保證了高速 SERDES 的性能,同時接口形態更便于多系統的級聯擴展,而不會造成管腳的冗余。?電壓可調的 FMC I/O,可適配多種外部接口調試。?可擴展多路 DDR4/DDR3 等存儲卡,速率可達 FPGA 標稱2400Mbps。?豐富的全局時鐘與復位資源,可支撐各種頻率的應用場景。能夠滿足多時鐘域的驗證需求,又能夠滿足多顆互聯時的時鐘同源要求。?靈活的上位機管理軟件,提供界面化直觀便捷操作。?同時提供命令行執行方式。
自2014年以來,賽靈思便與新致華桑展開緊密合作,以全球最頂尖的 FPGA 持續助力新致華桑為國內用戶帶來最先進的 FPGA 驗證平臺。在未來,雙方將繼續協作,為當今爆發式增長的 5G、醫療、消費電子等領域的相關 IC 設計提供強大支持。
原文標題:保障高效 IC 設計的秘訣
文章出處:【微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
責任編輯:haq
-
FPGA
+關注
關注
1660文章
22412瀏覽量
636320 -
芯片
+關注
關注
463文章
54010瀏覽量
466073 -
IC
+關注
關注
36文章
6411瀏覽量
185636
原文標題:保障高效 IC 設計的秘訣
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
信維低損耗MLCC電容,提升電路效率優選
函數發生器和直流電源結合如何顯著提升測試效率
Altera發布 Quartus? Prime 專業版和 FPGA AI 套件 25.3 版:編譯更快,智能更強
斑馬技術助力PouchNATION提升大型活動管理效率
使用Altera SoC FPGA提升AI信道估計效率
漢諾XYZ+θ直線電機:高端檢測領域的精密運動標桿
同步整流MOSFET的設計要點與效率提升技巧
高性能緊湊型 RFSoC FPGA 開發平臺 AXW22,重塑射頻開發體驗
芯盾時代助力廣州銀行提升金融業務運行效率
DevEco Studio AI輔助開發工具兩大升級功能 鴻蒙應用開發效率再提升
AWG全新DDS固件如何提升量子計算機的開發效率?
高端FPGA新標桿顯著提升開發效率
評論