国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado的XDC設置輸出延時問題

電子工程師 ? 來源:XILINX開發者社區 ? 作者:賽靈思開發者 ? 2021-06-09 17:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado 的XDC設置輸出延時

Vivado 的XDC設置輸出延時,用于輸出伴隨時鐘和數據的,數據是由系統時鐘125M驅動,伴隨時鐘是由125M經過Pll相位移動-90度。

設置輸出時鐘時,參考時鐘選擇相移的那個,發現不起作用,沒有路徑。

如果選擇系統時鐘,分析后是系統時鐘的最大最小延時,沒有相位移動后的信息,這是什么問題?

伴隨時鐘創建的Create_generated_clock中的Set_output_delay如下:

1f6a0dfe-c576-11eb-9e57-12bb97331649.png

Txc1 是鎖相環移動相位后直接送到輸出管腳,Rxc1是驅動數據的。

數據輸出路徑以及對應的Clock的連接Schematic截圖

Txc是Rx經過鎖相環再經過oddr生成的

數據輸出是Rxc驅動Oddr打出來的

軟件認為這個時鐘沒有路徑,這個問題在ISE上也遇到過,軟件時鐘始終不認伴隨時鐘

A1

ISE約束和Vivado的約束用法不同,Create_generated_clock的source指定的net是哪一段,改為用get_pins指定的ODDR的C pin試試。Report_clocks結果查一下你的clock約束都生效了嗎?

Q2

指定Obuf的O管腳和Edit Constraints重新編輯后,約束成功了,請問原因是什么?create_generated_clock在set_output_delay約束的簽名,有時候把鎖相環輸出的bufg改成no buffer但是生成的網表里仍然有,關閉再打開就沒了,但時序分析路徑卻有這個bug。

A2

是不是synthesized design沒有reload?如果synthesized design 已經是打開的情況下,修改設計重新synthesize,已經打開的synthesized design會提示需要reload,否則是修改之前的結果

如果發生約束沒有約束上的問題,可以查一下messages窗口里的critical warning或warning,看是否有提到關于這條約束的問題。

也可以在synthesized design或者implemented design的tcl console里,report_timing用-from -to指定路徑起始點來report下相應path看是如何分析的,可以從分析結果看下是path不存在還是約束有問題。

如果用edit constraints重新編輯并保存就好了,很可能是原來手寫的約束哪里有問題

原文標題:本周一問 | Vivado 的XDC設置輸出延時

文章出處:【微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131125
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71106

原文標題:本周一問 | Vivado 的XDC設置輸出延時

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado中IP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發表于 02-25 14:00 ?170次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    變頻器模擬輸出設置問題分析

    ?變頻器模擬輸出設置是工業自動化控制中常見的技術環節,其穩定性直接影響設備運行精度和系統可靠性。在實際應用中,模擬輸出異??赡苡捎布渲?、參數設置或外部干擾等多重因素導致,需結合具體現
    的頭像 發表于 01-24 07:34 ?161次閱讀

    vivado中常用時序約束指令介紹

    vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發表于 01-20 16:15 ?297次閱讀

    交流延時電源

    交流延時電源
    的頭像 發表于 12-25 12:57 ?332次閱讀
    交流<b class='flag-5'>延時</b>電源

    FPGA初學者求助

    是按照特權同學的教程來配置的,唯一的區別就是我的vivado版本為2025.1,請各位大佬救救我,附上配置文件和xdc文件,配置文件:*附件:DDR3 IP介紹與配置.pdf xdc文件內容(由于上傳不了.
    發表于 12-07 11:43

    vivado時序分析相關經驗

    vivado綜合后時序為例主要是有兩種原因導致: 1,太多的邏輯級 2,太高的扇出 分析時序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發表于 10-30 06:58

    VIVADO中對NICE進行波形仿真的小問題的解決

    分別如下圖 可以看到,輸出運算結果的pritnf函數被#ifdef所定義,所以我們如果想在VIVADO的控制臺看到輸出結果,要先在main.c中定義DEBUG_INFO,如下圖 這樣,將編譯后生成的.verilog文件再用
    發表于 10-27 06:41

    vcs和vivado聯合仿真

    我們在做參賽課題的過程中發現,上FPGA開發板跑系統時,有時需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado ip核的soc系統進行仿真。在這種情況下
    發表于 10-24 07:28

    Vivado浮點數IP核的一些設置注意點

    Vivado浮點數IP核的一些設置注意點 我們在vivado2018.3中使用了Floating-point(7.1)IP核,可以自定義其計算種類及多模式選擇。有時多種計算可以用同一個IP核實
    發表于 10-24 06:25

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發表于 08-30 14:22 ?1362次閱讀
    <b class='flag-5'>vivado</b>仿真時GSR信號的影響

    Vivado無法選中開發板的常見原因及解決方法

    對應的器件信息和約束文件(XDC),大大簡化工程初始化流程。然而,在某些情況下,我們可能會發現 Vivado 的界面中無法選中目標開發板,導致只能手動選擇器件。那么,遇到這種情況該如何處理呢?
    的頭像 發表于 07-15 10:19 ?1702次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發板的常見原因及解決方法

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.2 為例)。
    的頭像 發表于 05-19 14:22 ?1292次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結果

    STM32F030內部晶振怎么設置,內部晶振是延時函數怎么設置?

    STM32F030內部晶振怎么設置,內部晶振是延時函數怎么設置 使用STM32F030時沒使用內部晶振怎么設置,使用內部晶振時延時函數怎么
    發表于 04-23 07:45

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存在的約束文件,創建約束文件有兩種方式:Con
    的頭像 發表于 03-24 09:44 ?4828次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束

    使用STM32F030時沒使用內部晶振怎么設置,使用內部晶振時延時函數怎么寫?

    STM32F030內部晶振怎么設置,內部晶振是延時函數怎么設置 使用STM32F030時沒使用內部晶振怎么設置,使用內部晶振時延時函數怎么
    發表于 03-07 08:13