国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

深度解讀Vivado之Synthesis

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-06-01 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA設計里,設計仿真完成RTL代碼設計后便是交給設計套件進行綜合及布局布線。在綜合過程里,Vivado里提供的參數選項有點兒多,今天閑暇抽空梳理下。

-flatten_hierarchy

該參數提供三個可選項:

full:將我們整個設計層次打平,只保留頂層設計,對模塊間進行邊界優化(可以理解為我們整個設計被塞到一個Module里)。

none:完全保留設計原始層次,不執行任何邊界優化。該選項工具進行的優化最少,消耗的資源最多,層次保留最完整。

rebuild:在進行綜合時將原始設計打平,執行邊界優化,但將網表文件按照原始設計層次顯示。

對于在Verilog中使用的“keep_hierarchy”屬性優先級高于flatten_hierarchy。

gated_clock_conversion

ASIC中門控時鐘用的比較多,而在FPGA設計中,門控時鐘并不是專用時鐘模塊生成,而且Vivado并不會對門控時鐘插入BUFG,在設計中應極力避免。該選項可將門控時鐘信號轉換為使能信號,從而避免門控時鐘的使用。該選項存在三個參數:

off:不允許門控時鐘轉換。

on:允許門控時鐘轉換,Verilog里添加“gated_clocked”的門控時鐘將會自動轉換。

auto:Verilog中添加“gated_clocked”的門控時鐘或者工具檢測到門控時鐘而且有相應可用的時鐘約束選項時將進行門控時鐘轉換。

當門控時鐘負載較少且時鐘頻率并不高時可以適當使用門控時鐘,但建議手動插入BUFG。

-fanout_limit

該選項用于設定信號所能承受的最大負載。該選項對于設計中的控制信號,如置位,復位和使能信號是無效的。

-fanout_limit只是一個宏觀指導原則,并非強制命令。如果需要很明確的對某個信號降扇出,應使用MAX_FANOUT而不是-fanout_limit。

MAX_FANOUT可應用于RTL代碼中,也可應用于XDC中,優先級高于-fanout_limit。當需要控制扇出的寄存器與負載不在同一層次時,flatten_hierarchy不要設置為none模式,否則將會無法生效。

-directive

Vivado提供的一些優化策略:

RuntimeOptimized:執行較少的時序優化及RTL優化以降低運行時間。

AreaOptimized_high:執行常規面積優化,包括強制執行三進制加法器,在比較器中使用新閾值以使用進位鏈以及實現面積優化的多路復用器

AreaOptimized_medium:執行常規面積優化,包括更改控制集優化的閾值,強制執行三進制加法器,將推理的乘法器閾值降低到DSP模塊,將移位寄存器移入BRAM,在比較器中使用較低閾值以使用進位鏈,以及進行區域優化的MUX操作。

AlternateRoutability:通過算法提升路由能力(使用更少的MUXF和CARRYs)。

AreaMapLargeShiftRegToBRAM:檢測大型移位寄存器,并使用專用的Block RAM實現它們。

AreaMultThresholdDSP:減少DSP的推斷及使用。

FewerCarryChains:通過LUT使用降低進位鏈的使用。

-retiming

在不改變原始設計及功能時通過調整LUT和寄存器位置來進行時序優化調整。

-fsm_extraction

設定狀態機編碼方式,默認為auto,此時Vivado會自行決定最佳的編碼方式。

-keep_equivalent_registers

當勾選時,對于輸入的同源寄存器,綜合時將會被合成一個。如下例所示:

always@(posedge clk)begin rx《=a; ry《=a; r《=b; resa《=rx & r; resb《=ry^y;end

當該選項不勾選時,rx,ry將會被合并成一個寄存器。

-resource_shring

對算數運算符通過資源共享優化設計資源,有三個可選項:auto、on、off。設置為auto時,工具會根據時序要求進行調整。

-control_set_opt_threshold

觸發器的控制集由時鐘信號,復位/置位吸納后和使能信號構成,通常只有{clk,set/rst,ce}均相同的觸發器才可以被放在一個SLICE中。該選項將時鐘使能優化的閾值設置為較少的控制集。默認值為自動,這意味著該工具將根據目標設備選擇一個值。支持任何正整數值。

給定值是工具將控制集移入寄存器的D邏輯所需的扇出數量。如果扇出大于該值,則該工具嘗試使該信號驅動該寄存器上的control_set_pin。

-no_lc

使能該選項時,工具將不會嘗試LUT的整合。雖然LUT整合能夠降低LUT的使用,但也有可能導致布局布線擁塞。當“LUT as Logic”超過15%時,建議勾選該選項。

-no_slrextract -shreg_min_size

移位寄存器可以被綜合成LUT實現。-shreg_min_size用于管理移位寄存器是否映射為LUT,默認值為3.當移位寄存器的深度不超過-shereg_min_size時,最終采用移位寄存器實現,否則采用FF+LUT+FF形式實現。

-no_slrextract用于阻止工具將移位寄存器映射為LUT。優先級高于-shreg_min_size。

其他選項我們基本就用不上了,若需使用可參照ug901手冊。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 移位寄存器
    +關注

    關注

    4

    文章

    340

    瀏覽量

    23332
  • 觸發器
    +關注

    關注

    14

    文章

    2056

    瀏覽量

    63407
  • LUT
    LUT
    +關注

    關注

    0

    文章

    52

    瀏覽量

    13145
  • 代碼
    +關注

    關注

    30

    文章

    4968

    瀏覽量

    73970
  • xdc
    xdc
    +關注

    關注

    1

    文章

    24

    瀏覽量

    6163

原文標題:亂花漸欲迷人眼—Vivado之Synthesis

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado中IP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發表于 02-25 14:00 ?184次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    vivado中常用時序約束指令介紹

    vivado中,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發表于 01-20 16:15 ?317次閱讀

    vcs和vivado聯合仿真

    我們在做參賽課題的過程中發現,上FPGA開發板跑系統時,有時需要添加vivado的ip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado ip核的soc系統進行仿真。在這種情況下
    發表于 10-24 07:28

    Vivado中向FPGA的Flash燒錄e203的方法

    首先導入、并配置好項目,完成項目的綜合(SYNTHESIS)與實現(IMPLEMENTATION),查看有無錯誤與或警告信息,調整完成后,右鍵比特流生成(Generate Bitstream),選擇
    發表于 10-23 08:28

    HarmonyOSAI編程智能代碼解讀

    CodeGenie > Explain Code,開始解讀當前代碼內容。 說明 最多支持解讀20000字符以內的代碼片段。 使用該功能需先完成CodeGenie登錄授權。 本文主要從參考引用自HarmonyOS官方文檔
    發表于 09-02 16:29

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發表于 08-30 14:22 ?1372次閱讀
    <b class='flag-5'>vivado</b>仿真時GSR信號的影響

    Vivado無法選中開發板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發板(Evaluation Board)進行 FPGA 開發時,我們通常希望在創建工程時直接選擇開發板,這樣 Vivado 能夠自動配置
    的頭像 發表于 07-15 10:19 ?1707次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發板的常見原因及解決方法

    直播 | GB/T 45086與ISO11451標準深度解讀研討會筆記請查收!

    6月12日,《德思特GB/T 45086與ISO11451標準深度解讀》線上研討會圓滿結束。感謝大家的觀看與支持!在直播間收到一些觀眾的技術問題,我們匯總了熱點問題并請講師詳細解答,在此整理分享給大家,請查收!
    的頭像 發表于 06-18 11:06 ?1037次閱讀
    直播 | GB/T 45086與ISO11451標準<b class='flag-5'>深度</b><b class='flag-5'>解讀</b>研討會筆記請查收!

    瑞薩365 深度解讀

    技術架構、核心功能、行業影響及未來展望四個維度進行深度解讀: 一、技術架構:融合硬件與設計軟件的跨領域協作平臺 瑞薩365基于Altium 365云平臺構建,整合了瑞薩的半導體產品組合與Altium的設計工具鏈,形成從芯片選型到系統部署的全流程數字環境。其核心架構圍繞 五
    的頭像 發表于 06-06 09:58 ?2192次閱讀
    瑞薩365 <b class='flag-5'>深度</b><b class='flag-5'>解讀</b>

    蘋果A20芯片的深度解讀

    以下是基于最新行業爆料對蘋果A20芯片的深度解讀,綜合技術革新、性能提升及行業影響三大維度分析: 一、核心技術創新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用臺積電N2(第一代2納米
    的頭像 發表于 06-06 09:32 ?3730次閱讀

    ARM Mali GPU 深度解讀

    ARM Mali GPU 深度解讀 ARM Mali 是 Arm 公司面向移動設備、嵌入式系統和基礎設施市場設計的圖形處理器(GPU)IP 核,憑借其異構計算架構、能效優化和生態協同,成為全球移動
    的頭像 發表于 05-29 10:12 ?4326次閱讀

    Arm 公司面向 PC 市場的 ?Arm Niva? 深度解讀

    面向 PC 市場的 ? Arm Niva ? 深度解讀 ? Arm Niva ? 是 Arm 公司為 PC 市場推出的核心計算平臺,屬于其“平臺優先”戰略的關鍵布局。作為 ? Arm 計算
    的頭像 發表于 05-29 09:56 ?1635次閱讀

    Arm 公司面向移動端市場的 ?Arm Lumex? 深度解讀

    面向移動端市場的 ? Arm Lumex ? 深度解讀 ? Arm Lumex ? 是 Arm 公司面向移動設備市場推出的新一代計算平臺,隸屬于其“平臺優先”戰略的核心布局。作為 ? Arm 計算
    的頭像 發表于 05-29 09:54 ?4379次閱讀

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.2 為例)。
    的頭像 發表于 05-19 14:22 ?1294次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結果

    英偉達Cosmos-Reason1 模型深度解讀

    。以下從技術架構、訓練策略、核心能力及行業影響四方面展開深度解讀: Cosmos-Reason 1:從物理 AI 常識到具體決策 物理 AI 系統需要感知、理解和執行物理世界中的復雜作。在本文中,我們提出了 Cosmos-Reason1 模型,該模型可以理解物理世界并通過
    的頭像 發表于 03-29 23:29 ?2989次閱讀