国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

先進工藝節點下的芯片設計需考慮更多變量

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2021-05-06 11:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

性能、功耗和面積 (PPA) 目標受多個靜態指標影響,包括時鐘和數據路徑時序、版圖規劃以及特定電壓水平下的功耗。這些指標會進一步推動技術庫的表征,設計優化和簽核收斂。

先進工藝節點設計,尤其是高性能計算 (HPC) 應用,對PPA提出更高要求,驅動著開發者們不斷挑戰物理極限。

追求更優PPA

隨著功耗和性能指標不斷變化,先進工藝節點下的芯片設計需要考慮更多變量。動態或翻轉功耗已經成為功耗優化的重點。盡管降低工作電壓可以直接降低動態功耗,但通常而言,工作電壓在設計流程中始終都是一項靜態指標。先進工藝節點下,更高的單元和功耗密度導致降低電壓水平的難度增加,而更低的電壓對于實現更低的每瓦性能至關重要。因此,PPA的優化可以從功耗入手。

在時序方面,可以采用靜態時序分析 (STA) 來分析每條時序路徑,并根據頻率對每條路徑進行檢查。由于先進工藝節點具有明顯的易變性,特別是在低電壓狀態下,這就需要分析因易變性引起的潛在性能瓶頸。通過確定所有關鍵路徑的統計相關性可以找出這些瓶頸,從而避免過度補償,同時改善PPA。因此,PPA的優化也體現在時序性能方面。

利用PrimeShield優化PPA

2017年,PrimeTime開發了經過代工廠認證的先進電壓調節技術,使開發者能夠在大范圍電壓區間內,對任一電壓進行精確分析。開發者能夠“掃描”電壓范圍,在不同的電壓水平下試運行相同的設計方案,并最終找到最優的PPA或每瓦性能目標。盡管PrimeTime解決方案準確且有效,但掃頻過程耗時較長,且需要消耗大量資源。

快速發展至今,為滿足客戶的需求,PrimeShield擴展了PrimeTime的核心技術,并引入了一種新的PPA簽核分析類型—— Vmin。Vmin表示在設計中,為滿足性能要求而為每個單元或每條路徑所配置的最低電壓。通過這種簽核分析,開發者可以高效地查明電壓瓶頸,以增強IR壓降的魯棒性,推動電壓裕量的均勻性,并找到可直接微調的工作電壓。可變電壓可作為一項PPA優化指標。

PrimeShield還創新性地采用了PrimeTime簽核的核心引擎作為快速統計引擎。利用機器學習技術,PrimeShield解決方案可在幾分鐘內完成對關鍵時序路徑執行快速蒙特卡洛統計仿真,而傳統統計仿真需耗費數天或數周時間。

通過統計相關性建模進行設計變量分析,這項技術已經獲得了專利,現在已無需受制于門級數量,可以對數十億門級的大型SoC進行分析和優化。統計性能瓶頸分析也已經成為一項可優化PPA的指標。

利用Fusion Compiler優化PPA

Fusion Compiler是業界唯一的數字設計實現解決方案,可在實現和優化PPA過程中部署新思科技最值得信任的黃金簽核解決方案。Fusion Compiler獨特的Advanced Fusion技術可無縫實現任何新的簽核分析,而不產生延時。

通過將簽核的精確分析與簽核驅動的強大優化技術相結合,Fusion Compiler 和PrimeShield重新定義了SoC先進工藝節點的PPA收斂和簽核,為PPA的優化提供助力,提升了PPA曲線,并提高了SoC設計的每瓦性能。Vmin分析和優化功能在實際應用中表現優異,可使總功耗降低15%,同時Vmin還可滿足超級過載條件,顯著提高標準操作模式中的每瓦性能。

原文標題:Fusion Compiler+PrimeShield,實現先進工藝芯片設計的最佳PPA

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    463

    文章

    54010

    瀏覽量

    466073
  • PPA
    PPA
    +關注

    關注

    0

    文章

    21

    瀏覽量

    7807

原文標題:Fusion Compiler+PrimeShield,實現先進工藝芯片設計的最佳PPA

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    濕法清洗和干法清洗,哪種工藝更適合先進制程的硅片

    先進制程的硅片清洗工藝中,濕法清洗與干法清洗各有技術特性,適配場景差異顯著,并不存在絕對的“最優解”,而是需要結合制程節點、結構復雜度、污染物類型等核心需求綜合判斷。以下從技術特性、制程適配性
    的頭像 發表于 02-25 15:04 ?140次閱讀
    濕法清洗和干法清洗,哪種<b class='flag-5'>工藝</b>更適合<b class='flag-5'>先進</b>制程的硅片

    SST固態變壓器多變量強耦合控制策略的非線性非穩態問題的對策

    固態變壓器(SST)作為連接高壓電網與交直流負載的樞紐,通常包含整流、隔離DC-DC(如DAB雙有源橋)和逆變等多級拓撲。這種復雜的結構導致其控制面臨**“多變量強耦合” (如交直流解耦、有功無功
    的頭像 發表于 02-24 16:19 ?329次閱讀
    SST固態變壓器<b class='flag-5'>多變量</b>強耦合控制策略的非線性非穩態問題的對策

    如何規范用、但不濫用局部變量(Local Variable)

    。 另外:屬性節點鏈式多屬性(串聯多個屬性節點)會顯著累積開銷。 經驗排序(常見場景的“通?!笨斓铰?線傳遞(Wire)/移位寄存器最快、最確定 局部變量(尤其只讀) 屬性
    發表于 02-04 08:42

    0.2nm工藝節點的背后需要“背面供電”支撐

    實現0.2nm工藝節點。 ? 而隨著芯片工藝節點的推進,芯片供電面臨越來越多問題,所以近年英特爾
    的頭像 發表于 01-03 05:58 ?7942次閱讀

    芯片變“系統”:先進封裝如何重寫測試與燒錄規則

    先進封裝推動芯片向“片上系統”轉變,重構測試與燒錄規則。傳統方案難適用于異構集成系統,面臨互聯互操作性、功耗管理、系統級燒錄等挑戰。解決方案升級為系統驗證思維,包括高密度互連檢測、系統級功能測試
    的頭像 發表于 12-22 14:23 ?404次閱讀

    選擇加密算法時考慮哪些因素?

    芯源半導體安全芯片的硬件加密引擎支持多種國際通用加密算法,在實際為物聯網設備選擇加密算法時,考慮哪些因素?
    發表于 11-17 07:43

    AI如何重塑模擬和數字芯片工藝節點遷移

    工藝技術的持續演進,深刻塑造了當今的半導體產業。從早期的平面晶體管到鰭式場效應晶體管(FinFET),再到最新的全環繞柵極(GAA)架構,每一代新工藝節點都為顯著改善功耗、性能和芯片
    的頭像 發表于 10-24 16:28 ?1399次閱讀
    AI如何重塑模擬和數字<b class='flag-5'>芯片</b><b class='flag-5'>工藝</b><b class='flag-5'>節點</b>遷移

    如何選擇適合特定制程節點的清洗工藝

    選擇適合特定制程節點的清洗工藝是一個綜合性決策過程,結合半導體制造中的材料特性、污染物類型、設備兼容性及良率要求等因素動態調整。以下是關鍵考量維度和實施策略: 一、明確工藝目標與核心
    的頭像 發表于 10-22 14:47 ?359次閱讀

    芯片鍵合工藝技術介紹

    在半導體封裝工藝中,芯片鍵合(Die Bonding)是指將晶圓芯片固定到封裝基板上的關鍵步驟。鍵合工藝可分為傳統方法和先進方法:傳統方法包
    的頭像 發表于 10-21 17:36 ?2547次閱讀
    <b class='flag-5'>芯片</b>鍵合<b class='flag-5'>工藝</b>技術介紹

    目前最先進的半導體工藝水平介紹

    當前全球半導體工藝水平已進入納米級突破階段,各大廠商在制程節點、材料創新、封裝技術和能效優化等方面展開激烈競爭。以下是目前最先進的半導體工藝水平的詳細介紹: 一、制程
    的頭像 發表于 10-15 13:58 ?2015次閱讀

    先進封裝中的TSV分類及工藝流程

    前面分享了先進封裝的四要素一分鐘讓你明白什么是先進封裝,今天分享一先進封裝中先進性最高的TSV。
    的頭像 發表于 07-08 14:32 ?4116次閱讀
    <b class='flag-5'>先進</b>封裝中的TSV分類及<b class='flag-5'>工藝</b>流程

    AI芯片封裝,選擇什么錫膏比較好?

    在AI芯片封裝中,選擇適合的錫膏綜合考慮芯片功率密度、封裝工藝、可靠性要求及散熱性能。基于行業技術趨勢與材料特性,以下錫膏類型更具優勢:
    的頭像 發表于 06-05 09:18 ?1233次閱讀
    AI<b class='flag-5'>芯片</b>封裝,選擇什么錫膏比較好?

    概倫電子先進高速FastSPICE仿真器NanoSpice Pro X介紹

    為了滿足工藝節點的演進和設計裕度的降低所帶來的更高精度要求,NanoSpice Pro X采用自適應雙引擎技術,無縫集成先進FastSPICE引擎和高精度NanoSpiceX模擬引擎,以確保高模擬
    的頭像 發表于 04-23 15:13 ?1037次閱讀
    概倫電子<b class='flag-5'>先進</b>高速FastSPICE仿真器NanoSpice Pro X介紹

    華大九天版圖寄生參數分析工具Empyrean ADA介紹

    在集成電路設計中,寄生參數是決定芯片性能的關鍵因素之一,尤其是在先進工藝節點,其影響愈發顯著,甚至可能成為影響
    的頭像 發表于 04-19 11:31 ?1958次閱讀
    華大九天版圖寄生參數分析工具Empyrean ADA介紹

    先進封裝工藝面臨的挑戰

    先進制程遭遇微縮瓶頸的背景先進封裝朝著 3D 異質整合方向發展,成為延續摩爾定律的關鍵路徑。3D 先進封裝技術作為未來的發展趨勢,使芯片
    的頭像 發表于 04-09 15:29 ?1267次閱讀