国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx 7系列FPGA SelectIO信號設計

FPGA之家 ? 來源:FPGA技術實戰 ? 作者:FPGA技術實戰 ? 2021-03-12 13:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們介紹FPGA SelectIO信號設計。本章提供了選擇I/O標準、拓撲結構和終端的一些策略,并為更詳細的決策和驗證提供了仿真和測量方面的指導。

在許多情況下,系統的高級方面(其他設備選擇或標準支持)定義了要使用的I/O接口。在沒有定義這些約束的情況下,由系統設計者選擇I/O接口標準,并根據設計的目的對其進行優化系統。文章包含以下部分:

接口類型

單端信號

1.接口類型

為了更好地處理各種接口類型的細節,有必要首先將接口劃分為多個類別。分為兩個相關部分:

單端接口與差分接口

單數據速率(SDR)接口與雙數據速率(DDR)接口

1.1 單端信號VS差分接口

傳統的數字邏輯使用單端信令——一種傳輸信號并假定驅動器接收器共用GND的約定。在單端接口中,信號的斷言(無論是高還是低)是基于其相對于固定電壓閾值的電壓電平,該閾值參考GND。當信號電壓高于VIH閾值時,該狀態被視為高。當信號的電壓低于VIL閾值時,該狀態被認為是低的。TTL是單端I/O標準的一個常見示例。

為了達到更高的接口速度和增加噪聲容限,一些單端I/O標準依賴于精確的專用本地參考電壓而不是GND。HSTL和SSTL是依賴VREF來解析邏輯電平的I/O標準的例子。

VREF可以看作是一個固定的比較器輸入。 高性能接口通常利用差分信號——一種傳輸兩個相互引用的互補信號的約定。在差分接口中,信號的斷言(無論是高還是低)是基于兩個互補信號的相對電壓電平。當P信號的電壓高于N信號的電壓時,該狀態被認為是高的。當N信號的電壓高于P信號的電壓時,該狀態被認為是低的。通常P和N信號具有相似的擺動,并且具有高于GND的共模電壓(盡管情況并非總是如此)。LVDS是差分I/O標準的一個常見示例。

1.2 SDR VS DDR接口

單數據速率(SDR)和雙數據速率(DDR)接口之間的區別與總線的數據信號與該總線的時鐘信號之間的關系有關。在軟件無線電系統中,數據只記錄在接收設備的輸入觸發器上,在時鐘的上升沿或下降沿。一個完整的時鐘周期相當于一個位時間。在DDR系統中,數據在時鐘上升沿和下降沿的接收設備的輸入觸發器上記錄。一個完整的時鐘周期相當于兩位時間。

SDR和DDR的區別與攜帶信號的I/O標準是單端還是差分無關。單端接口可以是SDR或DDR,差分接口也可以是SDR或DDR。

圖1、SDR VS DDR接口

2.單端信號

7系列FPGA I/O中提供了多種單端I/O標準。有關支持的I/O標準的完整列表以及每種標準的詳細信息,請參閱UG471:7系列FPGA SelectIO資源用戶指南的“SelectIO資源”一章。該章末尾的表格總結了每個支持的I/O標準,哪些標準支持DRIVE和SLEW屬性、雙向緩沖區以及DCI選項。它還描述了高性能(HP)和高范圍(HR)I/O組支持哪些I/O標準。

2.1 模式和屬性

有些I/O標準只能在單向模式下使用,有些則可以在雙向模式或單向模式下使用。 一些I/O標準具有控制驅動器強度和轉換速率的屬性,以及弱上拉或下拉和弱保持電路(不打算用作并行終端)的存在。驅動強度和轉換率可用于調整接口以獲得足夠的速度,同時不過度驅動信號。弱上拉、弱下拉和弱保持器可用于確保浮動或3狀態信號的已知或穩定水平。

《UG471,7系列FPGA選擇資源用戶指南》的“選擇資源”一章介紹了哪些標準支持這些屬性。有關詳細信息,請參閱本用戶指南信息。 LVCMOS,當設置為6mA驅動和快速轉換時,具有接近50Ω的近似輸出阻抗,可以用作受控阻抗驅動器的粗略近似值。弱驅動器與傳輸線的阻抗匹配是近似的,并且隨電壓和溫度的變化而變化。LVDCI和HSLVDCI,真正的控制阻抗驅動器,是自適應的,保持更接近的阻抗匹配,并保持恒定的過電壓和溫度。

2.2 輸入閾值

單端標準的輸入電路分為兩類:具有固定輸入閾值的電路和具有由VREF電壓設置的輸入閾值的電路。使用VREF有三個優點:

允許更嚴格地控制輸入閾值水平

它消除了閾值參考對GND的依賴

它允許輸入閾值更接近,從而減少了輸入接收器處信號電壓大幅度擺動的需要

a15aa3c4-82f4-11eb-8b86-12bb97331649.jpg

圖2、常用電平標準閾值

舉例兩個1.8V I/O標準:LVCMOS18和SSTL18 Class 1。1.8V LVCMOS的閾值設置為0.63V和1.17V(需要接收器處的信號至少擺動540mV以進行邏輯轉換)。SSTL18等級1的閾值設置為VREF–0.125V和VREF+0.125V,或標稱VREF為0.9V,設置為0.775V和1.025V(要求接收器處的信號至少擺動250 mV,以進行邏輯轉換)。所需的較小擺動允許在整個鏈路中進行更高頻率的操作。驅動器的較小擺幅意味著需要較少的瞬態電流來降低直流功率。

使用VREF的缺陷是,只要在需要VREF電源的Bank中使用I/O標準,Bank的多功能VREF引腳就不能用作I/O。但是,對于7系列器件,可以使用多功能VREF引腳提供參考電壓,也可以選擇使用內部VREF功能在內部生成參考電壓。有關內部VREF的更多詳細信息,請參閱UG471,7系列FPGA選擇用戶指南。有關VREF去耦和所有其他電源去耦的更多信息,請參閱第2部分配電系統。

2.3 拓撲和端接

拓撲通常指接口中驅動器、接收器、互連和終端的布置。在單向拓撲中使用的技術不同于在雙向拓撲中使用的技術,因此對它們進行分開介紹。選擇符合標準(SSTL、LVCMOS等等)可以根據標準的字母(由EIA/TIA或JEDEC等標準機構發布)使用,也可以與來自另一標準或混合I/O的驅動程序或接收器混合和匹配。

I/O標準規范可以定義接收器的VIL和VIH等限制,也可以定義每個方面包括驅動器阻抗和轉換速率、PCB走線長度和拓撲結構、無源終端的值和位置、接收設備的最大輸入電容,甚至最大輸入電容數接收器。有許多關于拓撲和終端的設計策略,這些策略影響了接口的信號完整性。通過仿真和測量驗證每個接口的信號完整性是非常重要的。端接通常指用于保持接口中信號完整性的阻抗匹配或阻抗補償裝置。雖然許多類型的元件可用作終端(如電阻器、電容器、二極管),但本討論僅限于電阻終端。一般來說,電容器和二極管端接技術更為復雜。

2.3.1 單端拓撲和端接

單向拓撲的包括點到點和多點拓撲。點對點拓撲有一個驅動器和一個接收器,而多點拓撲有一個驅動器和多個接收器。拓撲是點對點還是多點定義了接口的重要方面,這些方面決定了哪些終止策略是合適的,哪些是不合適的。1.單端點對點拓撲最簡單的單向拓撲是點對點形式。也就是說,有一個驅動器和一個接收器。終端(如有)可包括接收器處的并聯終端(圖1)、驅動器處的串聯終端(圖2)或受控阻抗驅動器(圖3和圖4)。始終使用IBIS模擬來確定這些終端的最佳電阻值、VTT電壓電平和VRN/VRP參考電阻。

a1c9eb94-82f4-11eb-8b86-12bb97331649.jpg

圖3、并行端接單向點對點拓撲

a20052a6-82f4-11eb-8b86-12bb97331649.png

圖4、串聯端接單向點對點拓撲

a241b7d2-82f4-11eb-8b86-12bb97331649.jpg

圖5、DCI控制阻抗驅動器單向點對點拓撲

a26f8838-82f4-11eb-8b86-12bb97331649.png

圖6、 弱驅動,單向點對點拓撲

通常,并聯電阻終端(RP)的值等于其終端傳輸線的特性阻抗(Z0)。串聯電阻終端(RS)的值等于傳輸線(Z0)的特性阻抗減去它們所連接的驅動器(RO)的輸出阻抗。對受控阻抗驅動器進行調諧,以使驅動器輸出阻抗(RO)等于其終端傳輸線的特性阻抗(Z0)。 假設傳輸線的特性阻抗為50Ω,驅動器輸出阻抗(RO)為25Ω,則25Ω串聯終端(圖4)或50Ω并聯終端(圖3)是合適的。受控阻抗驅動器,無論是用DCI還是用弱LVCMOS驅動器實現,其大小應為50Ω的輸出阻抗(RO,圖5)。對于DCI,這對應于等于50Ω的VRN和VRP電阻器。6 mA至8 mA驅動強度的弱LVCMOS驅動器的輸出阻抗約等于50Ω(圖6)。

通常,當VTT(連接到并聯端接電阻器的電壓源)等于信號電壓的一半時,并聯端接具有最佳性能。對于2.5V信號(VCCO=2.5V),VTT理想情況下為1.25V。在該電壓不可用的情況下,可以使用戴維南并聯終端。戴維南并聯終端由一個分壓器組成,其并聯等效電阻(RPEQ)等于傳輸線的特性阻抗(大多數情況下為50Ω)。分壓點設計為VTT。圖7顯示了由2.5V VCCO供電的戴維南并聯終端,由兩個100Ω電阻器組成,產生1.25V的VTT和50Ω的并聯等效電阻(RPEQ)。

并聯端接可能不如串聯端接或受控阻抗驅動器理想,因為它會消耗更多的功率。這種權衡必須與其他權衡權衡,以確定接口的最佳終端拓撲。

a2a88a34-82f4-11eb-8b86-12bb97331649.jpg

圖7、戴維南并聯終端

表1列出了可用于單向點到點拓撲的I/O接口類型示例。

a2eed1ec-82f4-11eb-8b86-12bb97331649.png

表1、可用于單向點到點拓撲的I/O接口類型示例 LVTTL和LVCMOS沒有明確任何規范的端接方法。驅動器處的串聯端接或接收器處的并聯端接都是合適。

LVDCI隱式使用受控阻抗驅動器端接,在接收器不需要任何形式的端接。

每I/O標準對終端技術有不同的要求。在某些情況下,I/O標準的規范可以嚴格定義終端拓撲。具有特定終端要求的標準示例是HSTL。HSTL I類是一種單向I/O標準,建議在接收器處進行并行端接。在HSTL I級的情況下,終端電壓VTT定義為電源電壓VCC的一半。

設計人員最終可以選擇完全不使用終端,或者使用不同的終端,例如驅動程序處的串聯終端。在給定的系統中,這種選擇可能是有利的,原因有很多。由設計人員通過模擬和測量驗證接收器處的信號完整性是否足夠。 SSTL標準對終端拓撲沒有嚴格的要求。相反,JEDEC規范提供了通常使用的拓撲圖的示例端接技術。UG471,7系列FPGA SelectIO Resources用戶指南的“SelectIO Resources”一章為每個I/O標準(包括SSTL標準)提供了示例終止技術,目的是為考慮提供一個良好的起點。與HSTL類似,最終由設計者通過模擬和測量來驗證接收器處的信號完整性是否足夠。2.單向多點拓撲

在更復雜的拓撲中,一個驅動器可以驅動多個接收器。接收器代表必須由單個傳輸線短接線饋電的負載。從信號完整性的角度來看,在這種情況下使用的最佳拓撲是一條長傳輸線,驅動器在一端,平行終端在另一端,接收器通過中間的短線連接到主記錄道。這種拓撲通常被稱為飛越多點拓撲(flyby multi-drop)。

這種拓撲有兩個關鍵方面。第一種是在傳輸線的遠端存在一個并聯終端端接。不得在驅動器或受控阻抗驅動器處使用串聯終端。并行端接是該拓撲唯一適用的端接類型。第二個關鍵方面是每個接收器的連接短截線的長度。這些必須保持短:長度不超過信號上升時間的一小部分。當典型信號上升時間為600 ps時,應使用長度不超過700 ps/4=150 ps或0.9英寸(22.86 mm)的短截線。隨著短截線變長,它們對沿傳輸線傳輸的信號呈現較大的阻抗不連續性,并且可以支持顯著的反射。

這些阻抗的不連續性破壞了信號。隨著負載數量的增加和存根長度的增加,信號已損壞到不再可用的程度。 不建議使用星形拓撲圖。設計具有良好信號完整性的星狀拓撲所涉及的限制超出了本文件的范圍。 如單向點對點拓撲圖所述,理想的并聯電阻終端的值等于其終端傳輸線的特性阻抗。當VTT等于信號電壓的一半時,可獲得最佳性能,當此電壓不可用時,建議使用戴維南并聯終端,如前一節所述。 圖8顯示了由VCCO供電的戴維南并聯終端,由兩個100Ω電阻器組成,產生VCCO/2的VTT和50Ω的并聯等效電阻。該圖顯示了一個驅動器(LVCMOS驅動器)和四個驅動器的拓撲結構接受者司機在左邊,接收器間隔在50Ω傳輸線的中間點,兩個100Ω電阻器的戴維南并聯終端位于右側。

a3205e7e-82f4-11eb-8b86-12bb97331649.jpg

圖8、基本多點拓撲 主傳輸線應盡可能短。對于大多數I/O標準,只要保持精確的跟蹤阻抗并避免串擾源,最長可達20英寸或以上的長度是可行的。主傳輸線路中間段的長度不必相等。它們的相對長度可以是任意的。沿著主傳輸線的不同點的接收器接收具有不同延遲量的信號,但是所有信號上升時間都是相似的。 從主傳輸線延伸到各個接收器的短截線必須盡可能短。這些存根越長,接收到的波形就越損壞。需要仿真和測量來評估各個接收機的信號完整性。

表2列出了可用于單向多點拓撲的I/O接口類型示例。

a36558da-82f4-11eb-8b86-12bb97331649.jpg

表2、可用于單向多點拓撲的I/O接口類型示例

LVTTL和LVCMOS沒有指定明確的端接方法。在長T型線末端并聯端接是一種合適的端接方法。

2.3.2 雙向拓撲和端接

雙向拓撲包括點到點和多點拓撲。點對點拓撲結構有兩個收發器(驅動器和接收器共用一個設備管腳),而多點拓撲結構可以有多個收發器。拓撲是點對點還是多點定義了接口的重要方面,這些方面決定了哪些終止策略是合適的,哪些是不合適的。1.雙向點對點拓撲

最簡單的雙向拓撲是點對點拓撲。也就是說,有兩個收發器通過傳輸線連接。因為雙向接口需要在兩個方向上都同樣良好地工作,所以拓撲的對稱性是可取的。雖然非對稱拓撲可以設計為具有相當好的信號完整性,但確保良好信號完整性的最簡單方法是保持拓撲對稱。

因此,鏈路一側使用的任何終端也應在鏈路的另一側使用。串聯終端(圖10)很少適用于雙向接口,因為接收收發器的串聯電阻器會衰減輸入信號。并行端接(圖9)幾乎總是在兩種情況下都能獲得更好的信號電平接收器。受控-阻抗驅動器,無論是以弱LVCMOS驅動器的形式粗略地控制,還是以LVDCI或HSLVDCI的形式自適應地控制,都可以獲得如圖11、圖12所示的良好效果,以及圖13(使用低驅動強度LVCMOS驅動器實現)。始終使用IBIS模擬來確定這些終端的最佳終端電阻值、VTT電壓電平和VRN/VRP參考電阻值。

a394b1e8-82f4-11eb-8b86-12bb97331649.jpg

圖9、并行端接雙向點到點拓撲

a3d51ac6-82f4-11eb-8b86-12bb97331649.jpg

圖10、串聯端接雙向點到點T拓撲:不推薦

a4631fb0-82f4-11eb-8b86-12bb97331649.jpg

圖11、DCI控制阻抗雙向點到點拓撲

a4c0b4d6-82f4-11eb-8b86-12bb97331649.jpg

圖12、HSLVDCI控制阻抗驅動器雙向點到點拓撲

a52f07e2-82f4-11eb-8b86-12bb97331649.png

圖13、“弱驅動”雙向點對點拓撲 通常,并聯電阻終端(RP)的值等于其終端傳輸線的特性阻抗Z0。有些接口,如DDR2內存接口,使用75Ω終端電阻而不是50Ω,以打開數據眼圖。在這種情況下,取舍是眼睛高度與阻抗不連續的少量信號反射。受控阻抗驅動器通常進行調諧,以便驅動器輸出阻抗(RO)等于其端接傳輸線的特性阻抗(Z0)。 假設傳輸線的特性阻抗為50Ω,驅動器輸出阻抗為25Ω,50Ω并聯終端是合適的(圖9)。無論是使用DCI還是使用弱LVCMOS驅動器實現的可控阻抗驅動器,其大小應為50Ω的輸出阻抗(RO)。使用受控阻抗驅動器的一個例子是LVDCI15 I/O標準。通過使用50Ω外部精密電阻器放置在該組的VRN和VRP引腳上,該組的受控輸出阻抗將為50Ω。

如果VRN和VRP引腳上已經需要100Ω電阻器(用于創建等于50Ω的戴維南等效分裂終端電路),并且同一組中需要50Ω受控阻抗驅動器,則可以使用“DIV2”版本的驅動器來實現,如LVDCI_15 I/O(圖11和圖3-12)。6 mA至8 mA驅動強度的弱LVCMOS驅動器的輸出阻抗約等于50Ω(圖13)。 當VTT(連接到并聯端接電阻器的電壓源)等于信號電壓的一半時,并聯端接具有最佳性能,因為這通常是數據眼的中心電壓。對于2.5V信號(VCCO=2.5V),VTT理想情況下為1.25V。在該電壓不可用的情況下,建議使用戴維南并聯終端。戴維南并聯終端由一個分壓器組成,其并聯電阻等于傳輸線的特性阻抗(大多數情況下為50Ω)。

分壓點設計為VTT。圖14說明了由2.5V VCCO供電的戴維南并聯終端,由兩個100Ω電阻器組成,產生1.25V的VTT和50Ω的并聯等效電阻(RPEQ)。 并聯端接可能不如串聯端接或受控阻抗驅動器理想,因為它會消耗更多的功率。這種權衡必須與其他權衡權衡,以確定接口的最佳終止拓撲。

a568ac04-82f4-11eb-8b86-12bb97331649.jpg

圖14、戴維南并聯終端(雙向點對點拓撲)

表3列出了可用于雙向點拓撲的I/O接口類型示例。

表3、雙向點對點I/O拓撲的I/O接口類型示例

LVTTL和LVCMOS沒有指定任何規范的終止方法。對于雙向接口,不建議使用串聯端接。然而,并行終止和弱驅動都是合適的。 LVDCI和HSLVDCI都隱式地使用受控阻抗驅動端接。 HSTL Class II規定了兩個收發器的并行終端。終端電壓VTT定義為電源電壓VCCO的一半。設計者可以選擇完全不使用終端或使用不同的終端。由設計人員通過模擬和測量驗證接收器處的信號完整性是否足夠。 STL的JEDEC規范提供了串聯端接和并聯端接的示例。終端電壓VTT定義為電源電壓VCCO的一半。雖然規范文件提供了描述驅動器串聯端接的示例,但需要注意的是,這樣做的目的是試圖使驅動器的阻抗與傳輸線的阻抗相匹配。

由于7系列FPGA SSTL驅動器的目標輸出阻抗接近40–50Ω,因此無需任何外部源串聯終端即可實現更好的信號完整性。在可能的情況下,考慮使用3態DCI I/O標準(“T_DCI”)是一個更好的起點,該標準提供僅當輸出緩沖器處于3態時才存在的內部并行終端電阻器。設計者應通過仔細的模擬和測量,在接口(通常為DRAM ICs)和終端拓撲中,仔細選擇7系列設備的I/O標準、驅動器強度和其他設備的模上終端(ODT)選項。有關可用I/O標準和選項的更多詳細信息,請參閱UG471,7系列FPGA SelectIO用戶指南。2.2 雙向多點拓撲

在更復雜的拓撲中,多點總線中的任何收發器都可以發送到所有其他收發器。通常這些拓撲只能以非常慢的時鐘速率運行,因為它們只支持非常慢的信號上升時間(10 ns到50 ns)。雖然在某些情況下有用,但缺點通常大于好處。設計這些具有良好信號完整性的拓撲所涉及的限制超出了本文件的范圍。

原文標題:Xilinx 7系列FPGA PCB設計指導(三)

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22412

    瀏覽量

    636330
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424295
  • Xilinx
    +關注

    關注

    73

    文章

    2200

    瀏覽量

    131141

原文標題:Xilinx 7系列FPGA PCB設計指導(三)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Xilinx FPGA中IDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix
    的頭像 發表于 02-26 14:41 ?2799次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設計

    (Shinshu University)研究團隊的最新設計中,一個專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個 LUT + 2 個 CARRY4
    的頭像 發表于 11-17 09:49 ?3471次閱讀
    使用<b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的四位乘法器設計

    Xilinx FPGA串行通信協議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統設計中關鍵的串行通信協議。介紹了它們的特性、優勢和應用場景
    的頭像 發表于 11-14 15:02 ?2535次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協議介紹

    請問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-
    發表于 11-11 07:44

    開源RISC-V處理器(蜂鳥E203)學習(二)修改FPGA綜合環境(移植到自己的Xilinx FPGA板卡)

    ,所以我喜歡折騰,因為折騰迫使我不斷去解決問題,在解決問題的過程中會思考很多細節,而且印象更加深刻。當然這是我個人的學習方法。 如果手上有XilinxFPGA板卡,可以一起學習一下怎么將e203
    發表于 10-31 08:46

    【TES600】青翼凌云科技基于XC7K325T與TMS320C6678的通用信號處理平臺

    Xilinx的Kintex-7系列FPGA XC7K325T作為協處理單元,具有1個FMC子卡接口,具有4路SFP+萬兆光纖接口,具有2路R
    的頭像 發表于 10-21 16:13 ?1011次閱讀
    【TES600】青翼凌云科技基于XC<b class='flag-5'>7</b>K325T與TMS320C6678的通用<b class='flag-5'>信號</b>處理平臺

    【VPX650 】青翼凌云科技基于 VPX 系統架構的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統架構的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片 Xilinx 的 Virtex Ultra
    的頭像 發表于 10-16 10:48 ?638次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統架構的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶<b class='flag-5'>信號</b>處理平臺

    【VPX637】青翼凌云科技基于 XCKU115 FPGA+ZU15EG MPSOC 的 6U VPX 雙 FMC 接口通用信號處理平臺

    VPX637 是一款基于 6U VPX 總線架構的通用實時信號處理平 臺,該平臺采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA (XCKU115-
    的頭像 發表于 09-01 14:10 ?815次閱讀
    【VPX637】青翼凌云科技基于 XCKU115 <b class='flag-5'>FPGA</b>+ZU15EG MPSOC 的 6U VPX 雙 FMC 接口通用<b class='flag-5'>信號</b>處理平臺

    【 VPX638】青翼凌云科技基于KU115 FPGA+C6678 DSP的6U VPX雙FMC接口通用信號處理平臺

    VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號處理平臺,該平臺采用一片Xilinx的Kintex UltraScale系列
    的頭像 發表于 09-01 13:42 ?711次閱讀
    【 VPX638】青翼凌云科技基于KU115 <b class='flag-5'>FPGA</b>+C6678 DSP的6U VPX雙FMC接口通用<b class='flag-5'>信號</b>處理平臺

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設計原理圖時需要注意的一些事項,比如fl
    的頭像 發表于 08-30 14:35 ?1.1w次閱讀
    一文詳解<b class='flag-5'>xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>配置技巧

    Zynq-7000 SoC與7系列設備內存接口解決方案數據手冊

    關于 AMD/Xilinx 7系列FPGA存儲器接口解決方案(UG586) 的用戶指南,其主要內容和技術要點可概括如下:1. 文檔定位與核心內容定位:該文檔是
    發表于 07-28 16:17 ?3次下載

    XILINX XCZU67DR FPGA完整原理圖

    電子發燒友網站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發表于 05-30 15:29 ?26次下載

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實現高效的移位寄存器(Shift Register)。該 IP 核利用
    的頭像 發表于 05-14 09:36 ?1076次閱讀

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發表于 04-24 11:29 ?2618次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    Altera Agilex 7 M系列FPGA正式量產出貨

    近日,全球 FPGA 創新技術領導者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產出貨,這是現階段業界領先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5
    的頭像 發表于 04-10 11:00 ?1435次閱讀