国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

避免PCB中出現(xiàn)串?dāng)_的方法

GLeX_murata_eet ? 來源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2021-03-11 14:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高速PCB設(shè)計(jì)的學(xué)習(xí)過程中,串?dāng)_是一個(gè)需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號(hào)線,控制線,和IO口走線上,串?dāng)_會(huì)使電路或者元件出現(xiàn)功能不正常的現(xiàn)象。

串?dāng)_(crosstalk)

指當(dāng)信號(hào)在傳輸線上傳播時(shí),因電磁耦合而對(duì)相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲干擾。這種干擾是由于傳輸線之間的互感和互容引起的。PCB板層的參數(shù)、信號(hào)線間距、驅(qū)動(dòng)端和接收端的電氣特性及線端接方式對(duì)串?dāng)_都有一定的影響。

克服串?dāng)_的主要措施是:

加大平行布線的間距,遵循3W規(guī)則;

在平行線間插入接地的隔離線;

減小布線層與地平面的距離。

3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時(shí),則可保持70%的電場(chǎng)不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場(chǎng)不互相干擾,可使用10W的間距。

注:在實(shí)際PCB設(shè)計(jì)中,3W規(guī)則并不能完全滿足避免串?dāng)_的要求。

避免PCB中出現(xiàn)串?dāng)_的方法

為避免PCB中出現(xiàn)串?dāng)_,工程師可以從PCB設(shè)計(jì)和布局方面來考慮,如:

1. 根據(jù)功能分類邏輯器件系列,保持總線結(jié)構(gòu)被嚴(yán)格控制。

2. 最小化元器件之間的物理距離。

3. 高速信號(hào)線及元器件(如晶振)要遠(yuǎn)離I/()互連接口及其他易受數(shù)據(jù)干擾及耦合影響的區(qū)域。

4. 對(duì)高速線提供正確的終端。

5. 避免長(zhǎng)距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6. 相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7. 降低信號(hào)到地平面的距離間隔。

8. 分割和隔離高噪聲發(fā)射源(時(shí)鐘、I/O、高速互連),不同的信號(hào)分布在不同的層中。

9. 盡可能地增大信號(hào)線間的距離,這可以有效地減少容性串?dāng)_。

10. 降低引線電感,避免電路使用具有非常高阻抗的負(fù)載和非常低阻抗的負(fù)載,盡量使模擬電路負(fù)載阻抗穩(wěn)定在loQ~lokQ之間。因?yàn)楦咦杩沟呢?fù)載將增加容性串?dāng)_,在使用非常高阻抗負(fù)載的時(shí)候,由于工作電壓較高,導(dǎo)致容性串?dāng)_增大,而在使用非常低阻抗負(fù)載的時(shí)候,由于工作電流很大,感性串?dāng)_將增加。

11. 將高速周期信號(hào)布置在PCB酌內(nèi)層。

12. 使用阻抗匹配技術(shù),以保BT證信號(hào)完整性,防止過沖。

13. 注意對(duì)具有快速上升沿(tr≤3ns)的信號(hào),進(jìn)行包地等防串?dāng)_處理,將一些受EFTlB或ESD干擾且未經(jīng)濾波處理的信號(hào)線布置在PCB的邊緣。

14. 盡量采用地平面,使用地平面的信號(hào)線相對(duì)于不使用地平面的信號(hào)線來說將獲得15~20dB的衰減。

15. 信號(hào)高頻信號(hào)和敏感信號(hào)進(jìn)行包地處理,雙面板中使用包地技術(shù)將獲得10~15dB的衰減。

16. 使用平衡線,屏蔽線或同軸線。

17. 對(duì)騷擾信號(hào)線和敏感線進(jìn)行濾波處理。

18. 合理設(shè)置層和布線,合理設(shè)置布線層和布線間距,減小并行信號(hào)長(zhǎng)度,縮短信號(hào)層與平面層的間距,增大信號(hào)線間距,減小并行信號(hào)線長(zhǎng)度(在關(guān)鍵長(zhǎng)度范圍內(nèi)),這些措施都可以有效減小串?dāng)_。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23877

    瀏覽量

    424214
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    196

    瀏覽量

    27834
  • 電場(chǎng)
    +關(guān)注

    關(guān)注

    2

    文章

    179

    瀏覽量

    21098

原文標(biāo)題:高速PCB設(shè)計(jì)的串?dāng)_知識(shí)你都掌握了嗎?

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    碳化硅MOSFET抑制策略深度解析:負(fù)壓關(guān)斷與寄生電容分壓的根本性優(yōu)勢(shì)

    傾佳電子剖析SiC MOSFET問題的物理機(jī)制,并對(duì)各類抑制措施進(jìn)行詳盡的比較分析。報(bào)告的核心論點(diǎn)在于:通過優(yōu)化器件本征參數(shù)實(shí)現(xiàn)的寄生電容分壓優(yōu)化,以及采用-5V負(fù)壓關(guān)斷驅(qū)動(dòng),構(gòu)成了解決
    的頭像 發(fā)表于 01-20 17:35 ?1652次閱讀
    碳化硅MOSFET<b class='flag-5'>串</b><b class='flag-5'>擾</b>抑制策略深度解析:負(fù)壓關(guān)斷與寄生電容分壓的根本性優(yōu)勢(shì)

    【EMC技術(shù)案例】顯示屏線束導(dǎo)致CE電流法超標(biāo)的案例

    【EMC技術(shù)案例】顯示屏線束導(dǎo)致CE電流法超標(biāo)的案例
    的頭像 發(fā)表于 12-15 17:14 ?2512次閱讀
    【EMC技術(shù)案例】顯示屏線束<b class='flag-5'>串</b><b class='flag-5'>擾</b>導(dǎo)致CE電流法超標(biāo)的案例

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會(huì)有

    和走線就是沒啊!但是是沒了,只不過讓電容鏈路的信號(hào)質(zhì)量承擔(dān)了所有。 我們知道,電容結(jié)構(gòu)本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗肯定是低的,就像上面這個(gè)模型一樣
    發(fā)表于 12-10 10:00

    UART通信中出現(xiàn)隨機(jī)亂碼怎么解決?

    UART 通信中出現(xiàn)隨機(jī)亂碼
    發(fā)表于 11-21 07:05

    隔離地過孔要放哪里,才能最有效減少高速信號(hào)過孔

    的方案。無論是高速過孔本身的優(yōu)化,還是過孔間的優(yōu)化,其實(shí)都是很難通過經(jīng)驗(yàn)甚至常規(guī)理論去解決,目前看起來,仿真絕對(duì)是更好的選擇了哈! 問題:根據(jù)你們的經(jīng)驗(yàn),提出幾種有效的改善高速信號(hào)過孔
    發(fā)表于 11-14 14:05

    如何影響信號(hào)完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號(hào)完整性和 EMI,并討論在設(shè)計(jì)中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9909次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號(hào)完整性和EMI

    技術(shù)資訊 I 哪些原因會(huì)導(dǎo)致近端和遠(yuǎn)端

    本文要點(diǎn)在PCB、集成電路和線纜組件中,最常被提及的現(xiàn)象是接收端器件觀測(cè)到的遠(yuǎn)端。帶阻濾波器與帶通濾波器作用相反:它們能濾除特定頻率
    的頭像 發(fā)表于 08-08 17:01 ?5549次閱讀
    技術(shù)資訊 I 哪些原因會(huì)導(dǎo)致近端和遠(yuǎn)端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會(huì)不會(huì)很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當(dāng)然是大家都會(huì)擔(dān)心對(duì)與對(duì)之間的啊,在滿足物質(zhì)生活之后(能塞到PCB板之后),肯定要慢慢開始注重精神生活了!鑒于有不少的粉絲,包括公司設(shè)計(jì)部的同事都來問過Chris
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會(huì)不會(huì)很大……

    大是肯定大的啦!但是設(shè)計(jì)工程師也很委屈啊:芯片互聯(lián)動(dòng)不動(dòng)就有一百幾十對(duì)高速信號(hào)的AC耦合電容, 首先我得都塞進(jìn)PCB板去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?665次閱讀
    高速AC耦合電容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>會(huì)不會(huì)很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號(hào)時(shí),靠近發(fā)射端處,相鄰線對(duì)之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?1678次閱讀

    OLI-P——分布式偏振測(cè)量利器

    在保偏光纖系統(tǒng)中,偏振是導(dǎo)致性能劣化的核心因素之一。傳統(tǒng)偏振檢測(cè)手段僅能獲得鏈路整體消光比,而分布式偏振測(cè)量通過連續(xù)、高精度地捕捉整條光纖鏈路的偏振耦合分布,成為保障系統(tǒng)可靠性
    的頭像 發(fā)表于 05-15 17:37 ?700次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測(cè)量利器

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過分析高頻PCB的各種干擾問題,結(jié)合工作中實(shí)踐,提出了有效的解決方案。 純分享貼,有需要可以直接
    發(fā)表于 04-29 17:39

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    在高速PCB設(shè)計(jì)中,信號(hào)完整性、、信號(hào)損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務(wù)器、高速計(jì)算、汽車電子等行業(yè)對(duì)高頻、高速信號(hào)傳輸?shù)男枨笤黾樱绾蝺?yōu)化PCB布線以降低*
    的頭像 發(fā)表于 03-21 17:33 ?894次閱讀

    減少PCB寄生電容的方法

    電子系統(tǒng)中的噪聲有多種形式。無論是從外部來源接收到的,還是在PCB布局的不同區(qū)域之間傳遞,噪聲都可以通過兩種方法無意中接收:寄生電容和寄生電感。寄生電感相對(duì)容易理解和診斷,無論是從
    的頭像 發(fā)表于 03-17 11:31 ?2629次閱讀
    減少<b class='flag-5'>PCB</b>寄生電容的<b class='flag-5'>方法</b>

    PCB走線,盲目拉線,拉了也是白拉!

    布置在阻抗控制層上,須避免其信號(hào)跨分割。 2、 布線竄擾控制 a) 3W原則釋義 線與線之間的距離保持3倍線寬。是為了減少線間,應(yīng)保證線間距足夠大,如果線中心距不少于3倍線寬時(shí),則可保持70
    發(fā)表于 03-06 13:53