国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

下拉電阻旁邊為何經常會串一個電阻

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-10 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經常提到也是經常用到的電阻。在每個系統的設計中都用到了大量的上拉電阻和下拉電阻。

100059329-114402-1.jpg

在上拉電阻和下拉電阻的電路中,經常有的疑問是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經常會串一個電阻?

簡單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時使該引腳為低電平。低電平在IC內部與GND相連接;高電平在IC內部與超大電阻相連接。

上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用,下拉同理。對于非集電極(或漏極)開路輸出型電路(如普通門電路,其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開路輸出型電路提供輸出電流通道。上拉是對器件注入電流,下拉是輸出電流;強弱只是上拉或下拉電阻的阻值不同,沒有什么嚴格區分。

當IC的I/O端口,節點為高電平時,節點處和GND之間的阻抗很大,可以理解為無窮大,這個時候通過上拉電阻(如4.7K歐,10K歐電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計;當I/O端口節點需要為低電平時,直接接GND就可以了,這個時候VCC與GND是通過剛才的上拉電阻(如4.7K歐,10K歐電阻)連接的,通過的電流很小,可以忽略不計。

100059329-114409-3.jpg

電平值的大小、高低是相對于地電平來說的,因此在看電平值的大小時要參考地的電平值來看。看看那些引腳是否接到地上,與自己是否連接外圍器件沒有關系,因為其實高電平還是低電平是相對于地平面來說的。

在節點與+5V之間接10K歐或4.7K歐的上拉電阻,能夠把這個節點的電位拉上來,往往這個節點要求應用單片機或其它控制器來控制它(及這個節點與I/O連接)為高電平或低電平。如果單純的想要使這個節點成為高電平,并且輸出阻抗非常大,則直接接電源也無妨,但是如果單片機要使這個節點拉低,即單片機內部使節點接地,這樣5V電源和地之間就短路了。

另外,當要求這個節點為高電平時,這個節點和地之間的阻抗一般非常大,如100K歐的阻抗,當上拉一個10K歐的電阻,這個點分得的電壓為100K歐/(100K+10K)*5V=4.5V,這樣也可以拉到高電平。

而當要求這個節點為低電平時,只要把它和地連接就可以了,電源和地之間有一個10K偶的電阻,這樣就不會短路了。當低電平時,電源和地之間有一個負載形成的回路,有時候這個節點會再串接一個電阻,因為電流流向阻抗低的地方,所以電流會通過與電源相連的電阻流向地,而不是流向這個與節點相連的電阻,因為這個節點連接的電阻阻抗高,所以低電平時這個點的電勢就是低電平。

100059329-114410-4.png

可以這么認為,對于IC的I/O端口來說,IC內部通過控制高低電平相當于控制這個O/O口與其內部的GND或非常大的電阻相連,如100K歐,當I/O口為低電平0V時,在IC內部,是控制IC芯片O/O口的引腳在芯片內與GND連接;

當I/O口為高電平時,如5V,這個時候I/O口引腳在芯片內是與非常大的電阻,如100K歐相連接的,有時在I/O節點處會再串接一個小電阻值的電阻,如68歐,因為電流流向阻抗低的地方,所以當芯片內部的I/O端口歐與GND相連為低電平時,電源與上拉電阻及芯片內部的GND形成環路進行流通。

這時I/O口節點處的電流就會流向芯片內部的GND,因為節點處串接了一個小阻值的電阻,相對于GND來說是高阻,就是大一點點也是高阻,所以電流就不會流過這個串聯的電阻。

當用下拉電阻時(所謂的上拉和下拉都是針對高阻態而言的),當I/O口為高阻態時,通過上拉電阻能夠讓其保持在高電平狀態;具體如上文所述:當I/O端口為高阻態時,用下拉電阻把這個口與GND相連接,高阻態電阻值很大,可以理解為斷開,其實就是和芯片內部的阻值很大的電阻相連接,下拉的時候拉到地上了,沒有電流,電平值為0,除非是給這個引腳賦予一個高電平值它才能夠起作用。

上拉和下拉電阻的作用概括如下:

1、提高電壓準位

當TTL電路驅動CMOS電路時,如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門電路必須加上拉電阻,以提高輸出的高電平值。

2、加大輸出引腳的驅動能力

有的單片機引腳上也常使用上拉電阻。

3、N/A引腳(沒有連接的引腳)防靜電、防干擾;

在CMOS芯片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供泄荷通路。同時引腳懸空就比較容易接收外界的電磁干擾。

4、電阻匹配

抑制反射波干擾,長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻使電阻匹配,能有效的抑制反射波干擾。

5、預設空間狀態/默認電位

在一些CMOS輸入端接上拉或下拉電阻是為了預設默認電位。當不用這些引腳時,這些輸入端下拉接低電平或上拉接高電平。在I2C等總線上空閑時的狀態是由上下拉電阻獲得的。
6、提高芯片輸入信號的噪聲容限

輸入端如果是高阻狀態,或高阻抗輸入端處于懸空狀態,此時需要加上拉或下拉電阻,以免受到隨機電平的影響,進而影響電路工作。同樣,如果輸出端處于被動狀態,需要加上拉或下拉電阻,如輸出端僅僅是一個三極管的集電極,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起著至關重要的作用。在三極管的電路應用中,串接在基極上的電阻起限制基級電流的作用,如下圖中的R2所示,

如下圖中的R5所示,上拉電阻使三極管基極的輸入電平在默認情況下是高電平輸入,當CPU有低電平信號輸出時,外圍電路響應,下拉電阻使晶體管的基極輸入在默認情況下拉到低電平,如下圖中的R6所示。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 上拉電阻
    +關注

    關注

    5

    文章

    366

    瀏覽量

    31667
  • 硬件電路
    +關注

    關注

    39

    文章

    267

    瀏覽量

    30327
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MOS管加下拉電阻的原因是什么?

    時,常會疑惑為何需在柵極添加下拉電阻——看似多余的元件,實則是保障電路穩定、器件安全、系統可
    的頭像 發表于 02-27 09:37 ?62次閱讀
    MOS管加<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的原因是什么?

    電阻的基礎知識

    電阻與電容、電感樣都是最基本的元器件,大量使用于各種電氣或電子設備中。對從事電氣工作的人而言或許過于普通,平時忽視了它,但如果沒有電阻,電氣或電子電路就無法建立。電阻就是如此重要的元
    發表于 01-07 14:36

    真不敢信,PCB板上就挪動了電阻,DDR3竟神奇變好了

    DDRx調試的問題我們經常會碰到,但PCB板上這個問題卻很初級,調了周都沒有解決,沒想到最后挪動了電阻就好了,不信大家來看看怎么回事!
    的頭像 發表于 01-05 15:40 ?232次閱讀
    真不敢信,PCB板上就挪動了<b class='flag-5'>一</b><b class='flag-5'>個</b><b class='flag-5'>電阻</b>,DDR3竟神奇變好了

    為什么MOSFET柵極前面要加100Ω電阻

    是MOS管柵極存在的寄生電容。般為了加快MOS管導通和截止的速度,降低其導通和截止過程中的產生損耗,柵極上的等效電阻是應該越小越好,最好為0。 但我們卻經常會看到關于MOSFET的電路中,柵極前串聯著
    發表于 12-02 06:00

    使用泰克數字萬用表和KickStart軟件測試電阻公差

    在成本有效的器件制造中,電阻器通常會被制造商賦予公差范圍。因此,數字萬用表經常用于確認某個電阻
    的頭像 發表于 11-30 10:14 ?1.7w次閱讀
    使用泰克數字萬用表和KickStart軟件測試<b class='flag-5'>電阻</b>公差

    當I/O上電初始配置為準高電平時,需要多少下拉電阻來保持I/O低電平?

    當I/O上電初始配置為準高電平時,需要多少下拉電阻來保持I/O低電平?
    發表于 08-26 07:40

    當I/O上電初始配置為準高電平時,需要多少下拉電阻來保持I/O低電平呢?

    當I/O上電初始配置為準高電平時,需要多少下拉電阻來保持I/O低電平?
    發表于 08-21 07:54

    CYW5557x 上的內部上拉/下拉電阻值是多少?

    CYW5557x 上的內部上拉/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO 較弱的內部上拉/下拉
    發表于 07-17 07:03

    電阻上的數字如何表示電阻大小?

    大小的方法。 、直標法 直標法是最直接、最簡單的電阻值表示方法。在這種方法中,電阻的阻值直接用數字和文字符號標注在電阻體上。例如,電阻上標
    的頭像 發表于 06-09 14:38 ?3440次閱讀
    <b class='flag-5'>電阻</b>上的數字如何表示<b class='flag-5'>電阻</b>大小?

    電路設計基礎:上拉電阻下拉電阻分析

    上拉電阻下拉電阻在電子元器件間中,并不存在上拉電阻下拉電阻這兩種實體的
    的頭像 發表于 05-22 11:45 ?2498次閱讀
    電路設計基礎:上拉<b class='flag-5'>電阻</b>、<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>分析

    浮思特 | 電子電路下拉電阻詳解:原理、計算與應用指南

    下拉電阻是電子電路設計中的重要組成部分,尤其在處理數字邏輯、晶體管和通信接口時。本教程將系統講解其基本原理、計算方式、應用場景、選型要點、功耗考量,以及在晶體管和串行通信線路中的實際應用。什么是下拉
    的頭像 發表于 05-19 11:29 ?1249次閱讀
    浮思特 | 電子電路<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>詳解:原理、計算與應用指南

    發電機中性點接地電阻柜與變壓器中性點接地電阻柜可以相互替代?

    單相接地故障電流。比如當變壓器運行中,發生單相接地,為了減小接地故障電流,在中性點和地之間電阻,起到減小故障電流的作用。當
    的頭像 發表于 05-09 11:08 ?1006次閱讀
    發電機中性點接地<b class='flag-5'>電阻</b>柜與變壓器中性點接地<b class='flag-5'>電阻</b>柜可以相互替代?

    晶振的兩種電阻作用:反饋電阻與限流電阻

    在晶體的振蕩電路中般會設計兩電阻一個是跨接在晶振兩端,叫做反饋電阻Rf;
    的頭像 發表于 04-22 16:50 ?1406次閱讀
    晶振的兩種<b class='flag-5'>電阻</b>作用:反饋<b class='flag-5'>電阻</b>與限流<b class='flag-5'>電阻</b>

    次性說清上拉電阻下拉電阻

    在電子元件領域,上拉電阻下拉電阻并非獨立的物理實體,而是依據電阻在不同電路場景中的功能定義。它們的本質仍是普通電阻,但在電路設計中扮演著關
    的頭像 發表于 04-03 19:34 ?2031次閱讀
    <b class='flag-5'>一</b>次性說清上拉<b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    電阻率在電子電力學中為何如此重要?

    電阻率是電子學和材料科學中的基本概念,尤其是在設計電路和選擇電子元器件材料時。它在理解材料在電流作用下的行為中扮演著至關重要的角色。本教程將涵蓋電阻率的定義、測量單位、計算方法、影
    的頭像 發表于 04-01 10:39 ?2241次閱讀
    <b class='flag-5'>電阻</b>率在電子電力學中<b class='flag-5'>為何</b>如此重要?