国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

兩個定義能更好地描述FPGA

GReq_mcu168 ? 來源:玩轉單片機 ? 作者:玩轉單片機 ? 2021-01-20 17:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA 是一堆晶體管,你可以把它們連接(wire up)起來做出任何你想要的電路。它就像一個納米級面包板。使用 FPGA 就像芯片流片,但是你只需要買這一張芯片就可以搭建不一樣的設計,作為交換,你需要付出一些效率上的代價。
從字面上講這種說法并不對,因為你并不需要重連(rewire)FPGA,它實際上是一個通過路由網絡(routing network)連接的查找表 2D 網格,以及一些算術單元和內存。FPGA 可以模擬任意電路,但它們實際上只是在模仿,就像軟件電路仿真器模擬電路一樣。這個答案不恰當的地方在于,它過分簡化了人們實際使用 FPGA 的方式。接下來的兩個定義能更好地描述 FPGA。
電路模擬是 FPGA 的經典主流用例,這也是 FPGA 最早出現的原因。FPGA 的關鍵在于硬件設計是用 HDL 形式編碼的,而且買一些便宜的硬件就可以得到和 ASIC 相同的效果。當然,你不可能在 FPGA 和真正的芯片上使用完全相同的 Verilog 代碼,但至少它們的抽象范圍是一樣的。 這是與 ASIC 原型設計不同的一個用例。和電路仿真不同,計算加速是 FPGA 的新興用例。這也是微軟最近成功加速搜索和深度神經網絡的原因。而且關鍵的是,計算實例并不依賴于 FPGA 和真正 ASIC 之間的關系:開發人員針對基于 FPGA 的加速編寫的 Verilog 代碼不需要與用來流片的 Verilog 代碼有任何的相似性。

這兩種實例在編程、編譯器和抽象方面存在巨大差異。我比較關注后者,我將其稱為「計算 FPGA 編程」(computaTIonal FPGA programming)。我的論點是,目前計算 FPGA 的編程方法都借鑒了傳統的電路仿真編程模型,這是不對的。如果你想開發 ASIC 原型的話,Verilog 和 VHDL 都是正確的選擇。但如果目標是計算的話,我們可以也應該重新思考整個堆棧。
讓我們開門見山地說吧。FPGA 是一類很特殊的硬件,它用來高效執行模擬電路描述的特殊軟件。FPGA 配置需要一些底層軟件——它是為了 ISA 編寫的程序。 這里可以用 GPU 做類比。 在深度學習區塊鏈盛行之前,有一段時間 GPU 是用來處理圖形的。在 21 世紀初,人們意識到他們在處理沒有圖形數據的計算密集型任務時,也會大量使用 GPU 作為加速器:GPU 設計師們已經構建了更通用的機器,3D 渲染只是其中一個應用而已。

FPGA的定義以及和GPU的類比
計算 FPGA 遵循了相同的軌跡。我們的想法是要多多使用這一時興的硬件,當然不是為了電路仿真,而是利用適合電路執行的計算模式,用類比的形式來看 GPU 和 FPGA。
為了讓 GPU 發展成今天的數據并行加速器,人們不得不重新定義 GPU 輸入的概念。我們過去常常認為 GPU 接受奇特的、強烈的、特定領域的視覺效果描述。我們實現了 GPU 執行程序,從而解鎖了它們真正的潛力。這樣的實現讓 GPU 的目標從單個應用域發展為整個計算域。 我認為計算 FPGA 正處于類似的轉變中,現在還沒有針對 FPGA 擅長的基本計算模式的簡潔描述。但它和潛在的不規則并行性、數據重用以及大多數靜態的數據流有關。 和 GPU 一樣,FPGA 也需要能夠體現這種計算模式的硬件抽象,Verilog 用于計算 FPGA 的問題在于它在低級硬件抽象中效果不好,在高級編程抽象中的效果也不好。讓我們通過反證法想象一下,如果用 RTL(寄存器傳輸級)取代這些角色會是什么樣。 甚至 RTL 專家可能也無法相信 Verilog 是可以高效開發主流 FPGA 的方式。它不會把編程邏輯推向主流。對于經驗豐富的硬件黑客來說,RTL 設計似乎是友好而熟悉的,但它與軟件語言之間的生產力差距是不可估量的。
事實上,對現在的計算 FPGA 來說,Verilog 實際上就是 ISA。主要的 FPGA 供應商工具鏈會將 Verilog 作為輸入,而高級語言的編譯器則將 Verilog 作為輸出。供應商一般會對比特流格式保密,因此 Verilog 在抽象層次結構中會處于盡可能低的位置。
把 Verilog 當做 ISA 的問題是它和硬件之間的距離太遠了。RTL 和 FPGA 硬件之間的抽象差距是巨大的,從傳統角度講它至少要包含合成、技術映射以及布局布線——每一個都是復雜而緩慢的過程。因此,FPGA 上 RTL 編程的編譯/編輯/運行周期需要數小時或數天,更糟糕的是,這是一個無法預測的過程,工具鏈的深層堆棧可能會掩蓋 RTL 中的改變,這可能會影響設計性能和能源特性。
好的 ISA 應該直接展示底層硬件未經修飾的真實情況。像匯編語言一樣,它其實不需要很方便編程。但也像匯編語言一樣,它的編譯速度需要非常快,而且結果可預測。如果想要構建更高級的抽象和編譯器,就需要一個不會出現意外的低級目標。而 RTL 不是這樣的目標。
如果計算 FPGA 是特定類算法模式的加速器,那當前的 FPGA 并不能理想地實現這一目標。在這個游戲規則下能夠擊敗 FPGA 的新硬件類型,才可能帶來全新的抽象層次結構。新的軟件棧應該摒棄 FPGA 在電路仿真方面的遺留問題,以及 RTL 抽象。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636247
  • gpu
    gpu
    +關注

    關注

    28

    文章

    5194

    瀏覽量

    135431
  • 深度學習
    +關注

    關注

    73

    文章

    5598

    瀏覽量

    124396

原文標題:FPGA難懂?與GPU類比一下就明白了

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    兩個RS485(Modbus RTU)主站與主站之間如何通訊

    本產品很好解決Master-1主站向模塊寫入數據,Master-2主站讀取數據;Master-2主站向模塊寫入數據,Master-1主站讀取數據。由此解決兩個主站之間的互相讀通信難題。
    的頭像 發表于 02-08 15:32 ?629次閱讀
    <b class='flag-5'>兩個</b>RS485(Modbus RTU)主站與主站之間如何通訊

    兩個RS485-Modbus主站如何通訊

    本產品很好解決Master-1主站向模塊寫入數據,Master-2主站讀取數據;Master-2主站向模塊寫入數據,Master-1主站讀取數據。由此解決兩個主站之間的互相讀通信難題。
    發表于 02-08 15:32 ?0次下載

    使用博圖(TIA Portal)監控PROFINET從站通訊狀態的兩個方法

    如何使用博圖監控Profinet從站通訊狀態,這里有兩個方法供你選擇。 方法一 | 使用DeviceStates指令 創建全局數據塊 在博圖項目中,創建一全局數據塊(DB),用于存儲從站狀態信息
    的頭像 發表于 01-17 11:21 ?1239次閱讀
    使用博圖(TIA Portal)監控PROFINET從站通訊狀態的<b class='flag-5'>兩個</b>方法

    曙光存儲連續斬獲兩個行業獎項

    近期,曙光存儲連續斬獲兩個行業獎項,自研技術產品在國產突破、AI行業應用等方面的成果獲得廣泛關注。
    的頭像 發表于 01-15 16:28 ?2483次閱讀

    硬件SPI兩個CS操作兩個norflash,怎么互斥操作兩個norflash?

    硬件SPI兩個CS操作兩個norflash,怎么互斥操作兩個norflash,有一norflash被模擬成U盤,會在中斷中操作spi。
    發表于 09-26 06:18

    基本半導體連獲兩個行業獎項

    近日,基本半導體憑借在碳化硅模塊領域的突出表現,連獲“國產SiC模塊TOP企業獎”和“年度優秀功率器件產品獎”兩個行業獎項。
    的頭像 發表于 09-05 16:31 ?1095次閱讀

    AI狂飆, FPGA會掉隊嗎? (中)

    在上篇中,我們介紹了FPGA的前面兩個特點:硬件可編程、并行與實時,也列舉了這兩個特點帶來的諸多機會。在本文中,我們將繼續介紹另外兩個特點,以集齊F
    的頭像 發表于 08-08 09:36 ?998次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (中)

    MagicBMS? 方案重新定義輪車、電儲系統的成本、安全與智能化邊界

    揭秘 MagicBMS? 方案如何重新定義輪車、電儲系統的成本、安全與智能化邊界 在電動車、儲系統全面滲透生活的當下,隱藏在電池包背后的“BMS系統”(Battery Manag
    的頭像 發表于 07-30 16:54 ?6.5w次閱讀
    MagicBMS? 方案重新<b class='flag-5'>定義</b><b class='flag-5'>兩</b>輪車、電儲<b class='flag-5'>能</b>系統的成本、安全與智能化邊界

    圖中兩個按鍵開關是兩個干簧管,為什么不直接對GND設計來檢測這個干簧管通斷呢?

    圖中兩個按鍵開關是兩個干簧管,為什么不直接對GND設計來檢測這個干簧管通斷呢? 這樣設計的原理是什么?
    發表于 06-17 06:30

    看到STM8L152用兩個IO用兩個或非門檢測兩個通斷,是什么原理呢?

    圖中兩個按鍵開關是兩個干簧管,為什么不直接對GND設計來檢測這個干簧管通斷呢? 這樣設計的原理是什么?
    發表于 06-12 06:25

    請問如何在同一FX3上實現兩個GPIF接口?

    我們按照 AN75779 應用說明在 FX3 上成功實現了自定義圖像傳感器接口。 現在我們想添加另一 GPIF 接口,這將允許同一 FX3 設備從 FPGA 接收數據并發送到 US
    發表于 05-13 06:35

    ADAU1787四ADC、兩個DAC、帶音頻DSP的低功耗編解碼器技術手冊

    ADAU1787 是一款具有四輸入和兩個輸出的編解碼器,其中整合了兩個數字信號處理器 (DSP)。從模擬輸入到 DSP 內核再到模擬輸出的路徑已針對低延遲進行優化,適用于噪聲消除耳機。通過加入少量無源組件,ADAU1787 提
    的頭像 發表于 05-12 14:57 ?1514次閱讀
    ADAU1787四<b class='flag-5'>個</b>ADC、<b class='flag-5'>兩個</b>DAC、帶音頻DSP的低功耗編解碼器技術手冊

    TPS75003 集成和可配置的電源管理 IC (PMIC),帶有兩個降壓控制器和一LDO數據手冊

    配置文件要求,包括單調電壓斜坡和最小電壓軌上升時間。每個輸出的獨立使允許排序,以最大限度地減少啟動時對電源的需求。每個電源的軟啟動限制了啟動期間的浪涌電流。兩個集成降壓控制器允許對低電流和高電流
    的頭像 發表于 04-29 15:34 ?896次閱讀
    TPS75003 集成和可配置的電源管理 IC (PMIC),帶有<b class='flag-5'>兩個</b>降壓控制器和一<b class='flag-5'>個</b>LDO數據手冊

    求助,關于STM32串口Bootloader的兩個問題求解

    串口Bootloader兩個問題: 1.APP和Bootloader中對于串口的初始化以及中斷處理函數的定義是否需要保持一致,特別是有關接收和發送的緩沖區? 2.Bootloader中定義的變量和申請的內存,在Bootloade
    發表于 03-12 07:17

    K230模型同時給兩個攝像頭使用出現報錯怎么解決?

    云平臺訓練好的det_video文件中只定義兩個sensor攝像頭CSI1,CSI2, 相當于CSI1,CSI2兩個都綁定綁定通道0的輸出到vo(一x=0, y=240,一
    發表于 03-11 06:14