国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

帶大家一起體驗一下Vivado的ECO流程

FPGA之家 ? 來源:賽靈思中文社區論壇 ? 作者:Hong Han ? 2020-11-29 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有時我們需要在設計網表的基礎上微調一下邏輯,這樣可以無需修改代碼,也無需重新做綜合,在設計調試中可以節省時間同時維持其他邏輯無任何改動。

這里帶大家一起體驗一下Vivado 的ECO流程,以vivado自帶的Example Design為例, 直接用TCL命令修改網表,在正常的寄存器路徑之間加一級LUT。

1. 打開Vivado 界面

2. 打開Example Design "Wavegen":
File -> Project -> Open Example
選中Wavegen(HDL), 器件選擇xcku035

3. 點擊左側Flow Navigator 窗口 Run Implementation 按鈕, 完成綜合實現.

4. 打開Implemented Design (點擊左側Flow Navigator 窗口 Open Implemented Design 按鈕)

5. 選一條兩個寄存器之間的路徑
運行以下命令,選中打印出的路徑,雙擊可以查看時序報告,F4 鍵可以打開這條路徑的原理圖

%report_timing -from [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg] -to [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg] -delay_type max -name test1

可以看到Data Path的布線延遲是0.504ns

路徑的原理圖

6. 把目的寄存器的D端從net上斷下來

%disconnect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

在這里獲取操作對象(net, Pin) 的方法: 在原理圖中選中對象,然后查看走下角Property 窗口中的NAME 屬性

Pin被從Net上斷開后,會在原理圖上顯示n/c

7. 創建一個LUT1,并設置LUT的INIT property

%create_cell -reference LUT1clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 %set_property INIT 2'h1 [get_cells clkx_spd_i0/meta_harden_bus_new_i0/my_lut1]

可以看到這個新創建的LUT1所有端口(Pin)都是懸空的. 接下來的步驟要將這些pin連接到合適的net上.

8. 把LUT1的輸入端口連接到之前斷開的net上.

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/I0}

9. 創建一個新的net用來連接LUT1的輸出pin和之前斷下來的寄存器D pin

%create_net clkx_spd_i0/meta_harden_bus_new_i0/my_net

10. 連接LUT1的輸出pin和之前斷下來的寄存器D pin 到新創建的net上

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/my_net -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/O clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

11. 在Netlist窗口選窗口選中新建的LUT1,將其拖曳到Device中空著的slice LUT bel中

對應的命令:

place_cell clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 SLICE_X52Y83/B6LUT

12. 對新的LUT1兩端的net進行布線

%route_design -nets [get_nets -of [get_pins clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/*]]

13.檢查布線結果確保沒有布線錯誤

%report_route_status

14.用步驟5的命令重新報一下時序

15. 生成bit文件

%write_bitstream test.bit

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • ECO
    ECO
    +關注

    關注

    0

    文章

    54

    瀏覽量

    15463
  • 腳本
    +關注

    關注

    1

    文章

    409

    瀏覽量

    29193
  • Vivado
    +關注

    關注

    19

    文章

    857

    瀏覽量

    71106

原文標題:【干貨分享】用ECO腳本的方式在網表中插入LUT1

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么不能將 USB 磁盤與 exFat 一起使用?

    不能將 USB 磁盤與 exFat 一起使用
    發表于 03-04 06:27

    回望2025:與162萬開發者一起,讓AI硬件觸手可及

    設備中。今天,我們想和大家一起回顧這年的成長,也分享我們對未來的期待。2025,我們跟開發者一起完成了1、開發者生態持續壯大截至四季度末,涂鴉平臺累計注冊開發者超
    的頭像 發表于 02-12 18:59 ?171次閱讀
    回望2025:與162萬開發者<b class='flag-5'>一起</b>,讓AI硬件觸手可及

    請教大家一下DP致性測試問題

    請教大家一下,DP的Vbios中已經固定了預加重和Swing的值,DP的TX信號致性測試項中Non Pre-Emphasis Level Test(Swing2/Swing0)-PLTPAT,這個測試項意思是Swing2與Sw
    發表于 11-12 15:57

    大家幫忙看一下這個電路圖哪里有問題??謝謝

    大家幫忙看一下這個電路哪里有問題
    發表于 09-26 15:56

    N9H20如何將 SPI 閃存與非作系統 BSP 一起使用?

    N9H20如何將 SPI 閃存與非作系統 BSP 一起使用?
    發表于 09-01 08:27

    N9H20如何將非作系統 NVTFAT 與 SPI 閃存一起使用?

    N9H20如何將非作系統 NVTFAT 與 SPI 閃存一起使用?
    發表于 09-01 06:38

    示波器探頭1MΩ和50Ω輸入阻抗的選用

    今天給大家分享一下示波器1MΩ和50Ω輸入阻抗使用問題。打開示波器通道,會發現這里有1MΩ和50Ω的選擇。大家可能會疑惑,如果用無源探頭接上它,是應該選擇1MΩ還是50Ω?接下來帶大家
    的頭像 發表于 07-16 17:34 ?3656次閱讀
    示波器探頭1MΩ和50Ω輸入阻抗的選用

    光纖能與電線一起走嗎

    光纖與電線在特定條件可以一起布線,但需嚴格遵守安全規范和物理隔離要求,以下是詳細分析: 、光纖與電線的物理特性差異 光纖 傳輸介質:以光信號傳輸數據,不導電,因此不受電磁干擾(EMI
    的頭像 發表于 07-14 10:40 ?7918次閱讀

    不用UI也能開發NXP Time Series Studio(TSS)應用嗎?一起看下TSS命令行形式介紹

    今天小編再次給大家隆重介紹TSS-Time Series Studio,以下簡稱TSS,是NXP推出的款集成開發環境(IDE)。該IDE能幫助開發者在基于NXP SoC產品的嵌入式項目中添加
    的頭像 發表于 07-10 14:41 ?2444次閱讀
    不用UI也能開發NXP Time Series Studio(TSS)應用嗎?<b class='flag-5'>一起</b>看下TSS命令行形式介紹

    “碰一下”支付終端應用在酒店:智能無卡入住與客房控制

    “碰一下”支付終端和“碰一下”支付機具今年已在各種餐飲零售門店推廣應用。就連天波小編家附近的村口小超市也用上了“碰一下”支付終端。近日,鹵味龍頭企業絕味食品宣布,全國門店將接入“支付寶碰一下
    的頭像 發表于 07-04 09:57 ?820次閱讀
    “碰<b class='flag-5'>一下</b>”支付終端應用在酒店:智能無卡入住與客房控制

    選擇增量編碼器時,需要考慮哪些技術指標? 一起來了解一下

    程度,通常以角度誤差或線性誤差來衡量。 高精度的編碼器能夠提供更準確的位置和速度信息,對于保證系統的性能和穩定性至關重要。在些對精度要求極高的應用,如航空航天、精密
    的頭像 發表于 04-29 14:20 ?1075次閱讀
    選擇增量編碼器時,需要考慮哪些技術指標? <b class='flag-5'>一起</b>來了解<b class='flag-5'>一下</b>吧

    速報名!這場論壇開啟AI應用加速,一起上分

    速報名!這場論壇開啟AI應用加速,一起上分! 想象一下——清晨時分,你的PC會根據日程自動生成立體化工作規劃;午休時刻,外文語音助手為你篩選個性化資訊;臨近傍晚,AI鍵將你當天靈感直接渲染成4K
    的頭像 發表于 03-24 10:04 ?605次閱讀

    文詳解LC諧振電路

    今天,我們看一下電路中電感和電容一起出現時會發生什么有趣的事情。
    的頭像 發表于 03-19 09:47 ?1.7w次閱讀
    <b class='flag-5'>一</b>文詳解LC諧振電路

    開源啦!!!基于鴻蒙ArkTS封裝的圖表組件《McCharts》,大家快來一起共創

    鴻蒙的社區或者鴻蒙開發群里面,其中有位開發者問我可以開源出來不,大家一起玩玩,我心想也不是不可以哦,大家一起開發,這樣可能會更快,適配性更
    發表于 03-15 15:21

    屏蔽網線可以和電線一起

    屏蔽網線與電線不建議一起走線,原因主要有以下幾點: 電磁干擾:電源線在傳輸電能時會產生電磁場,而屏蔽網線中的導線可能會受到這個電磁場的干擾。這種干擾可能導致屏蔽網線的信號質量下降、速度變慢,甚至無法
    的頭像 發表于 03-07 10:47 ?2055次閱讀