互聯結構包括直通模式、只轉換模式、N-1互聯模式、N-M互聯模式。
1. 直通模式
當只有一個主設備和一個從設備使用AXI互聯時,AXI互聯不執行任何轉換或流水線功能,AXI互聯結構退化成直接的線連接。在這種模式下,沒有延遲,同時不消耗邏輯資源。

2. 只轉換模式
當連接一個主設備和一個從設備時,AXI互聯執行不同的轉換和流水線功能:數據位寬轉換、時鐘速率轉換、AXI-Lite從適應、AXI-3從適應、流水線。在只轉換模式下,AXI互聯不包含仲裁、解碼或布線邏輯,但是可能產生延遲。

3. N-1互聯模式
N-1互聯模式是多個主設備訪問一個從設備,典型地,一個存儲器控制器,很顯然需要仲裁邏輯。這種情況下,AXI互聯不需要地址譯碼邏輯。在這種配置中,也可以執行數據寬度和時鐘速率轉換。

4. 1-N互聯模式
1-N互聯結構是一個主設備訪問多個存儲器映射的從外設。在這種模式下,AXI互聯不執行仲裁。

5. N-M互聯模式
AXI互聯提供了一種共享地址多數據流拓撲結構,這種結構包含稀疏的數據交叉開關連接、單線程寫和讀地址仲裁。

編輯:hfy
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
Zynq
+關注
關注
10文章
630瀏覽量
49448 -
AXI
+關注
關注
1文章
145瀏覽量
17937 -
存儲器控制器
+關注
關注
0文章
8瀏覽量
4982
發布評論請先 登錄
相關推薦
熱點推薦
NVMe IP之AXI4總線分析
1AXI4總線協議
AXI4總線協議是由ARM公司提出的一種片內總線協議 ,旨在實現SOC中各模塊之間的高效可靠的數據傳輸和管理。AXI4協
發表于 06-02 23:05
看看在SpinalHDL中AXI4總線互聯IP的設計
,ar)共用一組信號的接口(arw,w,b,r)。關于總線互聯的設計凡是設計中用到Axi4總線的設計總離不開總線互聯。在Xilinx FPGA使用中,VIvado針對
發表于 08-02 14:28
AMBA 4 AXI4、AXI4-Lite和AXI4-流協議斷言用戶指南
您可以將協議斷言與任何旨在實現AMBA?4 AXI4的接口一起使用?, AXI4 Lite?, 或AXI4流? 協議通過一系列斷言根據協議檢查測試接口的行為。
本指南
發表于 08-10 06:39
全面介紹ZYNQ-AXI互聯IP
學習內容 近期設計需要用到AXI總線的IP,所以就對應常用的IP進行簡要的說明,本文主要對AXI互聯IP進行介紹。 基礎架構IP 基礎的IP是用于幫助組裝系統的構建塊?;A架構IP往往
AXI4 、 AXI4-Lite 、AXI4-Stream接口
AXI4 是一種高性能memory-mapped總線,AXI4-Lite是一只簡單的、低通量的memory-mapped 總線,而 AXI4-Stream 可以傳輸高速數據流。從字面意
AXI3與AXI4寫響應的依賴區別?
上面兩圖的區別是相比AXI3,AXI4協議需要確認AWVALID、AWREADY握手完成才能回復BVALID。為什么呢?
Xilinx FPGA AXI4總線(一)介紹【AXI4】【AXI4-Lite】【AXI-Stream】
從 FPGA 應用角度看看 AMBA 總線中的 AXI4 總線。
發表于 06-21 15:21
?3178次閱讀
漫談AMBA總線-AXI4協議的基本介紹
本文主要集中在AMBA協議中的AXI4協議。之所以選擇AXI4作為講解,是因為這個協議在SoC、IC設計中應用比較廣泛。
發表于 01-17 12:21
?4434次閱讀
Xilinx NVMe AXI4主機控制器,AXI4接口高性能版本介紹
NVMe AXI4 Host Controller IP可以連接高速存儲PCIe SSD,無需CPU,自動加速處理所有的NVMe協議命令,具備獨立的數據寫入和讀取AXI4接口,不但適用高性能、順序
zynq中AXI4的五種互聯結構介紹
評論