基于三星5nm工藝的高通驍龍X60基帶已發(fā)布,臺積電下半年也將基于5nm(N5)為蘋果代工A14、華為代工麒麟1020等芯片。
顯然,這對于仍在打磨14nm并在10nm供貨能力掙扎的Intel來說,似乎并不利。
不過,Intel早在2017年就撰文抨擊行業(yè)內(nèi)關(guān)于流程節(jié)點命名的混亂,時任工藝架構(gòu)和集成總監(jiān)的Mark Bohr呼吁晶圓廠們建立套統(tǒng)一的規(guī)則來命名先進制程,比如晶體管密度。而且以這個標準來看的話,Intel的10nm甚至比競品的7nm還要優(yōu)秀。
此后,坊間的挺I派喊出三星、臺積電是“假7nm”的口號。
對此,臺積電營銷負責(zé)人Godfrey Cheng做客AMD webinar活動時回應(yīng),從0.35微米(350nm)開始,所謂的工藝數(shù)字就不再真正代表物理尺度了。他解釋,7nm/N7是一種行業(yè)標準化術(shù)語而已,之后還有N5等等。
他同樣認為“需要尋求一種全新的、對工藝節(jié)點不同的描述化語言。”
按照Intel的建議,以邏輯晶體管密度(MTr/mm2,每平方毫米的百萬晶體管數(shù))來作為定義工藝節(jié)點的指標,將掃描觸發(fā)器和NAND2密度考慮進去,同時報告SRAM單元規(guī)模。
責(zé)任編輯:wv
-
臺積電
+關(guān)注
關(guān)注
44文章
5803瀏覽量
176357 -
intel
+關(guān)注
關(guān)注
19文章
3508瀏覽量
191300
發(fā)布評論請先 登錄
臺積電2026年資本支出激增,應(yīng)對AI驅(qū)動產(chǎn)能危機
1.4nm制程工藝!臺積電公布量產(chǎn)時間表
“汽車智能化” 和 “家電高端化”
AMD 7nm Versal系列器件NoC的使用及注意事項
中科曙光發(fā)布了國內(nèi)首個行業(yè)標準化超智融合算力平臺:Nebula800
博世IP賦能車規(guī)芯片高效設(shè)計與行業(yè)標準化
協(xié)會秘書處走訪會員單位,深入探討行業(yè)標準化與人才培養(yǎng)
東風(fēng)日產(chǎn)N7開啟首次OTA升級
華寶新能牽頭制定國內(nèi)首個便攜式光伏組件行業(yè)標準發(fā)布
臺積電2nm良率超 90%!蘋果等巨頭搶單
廣凌高校標準化考場建設(shè)解決方案
波峰焊技術(shù)入門:原理、應(yīng)用與行業(yè)標準
材料選擇對TNC連接器標準化進程的影響
臺積電表示工藝數(shù)字不再真正代表物理尺度 7nm/N7是一種行業(yè)標準化術(shù)語
評論