国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SignalTap II的特點、設置流程及邏輯分析儀的設計

牽手一起夢 ? 來源:EEWORLD ? 作者:EEWORLD ? 2020-01-01 17:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、概述

隨著FPGA容量的增大,FPGA的設計日益復雜,設計調試成為一個很繁重的任務。為了使得設計盡快投入市場,設計人員需要一種簡易有效的測試工具,以盡可能的縮短測試時間。傳統的邏輯分析儀在測試復雜的FPGA設計時,將會面臨以下幾點問題:1)缺少空余I/O引腳。設計中器件的選擇依據設計規模而定,通常所選器件的I/O引腳數目和設計的需求是恰好匹配的。2)I/O引腳難以引出。設計者為減小電路板的面積,大都采用細間距工藝技術,在不改變PCB板布線的情況下引出I/O引腳非常困難。3)外接邏輯分析儀有改變FPGA設計中信號原來狀態的可能,因此難以保證信號的正確性。4)傳統的邏輯分析儀價格昂貴,將會加重設計方的經濟負擔。

伴隨著EDA工具的快速發展,一種新的調試工具Quartus II 中的SignalTap II 滿足了FPGA開發中硬件調試的要求,它具有無干擾、便于升級、使用簡單、價格低廉等特點。本文將介紹SignalTap II邏輯分析儀的主要特點和使用流程,并以一個實例介紹該分析儀具體的操作方法和步驟。

2、 SignalTap II的特點及使用

SignalTap II嵌入邏輯分析儀集成到Quartus II設計軟件中,能夠捕獲和顯示可編程單芯片系統(SOPC)設計中實時信號的狀態,這樣開發者就可以在整個設計過程中以系統級的速度觀察硬件和軟件的交互作用。它支持多達1024個通道,采樣深度高達128Kb,每個分析儀均有10級觸發輸入/輸出,從而增加了采樣的精度。SignalTap II為設計者提供了業界領先的SOPC設計的實時可視性,能夠大大減少驗證過程中所花費的時間。目前SignalTap II邏輯分析儀支持的器件系列包括:APEXT II, APEX20KE, APEX20KC, APEX20K, Cyclone, Excalibur, Mercury, StraTIx GX, StraTIx。

SignalTap II的特點、設置流程及邏輯分析儀的設計

SignalTap II將邏輯分析模塊嵌入到FPGA中,如圖1所示。邏輯分析模塊對待測節點的數據進行捕獲,數據通過JTAG接口從FPGA傳送到Quartus II軟件中顯示。使用SignalTap II無需額外的邏輯分析設備,只需將一根JTAG接口的下載電纜連接到要調試的FPGA器件。SignalTap II對FPGA的引腳和內部的連線信號進行捕獲后,將數據存儲在一定的RAM塊中。因此,需要用于捕獲的采樣時鐘信號和保存被測信號的一定點數的RAM塊。

使用SignalTap II的一般流程是:設計人員在完成設計并編譯工程后,建立SignalTap II (.stp)文件并加入工程、配置STP文件、編譯并下載設計到FPGA、在Quartus II軟件中顯示被測信號的波形、在測試完畢后將該邏輯分析儀從項目中刪除。以下描述設置 SignalTap II 文件的基本流程:

1.設置采樣時鐘。采樣時鐘決定了顯示信號波形的分辨率,它的頻率要大于被測信號的最高頻率,否則無法正確反映被測信號波形的變化。SignalTap II在時鐘上升沿將被測信號存儲到緩存。

2.設置被測信號。可以使用Node Finder 中的 SignalTap II 濾波器查找所有預綜合和布局布線后的SignalTap II 節點,添加要觀察的信號。邏輯分析器不可測試的信號包括:邏輯單元的進位信號、PLL的時鐘輸出、JTAG引腳信號、LVDS(低壓差分)信號。

3.配置采樣深度、確定RAM的大小。SignalTap II所能顯示的被測信號波形的時間長度為Tx,計算公式如下:

Tx=N×Ts

N為緩存中存儲的采樣點數,Ts為采樣時鐘的周期。

4.設置buffer acquisiTIon mode。buffer acquisiTIon mode包括循環采樣存儲、連續存儲兩種模式。循環采樣存儲也就是分段存儲,將整個緩存分成多個片段(segment),每當觸發條件滿足時就捕獲一段數據。該功能可以去掉無關的數據,使采樣緩存的使用更加靈活。

5.觸發級別。SignalTap II支持多觸發級的觸發方式,最多可支持10級觸發。

6.觸發條件。可以設定復雜的觸發條件用來捕獲相應的數據,以協助調試設計。當觸發條件滿足時,在signalTap時鐘的上升沿采樣被測信號。

完成STP設置后,將STP文件同原有的設計下載到FPGA中,在Quartus II中SignalTap II窗口下查看邏輯分析儀捕獲結果。SignalTap II可將數據通過多余的I/O引腳輸出,以供外設的邏輯分析器使用;或輸出為csv、tbl、vcd、vwf文件格式以供第三方仿真工具使用。

3 、實例分析

本文以一個ADC0809器件的采樣控制器作為實例,具體說明如何用SignalTap II 來進行FPGA設計的驗證。使用Altera公司的器件Cyclone系列FPGA- EP1C12Q240C8,該器件支持SignalTap II 嵌入式邏輯分析儀的使用。

SignalTap II的特點、設置流程及邏輯分析儀的設計

FPGA的設計結構如圖2所示。數字倍頻器的倍頻輸出提供ADC控制器的采樣觸發脈沖。A/D轉換器ADC0809的操作時序見數據手冊,根據其操作時序,ADC控制器來實現ADC0809的數據采集操作,采樣的時機由倍頻器來控制。控制器每控制完成一次采樣操作,則停止等待下一個觸發脈沖的到來。倍頻器每輸出一個低電平脈沖,ADC采樣控制器的狀態機進行一次采樣操作。在倍頻器的觸發控制下,完成被測信號一個基波周期N個點的等間隔采樣,同時數字倍頻器跟蹤輸入信號的頻率的變化,盡可能地保持N個點的采樣寬度正好為被測信號一個周波的寬度。

測試項目是基于FPGA的AD采樣控制器,它是用狀態機控制的周期性的重復事件,一次采樣操作完成后等待采樣脈沖、開始下一次的采樣。針對待測項目的周期性,

在STP文件中將buffer acquisition mode分別設為連續存儲和循環采樣存儲兩種模式進行驗證。連續存儲方式記錄采樣操作的連續過程,而在循環采樣存儲方式下SignalTap II記錄多次采樣時刻數據。

按照上述SignalTap II的使用步驟,在編譯后的工程中添加STP文件,并對文件進行設置,如圖3所示。如1處設置采樣時鐘ct[3],系統時鐘的16分頻。2處添加測試信號,包括待測模塊輸出的AD采樣控制信號和狀態機的狀態等。3處是采樣深度的設置,設為512。在4處的設置確定了在clko時鐘的上升沿觸發邏輯分析儀。在連續存儲模式下設置buffer acquisition mode為Circular前觸發位置。在分段存儲模式下設置為Sigmented 512 1 bit segments,表示將存儲區劃分成512個段,每段1個位的存儲深度。存儲模式的設置如圖中6所示。另外,使用Mnemonic Table將狀態機的7個狀態標示為直觀名稱。

SignalTap II的特點、設置流程及邏輯分析儀的設計

SignalTap II的特點、設置流程及邏輯分析儀的設計

SignalTap II的特點、設置流程及邏輯分析儀的設計

首先將STP文件設置成連續存儲模式,并將該文件連同工程一起下載到FPGA中。在連續存儲模式下,SignalTap II在clko時鐘的上升沿連續采樣直到采樣點數達到512個。這樣,SignalTap II記錄了一次采樣過程的所有數據,捕獲結果如圖4所示,從中可以看到FPGA控制ADC0809轉換的時序波形。

將圖3所示步驟6中的Buffer acquisition node改為Segmented方式,設其值為256 1 bit segments,并將修改后的STP文件連同工程重新下載到FPGA中。和單次觸發相同的是邏輯分析儀在ADC0809采樣時鐘上升沿時觸發邏輯分析儀,不同的是因為每一段只有1bit的存儲深度,因此捕獲1位數據后邏輯分析儀停止,等待下一次滿足觸發信號再次啟動,一共啟動256次。在波形顯示窗口,設顯示格式為Line Chart,這樣結果就直觀的顯示為連續的波形。分片采樣,可觀察同步采樣的結果,圖5是連續采樣256個點的結果波形。

4 、結論

SignalTap II 嵌入式邏輯分析器,提供了芯片測試的一個很好的途徑。通過SignalTap II 測試芯片無需外接專用儀器,它在器件內部捕獲節點進行分析和判斷系統故障。本文通過對Cyclone EP1C12器件的實驗證實該測試手段大大提高系統的調試能力,具有很好的效果。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22408

    瀏覽量

    636241
  • 芯片
    +關注

    關注

    463

    文章

    54007

    瀏覽量

    465949
  • eda
    eda
    +關注

    關注

    72

    文章

    3113

    瀏覽量

    182884
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    網絡分析儀設置與基本原理

    一、網絡分析儀簡介 網絡分析儀(Network Analyzer)是射頻與微波領域中用于表征電子元器件和電路網絡特性的關鍵測試儀器。其名稱中的“網絡”并非指計算機網絡,而是源于電路理論中對任意
    的頭像 發表于 03-03 17:44 ?1012次閱讀
    網絡<b class='flag-5'>分析儀</b>的<b class='flag-5'>設置</b>與基本原理

    阻抗分析儀E4991B操作指南

    阻抗分析儀E4991B是一款 1 MHz-3 GHz 的射頻阻抗材料測試,本文介紹儀器的操作流程。 我們將從設置測試參數,端面校準,夾具補償,樣品連接,測試結果讀取幾方面來介紹。 1
    的頭像 發表于 02-10 17:12 ?92次閱讀
    阻抗<b class='flag-5'>分析儀</b>E4991B操作指南

    矢量網絡分析儀與標量網絡分析儀的區別

    在網絡分析領域,矢量網絡分析儀(VNA)與標量網絡分析儀(SNA)是兩種核心測量工具,盡管名稱相近,其測量能力與應用場景卻存在顯著差異,核心區別可歸結為“測大小”與“測全貌”的本質不同。 ? 一
    的頭像 發表于 01-22 15:58 ?482次閱讀
    矢量網絡<b class='flag-5'>分析儀</b>與標量網絡<b class='flag-5'>分析儀</b>的區別

    頻譜分析儀與電壓探頭匹配指南

    如何實現頻譜分析儀與電壓探頭的精準匹配?核心邏輯可概括為“三對齊一適配”——參數對齊、接口對齊、設置對齊+場景適配,最終目標是規避信號反射、衰減與失真問題,確保測量數據(幅度、頻率、波形)的準確性
    的頭像 發表于 12-29 14:51 ?280次閱讀
    頻譜<b class='flag-5'>分析儀</b>與電壓探頭匹配指南

    矢量網絡分析儀與標量網絡分析儀技術差異與應用場景解析

    在射頻與微波測試領域,網絡分析儀是評估電路與器件性能的核心工具。矢量網絡分析儀(Vector Network Analyzer, VNA)與標量網絡分析儀(Scalar Network
    的頭像 發表于 12-11 17:16 ?1434次閱讀
    矢量網絡<b class='flag-5'>分析儀</b>與標量網絡<b class='flag-5'>分析儀</b>技術差異與應用場景解析

    矢量網絡分析儀與掃頻的區別

    的測試基石。本文從工作原理、性能指標、應用場景三個維度,深入剖析這兩類儀器的本質差異。 ? 一、工作原理:時域與頻域的測量哲學 矢量網絡分析儀(VNA)采用時域分析邏輯,通過向待測設備(DUT)注入掃頻信號,同步測量反射與傳
    的頭像 發表于 12-01 16:12 ?402次閱讀
    矢量網絡<b class='flag-5'>分析儀</b>與掃頻<b class='flag-5'>儀</b>的區別

    現代功率分析儀的演進

    的演進不僅反映了技術進步,更深刻影響著新能源、電動交通、智能制造等關鍵領域的發展。本文將深入探討現代功率分析儀的核心特點及其未來發展趨勢,揭示其在推動能源高效利用中的
    的頭像 發表于 11-10 14:40 ?381次閱讀
    現代功率<b class='flag-5'>分析儀</b>的演進

    同步熱分析儀的聯用技術的應用

    同步熱分析儀是一款可同時測量樣品的tg和dsc信號的熱分析儀器,被廣泛應用在材料科學、高分子工程師、醫藥生物、能源等領域。隨著同步熱分析儀性能技術的不斷提升,同步熱分析儀可與其他儀器聯
    的頭像 發表于 08-28 16:04 ?804次閱讀
    同步熱<b class='flag-5'>分析儀</b>的聯用技術的應用

    利用矢量網絡分析儀測試大動態范圍微波器件的幾種方法

    準確測試結果,進而在測試精度不受影響的前提下通過設置較寬的中頻帶寬從而提高測試速度。矢量網絡分析儀工作原理了解矢量網絡分析儀的工作原理和動態范圍的定義,對開展大動
    的頭像 發表于 08-27 17:33 ?1632次閱讀
    利用矢量網絡<b class='flag-5'>分析儀</b>測試大動態范圍微波器件的幾種方法

    是德科技信號分析儀靈敏度的設置

    信號分析儀(也稱為頻譜分析儀)通常用于測量微弱信號,包括已知信號和未知信號。通過噪聲校正、本底噪聲擴展 (NFE) 和優化信號分析儀設置,可以實現設備的最佳靈敏度,從而更輕松地檢測和測
    的頭像 發表于 08-21 09:30 ?2400次閱讀
    是德科技信號<b class='flag-5'>分析儀</b>靈敏度的<b class='flag-5'>設置</b>

    功率分析儀最大峰值因數的真實含義

    某些功率分析儀將可測量峰值因數作為重要特點進行宣傳。例如:某高精度功率分析儀標稱最大可測量峰值因數為6,另一高精度功率分析儀則標稱最大可測量峰值因數為10,將最大可測量峰值因數作為技術
    的頭像 發表于 08-04 18:11 ?1003次閱讀
    功率<b class='flag-5'>分析儀</b>最大峰值因數的真實含義

    如何設置協議分析儀進行微秒級測試?

    設置協議分析儀進行微秒級測試需從硬件同步、采樣率配置、觸發條件優化、信號完整性保障、軟件分析工具選擇及環境控制六個維度綜合配置,具體方法如下:1. 硬件同步與時間戳精度 使用精密時間協議(PTP
    發表于 07-28 17:28

    如何測試協議分析儀的實時響應效率?

    的測試數據(如HTTP請求頭中的User-Agent字段)。 在分析儀設置觸發條件(如User-Agent == \"TestAgent\"),并啟用時間戳記錄。 對比觸發時刻(數據到達
    發表于 07-24 14:19

    AI數據分析儀設計原理圖:RapidIO信號接入 平板AI數據分析儀

    AI數據分析儀, 平板數據分析儀, 數據分析儀, AI邊緣計算, 高帶寬數據輸入
    的頭像 發表于 07-17 09:20 ?746次閱讀
    AI數據<b class='flag-5'>分析儀</b>設計原理圖:RapidIO信號接入 平板AI數據<b class='flag-5'>分析儀</b>

    是德N9917A FieldFox手持分析儀 N9917B便攜式分析儀

    是德N9917A FieldFox手持分析儀 N9917B便攜式分析儀 N9917A是一款使用電池供電的便攜式分析儀;基本功能是電纜和天線分析;配置還包括頻譜和網絡
    的頭像 發表于 05-07 16:58 ?1078次閱讀