伦伦影院久久影视,天天操天天干天天射,ririsao久久精品一区 ,一本大道香蕉大久在红桃,999久久久免费精品国产色夜,色悠悠久久综合88,亚洲国产精品久久无套麻豆,亚洲香蕉毛片久久网站,一本一道久久综合狠狠老

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中防止串?dāng)_的方法有哪些

tG75_cn_maxwell ? 來源:ct ? 2019-08-19 15:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串?dāng)_(CrossTalk)是指PCB上不同網(wǎng)絡(luò)之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。克服串?dāng)_的主要措施有:

加大平行布線的間距,遵循3W規(guī)則。

在平行線間插入接地的隔離線。

減小布線層與地平面的距離。

3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場不互相干擾,可使用10W的間距。

PCB設(shè)計中防止串?dāng)_的方法有哪些

在實際PCB設(shè)計中,3W規(guī)則并不能完全滿足避免串?dāng)_的要求。

按實踐經(jīng)驗,如果沒有屏蔽地線的話,印制信號線之間大于lcm以上的距離才能很好地防止串?dāng)_,因此在PCB線路布線時,就需要在噪聲源信號(如時鐘走線)與非噪聲源信號線之間,及受EFTlB、ESD等干擾的“臟“線與需要保護(hù)的“干凈”線之間,不但要強(qiáng)制使用3W規(guī)則,而且還要進(jìn)行屏蔽地線包地處理,以防止串?dāng)_的發(fā)生。

此外,為避免PCB中出現(xiàn)串?dāng)_,也應(yīng)該從PCB設(shè)計和布局方面來考慮,例如:

1.根據(jù)功能分類邏輯器件系列,保持總線結(jié)構(gòu)被嚴(yán)格控制。

2.最小化元器件之間的物理距離。

3.高速信號線及元器件(如晶振)要遠(yuǎn)離I/()互連接口及其他易受數(shù)據(jù)干擾及耦合影響的區(qū)域。

4.對高速線提供正確的終端。

5.避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6.相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7.降低信號到地平面的距離間隔。

8.分割和隔離高噪聲發(fā)射源(時鐘、I/O、高速互連),不同的信號分布在不同的層中。

9.盡可能地增大信號線間的距離,這可以有效地減少容性串?dāng)_。

10.降低引線電感,避免電路使用具有非常高阻抗的負(fù)載和非常低阻抗的負(fù)載,盡量使模擬電路負(fù)載阻抗穩(wěn)定在loQ~lokQ之間。因為高阻抗的負(fù)載將增加容性串?dāng)_,在使用非常高阻抗負(fù)載的時候,由于工作電壓較高,導(dǎo)致容性串?dāng)_增大,而在使用非常低阻抗負(fù)載的時候,由于工作電流很大,感性串?dāng)_將增加。

11.將高速周期信號布置在PCB酌內(nèi)層。

12.使用阻抗匹配技術(shù),以保BT證信號完整性,防止過沖。

13.注意對具有快速上升沿(tr≤3ns)的信號,進(jìn)行包地等防串?dāng)_處理,將一些受EFTlB或ESD干擾且未經(jīng)濾波處理的信號線布置在PCB的邊緣。

14.盡量采用地平面,使用地平面的信號線相對于不使用地平面的信號線來說將獲得15~20dB的衰減。

15.信號高頻信號和敏感信號進(jìn)行包地處理,雙面板中使用包地技術(shù)將獲得10~15dB的衰減。

16.使用平衡線,屏蔽線或同軸線。

17.對騷擾信號線和敏感線進(jìn)行濾波處理。

18.合理設(shè)置層和布線,合理設(shè)置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關(guān)鍵長度范圍內(nèi)),這些措施都可以有效減小串?dāng)_。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4415

    文章

    23932

    瀏覽量

    425679

原文標(biāo)題:好好讀術(shù),PCB設(shè)計中防止串?dāng)_的方法不止3W規(guī)則

文章出處:【微信號:cn_maxwell,微信公眾號:快點(diǎn)PCB平臺】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    淺談晶振在PCB設(shè)計的要點(diǎn)

    在電路設(shè)計,系統(tǒng)晶振時鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會從輸入與輸出兩條線導(dǎo)出來外,也會從空間輻射出來,這也導(dǎo)致在PCB設(shè)計對晶振的布局要求嚴(yán)格,如果出錯會很容易造成很強(qiáng)的雜散輻射問題,并且很難通過其他
    的頭像 發(fā)表于 12-18 17:28 ?842次閱讀
    淺談晶振在<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的要點(diǎn)

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有

    ,在設(shè)計,這是個電容放置的密集區(qū)域,可能會有幾十對高速鏈路,也就是并排放著幾十對電容,L3層的高速線能挪開的空間肯定也不大。那我們前期去評估這種挖空case下電容和高速走線間的量級就非常的有意義了
    發(fā)表于 12-10 10:00

    隔離地過孔要放哪里,才能最有效減少高速信號過孔

    的方案。無論是高速過孔本身的優(yōu)化,還是過孔間的優(yōu)化,其實都是很難通過經(jīng)驗甚至常規(guī)理論去解決,目前看起來,仿真絕對是更好的選擇了哈! 問題:根據(jù)你們的經(jīng)驗,提出幾種有效的改善高速信號過孔
    發(fā)表于 11-14 14:05

    PCB設(shè)計師必看!這些‘反常識’操作正在毀掉你的電路板

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計組裝失敗的原因那些?PCB設(shè)計組裝失敗的原因及解決方法PCB設(shè)計組裝失敗的原因涉及設(shè)計、材
    的頭像 發(fā)表于 10-13 09:57 ?640次閱讀

    PCB設(shè)計單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計的單點(diǎn)接地與多點(diǎn)接地什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計要點(diǎn)。在PCB設(shè)計,接地系統(tǒng)的
    的頭像 發(fā)表于 10-10 09:10 ?2553次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計要點(diǎn)

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設(shè)計的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設(shè)計解決這一問題
    的頭像 發(fā)表于 08-25 11:06 ?1w次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    技術(shù)資訊 I 哪些原因會導(dǎo)致近端和遠(yuǎn)端

    本文要點(diǎn)在PCB、集成電路和線纜組件,最常被提及的現(xiàn)象是接收端器件觀測到的遠(yuǎn)端。帶阻濾
    的頭像 發(fā)表于 08-08 17:01 ?5692次閱讀
    技術(shù)資訊 I 哪些原因會導(dǎo)致近端和遠(yuǎn)端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會不會很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當(dāng)然是大家都會擔(dān)心對與對之間的啊,在滿足物質(zhì)生活之后(能塞到PCB板之后),肯定要慢慢開始注重精神生活了!鑒于不少的粉絲,包括公司設(shè)計部的同事都
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設(shè)計工程師也很委屈啊:芯片互聯(lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進(jìn)PCB板去啊,其次的
    的頭像 發(fā)表于 07-22 16:44 ?734次閱讀
    高速AC耦合電容挨得很近,<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    PCB設(shè)計過孔為什么要錯開焊盤位置?

    PCB設(shè)計,過孔(Via)錯開焊盤位置(即避免過孔直接放置在焊盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤作用 :焊盤是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?1214次閱讀

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰線對之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?2074次閱讀

    技術(shù)資訊 I 面向初級工程師的 PCB 設(shè)計規(guī)范

    本文要點(diǎn)基本PCB設(shè)計規(guī)范包括控制電流容量和阻抗,這是防止電弧和的關(guān)鍵。選擇適當(dāng)?shù)倪^孔類型,綜合考慮長寬比、覆蓋和塞孔,以確保可靠性。選擇材料和層排列,提升信號完整性、熱性能和可制
    的頭像 發(fā)表于 06-13 16:28 ?1744次閱讀
    技術(shù)資訊 I 面向初級工程師的 <b class='flag-5'>PCB</b> 設(shè)計規(guī)范

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?1330次閱讀

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1282次閱讀

    PCB設(shè)計常見問題哪些

    PCB設(shè)計,細(xì)節(jié)決定成敗。一個合理、精準(zhǔn)的設(shè)計不僅能提高生產(chǎn)效率,也能確保產(chǎn)品的穩(wěn)定性和可靠性。但是在設(shè)計時總會遇見五花八門的問題,這是為什么導(dǎo)致的?
    的頭像 發(fā)表于 04-14 10:28 ?1251次閱讀