国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

4層以上的PCB設計如何疊層

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-01-08 16:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現在高速復雜的電路設計中常用到4層以上的PCB設計,如何選取合適的疊層呢?本文就常用的PCB疊層進行分析。

1. 層疊方案一:TOP、GND2、PWR3、BOTTOM

此方案為業界現在主流4層選用方案。在主器件面(TOP)下有一個完善的地平面,為最優布線層。在層厚設置時,地平面層和電源平面層之間的芯板厚度不宜過厚,以降低電源、地平面的分布阻抗,保證平面電容濾波效果。

2. 層疊方案二:TOP、PWR2、GND3、BOTTOM

如果主元件面設計在BOTTOM層或關鍵信號線在BOTTOM層的話,則第三層需排在一個完整地平面。在層厚設置時,地平面層和電源平面層之間的芯板厚度同樣不宜過厚。

3. 層疊方案三:GND1、S2、S3、GND4/PWR4

這種方案通常應用在接口濾波板、背板設計上。由于整板無電源平面,因此GND和PGND各安排在第一層和第四層。表層(TOP層)只允許走少量短線,同樣我們在S02、S03布線層進行鋪銅,以保證表層走線的參考平面及控制層疊對稱。

六層板疊層設計方案

1. 層疊方案一:TOP、GND2、S3、PWR4、GND5、BOTTOM此方案為業界現在主流6層選用方案,有3個布線層和3個參考平面。第4層和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗。低阻抗特性可以改善電源的退耦效果。

第3層是最優的布線層,時鐘線等高風險線必須布在這一層,可以保證信號完整性和對EMI能量進行抵制。底層是次好的布線層。頂層是可布線層。

2. 層疊方案二:TOP、GND2、S3、S4、PWR5、BOTTOM當電路板上的走線過多,3個布線層安排不下的情況下,可以采用這種疊層方案。這種方案有4個布線層和兩個參考平面,但電源平面和地平面之間夾有兩個信號層,電源平面與接地層之間不存在任何電源退耦作用。

由于第3層靠近地平面,因此它是最好的布線層,應安排時鐘等高風險線。第1層、第4層、第6層是可布線層。

3. 層疊方案三:TOP、S2、GND3、PWR4、S5、BOTTOM此方案也有4個布線層和兩個參考平面。這種結構的電源平面/地平面采用小間距的結構,可以提供較低的電源阻抗和較好的電源退耦作用。

頂層和底層是較差的布線層。靠近接地平面的第2層是最好的布線層,可以用來布時鐘等高風險的信號線。在確保RF同流路徑的條件下,也可以用第5層作為其他的高風險信號線的布線層。第1層和第2層、第5層和第6層應采用交叉布線。

八層板疊層設計方案

1. 層疊方案一:TOP、GND2、S3、GND4、PWR5、S6、GND7、BOTTOM此方案為業界現行八層PCB的主選層設置方案,有4個布線層和4個參考平面。這種層疊結構的信號完整性和EMC特性都是最好的,可以獲得最佳的電源退耦效果。

其頂層和底層是EMI可布線層。第3層和第6層相鄰層都是參考平面,是最好的布線層。第3層兩個相鄰層都是地平面,因此是最優走線層。第4和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗,這樣可以改善電源的退耦效果。

2. 層疊方案二:TOP、GND2、S3、PWR4、GND5、S6、PWR7、BOTTOM與方案一相比,此方案適用于電源種類較多,一個電源平面處理不了的情況。第3層為最優布線層。主電源應安排在第4層,可以與主地相鄰。

第7層的電源平面為分割電源,為了改善電源的退耦效果,在底層應采用鋪地銅的方式。為了PCB的平衡和減小翹曲度,頂層也需要鋪地銅。

3. 層疊方案三:TOP、S2、GND3、S4、S5、PWR6、S7、BOTTOM本方案有6個布線層和兩個參考平面。這種疊層結構的電源退耦特性很差,EMI的抑制效果也很差。其頂層和底層是EMI特性很差的布線層。緊靠接地平面的第2層和第4層是時鐘線的最好布線層,應采用交叉布線。

緊靠電源平面的第5層和第7層是可接受的布線層。此方案通常用于貼片器件較少的8層背板設計,由于表層只有插座,因此表層可以大面積鋪地銅。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4921

    瀏覽量

    95305
  • 可制造性設計

    關注

    10

    文章

    2066

    瀏覽量

    16474
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44643
  • 華秋DFM
    +關注

    關注

    20

    文章

    3515

    瀏覽量

    6405
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    從8到30:AI服務器PCB層數進階,PCle 5.0高速傳輸需求成關鍵

    層數多集中在 8-16 ,而如今 AI 服務器 PCB 層數躍升至 20 以上,并非單純的 “層數堆砌”,而是精準適配 PCle5.0 平臺硬性需求的必然選擇。
    的頭像 發表于 02-26 17:02 ?553次閱讀

    西門子PCB設計工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設計工具,專注于管理和優化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發表于 01-04 16:17 ?251次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計工具Z-planner Enterprise 2510版本的新增功能

    固態電容:小型化封裝,釋放PCB更多空間

    固態電容通過小型化封裝設計,顯著釋放PCB空間,同時保持高性能與可靠性,成為高密度電子系統的理想選擇。
    的頭像 發表于 12-05 16:15 ?684次閱讀

    電容是如何實現高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實現極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發表于 12-04 09:19

    固態電容的性能優勢

    固態電容通過多層堆疊結構,在有限體積內實現高容量存儲,成為高密度電路設計的理想選擇: 體積縮小60%以上 :例如,傳統液態電容厚度通常在5mm以上,而
    的頭像 發表于 11-26 09:30 ?845次閱讀

    不止于4!華秋PCB 6板爆款重磅上線

    4之后,再看6上月,華秋PCB推出了4板爆款,以“真香”價格引爆市場。今天,華秋
    的頭像 發表于 11-12 07:33 ?492次閱讀
    不止于<b class='flag-5'>4</b><b class='flag-5'>層</b>!華秋<b class='flag-5'>PCB</b> 6<b class='flag-5'>層</b>板爆款重磅上線

    到底DDR走線能不能參考電源啊?

    的設計原則,不敢下手去畫了。 一般這種PCB設計工程師定不了的時候,高速先生就必須出來說話了。我們截取一段DDR的地址信號進行研究,和走線情況如下所示: 這根地址信號走線在L3
    發表于 11-11 17:46

    貼片電感代理-電感的實際應用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質因數高、散熱性能好及抗干擾能力強等優勢,在消費電子、工業自動化及汽車電子等領域得到了廣泛應用。以下將詳細闡述
    的頭像 發表于 08-22 17:38 ?887次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應用

    如何為EMC設計選擇PCB結構

    在設計電磁兼容性(EMC)表現優異的 PCB 時,結構的選擇是需要掌握的核心概念之一。
    的頭像 發表于 07-15 10:25 ?6549次閱讀
    如何為EMC設計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結構

    Allegro Skill工藝輔助之導入模板

    PCB設計中,導入模板能夠確保設計的標準化和規范化,避免因手動設置參數而可能出現的錯誤或不一致情況。
    的頭像 發表于 07-10 17:10 ?3192次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結構。當你的設計從實驗室小批量轉到批量生產時,是否遇到過信號
    的頭像 發表于 06-25 07:36 ?2890次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結構 。 當你的設計從實驗室小批量轉到批量生產時,是否遇到
    發表于 06-24 20:09

    天合光能再度刷新組件功率世界紀錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀錄后,天合光能今日再傳喜訊——
    的頭像 發表于 06-13 15:58 ?974次閱讀

    捷多邦專家解讀:如何選擇最優PCB方案?

    PCB設計中,多層板的設計直接影響信號完整性、電源分配和EMC性能。合理的結構不僅能提升電路板的可靠性,還能優化生產成本。作為行業
    的頭像 發表于 05-11 10:58 ?799次閱讀

    PCB】四電路板的PCB設計

    為了減小電路之間的干擾所采取的相關措施。結合親身設計經驗,以基于ARM、自主移動的嵌入式系統核心板的 PCB設計為例,簡單介紹有關四電路板的PCB設計過程以及應注意的相關問題。 關鍵詞 四
    發表于 03-12 13:31