国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

pcb中如何去降低噪聲與電磁干擾

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-03-24 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲與電磁干擾的一些小竅門。

下面是經過多年設計總結出來的,在PCB設計中降低噪聲與電磁干擾的24個竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關鍵地方。

(2)可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統要求的最低頻率時鐘。

(5)時鐘產生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時鐘區圈起來,時鐘線盡量短。

(7)I/O驅動電路盡量近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合

(11)印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。

(12)單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。

(13)時鐘、總線、片選信號要遠離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。

(15)對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。

(16)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

(19)對噪聲敏感的線不要與大電流,高速開關線平行。

(20)石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21)弱信號電路,低頻電路周圍不要形成電流環路。

(22)信號都不要形成環路,如不可避免,讓環路區盡量小。

(23)每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5452

    文章

    12572

    瀏覽量

    374531
  • pcb
    pcb
    +關注

    關注

    4404

    文章

    23878

    瀏覽量

    424243
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44637
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電磁屏蔽箱在電磁干擾(EMI)診斷工程的應用

    電磁屏蔽箱作為一種基礎且關鍵的電磁兼容(EMC)測試工具,在EMI診斷扮演著“電磁隔離實驗室”的角色。本方案詳細闡述了如何利用電磁屏蔽箱,
    的頭像 發表于 01-30 17:23 ?1151次閱讀
    <b class='flag-5'>電磁</b>屏蔽箱在<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)診斷工程<b class='flag-5'>中</b>的應用

    多功能炭素材料電阻率測試儀低噪聲布線技術

    到電阻率測試數據,尤其對高阻抗炭材等敏感樣品的檢測至關重要。? 一、低噪聲布線技術的核心作用:隔絕干擾,保真信號? 炭素材料電阻率測試,微弱的電信號易受外界
    的頭像 發表于 10-31 09:20 ?380次閱讀
    多功能炭素材料電阻率測試儀<b class='flag-5'>中</b>的<b class='flag-5'>低噪聲</b>布線技術

    帶處理器電子產品的抗干擾電磁兼容優化方案

    、大電流開關); 包含微弱模擬信號電路及高精度A/D 變換電路的系統。 二、提升系統抗電磁干擾能力的核心措施 (一)選用低頻率微控制器 外時鐘頻率低的微控制器可顯著降低噪聲、提升抗擾性:同等頻率下,方波的高頻成分遠多于正弦波(雖
    的頭像 發表于 10-28 09:44 ?3753次閱讀

    為了減少電磁干擾,裝置在硬件設計時應該遵循哪些原則?

    流程,具體原則如下: 一、元器件選型:優先選用抗干擾性能優異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩定性等維度篩選,從源頭
    的頭像 發表于 09-19 15:41 ?881次閱讀

    高精度應變式力傳感器在海綿泡沫壓陷硬度試驗機低噪聲放大電路設計

    與放大電路需求 傳感器輸出信號具有“微弱、差分、易受干擾” 特性,輸出可達微伏級,采用差分輸出抗干擾,但易受電磁、溫度等因素影響。因此,放大電路需滿足高增益低噪聲、強抗
    的頭像 發表于 09-12 09:10 ?593次閱讀
    高精度應變式力傳感器在海綿泡沫壓陷硬度試驗機<b class='flag-5'>中</b>的<b class='flag-5'>低噪聲</b>放大電路設計

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗證板噪聲水平?

    在我設計的復雜多片AD4134的大型數字系統,噪聲水平Nrms無法控制到預期水平。希望能夠找到關鍵的影響因素。還請各位大師指點。 根據驗證版及數據手冊的布局方式,不對ADC的下方地平面做切割處理
    發表于 08-11 08:24

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設備電磁干擾(EMI)是一個長期存在的挑戰。高頻噪聲可能來源于電源波動、外部電磁場,或是電路內部元件的相互作用。這些
    的頭像 發表于 07-09 18:03 ?791次閱讀

    時源芯微 開關電源電磁干擾的控制技術

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板(PCB)抗干擾設計等多個方面。 降低開關電源自身干擾 開關技術優化 在傳統的硬開關電路
    的頭像 發表于 05-20 16:50 ?771次閱讀
    時源芯微 開關電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術

    高頻PCB設計中出現的干擾分析及對策

    隨著頻率的提高,將出現與低頻PCB設計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁
    發表于 04-29 17:39

    解決噪聲問題試試從PCB布局布線入手

    路徑。然后,電流路徑決定了器件在該低噪聲布局布線設計的位置。 PCB布局布線指南 第一步:確定電流路徑 在開關轉換器設計,高電流路徑和低電流路徑彼此非??拷?。交流(AC)路徑攜帶有
    發表于 04-22 09:46

    PCB設計:降低噪聲電磁干擾的24個竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方?! 。?) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率?! 。?) 盡量為繼電器等提供某種形式的阻尼?! 。?) 使用滿足系統要求
    發表于 04-11 11:21

    如何實現通信級PCB的超低噪聲?捷多邦的技術路徑揭秘

    在現代通信設備設計,PCB噪聲控制已成為影響系統性能的關鍵因素。作為專業的PCB制造商,捷多邦通過多年的技術積累,為通信行業提供了可靠的超低噪聲
    的頭像 發表于 04-07 10:34 ?739次閱讀

    EMI(干擾)和EMS(抗擾)基礎知識與整改流程

    ),傳導噪聲CE是指經由線體或PCB板布線傳導的噪聲,輻射噪聲RE是指排放(輻射)到環境噪聲
    發表于 03-28 13:28

    如何降低ADI LTM4702超低噪聲μModule穩壓器的輸出開關噪聲

    噪聲敏感器件的功耗不斷提高。醫療超聲成像系統、5G收發器和自動測試設備(ATE)等應用需要在面積較小的PCB上實現高輸出電流(>5 A)、低噪聲水平和高帶寬。由于對輸出電流的需求較高,以前使用的傳統雙級(降壓+低壓差(LDO)穩
    的頭像 發表于 03-25 11:26 ?1646次閱讀
    如何<b class='flag-5'>降低</b>ADI LTM4702超<b class='flag-5'>低噪聲</b>μModule穩壓器的輸出開關<b class='flag-5'>噪聲</b>

    頻域示波器在電源噪聲分析的應用

    頻域示波器在電源噪聲分析的應用非常廣泛且有效。電源噪聲電磁干擾的一種,通常表現為高頻干擾信號
    發表于 03-14 15:03