電子行業確實在向更高水平的抽象和系統級設計邁進。最引人注目的是過去六個月推出的Electronic DesignAutomation(EDA)軟件供應商的設計語言提案數量。對于一些行業觀察者來說,它可能看起來令人困惑。這并不意味著EDA行業了解問題并應對挑戰。
。由于時間和資源限制消耗了項目周期,設計變得更加復雜,并且放棄了良好的工程實踐。
VHDL和Verilog硬件描述語言(HDL)十多年來一直保持著設計師社區。我們已經增強了它們,修改了它們,并增加了擴展以延長它們的用途。然而,它們并未計劃應對系統級設計的挑戰。現在是時候超越HDL來應對這些新的挑戰了。
像VHDL International(VI)這樣的行業組織可以幫助指導研究,并制定標準以滿足新的系統級設計方法的要求。 VI擁有熱情和積極的用戶會員資格,使命和基礎設施,以及無偏見和積極性的技術委員會。因此,我們致力于最大限度地提高全球電子設計人員的生產力,效率和能力。
例如,VI的系統級設計語言(SLDL)計劃已經為不斷發展的硬件描述級別(HDL)引入了技術路線圖 - 基于設計。該路線圖旨在為全包設計環境設置一致的方向,基于現有和新興的EDA軟件標準,以實現系統級設計。它提供了一個戰略實施計劃,以滿足當前和未來的設計要求。更重要的是,theroadmap不是靜態產品。工作正在進行中,成功正在顯現,行業杰出人士正在被吸引來幫助工作,因為它很有希望及時取得成功。
該路線圖將VI章程從單純推廣廣泛的HDL使用擴展為主要工具用于企業標準制定和發展設計環境以解決整個系統問題。通過路線圖,我們為現在和未來十年的系統設計技術標準的制定和一致性制定方向,優先事項和承諾。
SLDL的第1階段產生了一種名為Rosetta的語言,這是一種在以電子為中心的系統工程領域內跨語義域映射約束的努力。它借鑒了歐洲和美國的系統級研究工作的概念。
新的設計語言必須支持基于系統范圍的約束快速權衡架構和實現的能力。對于Rosetta來說,系統由許多視圖組成,包括數字功能,模擬行為,時序,帶寬正確輸出,功耗和成本。
Rosetta將多個領域理論集成到一個通用語義框架中,并支持能夠在硬件和軟件的所有視圖中預算和分解系統范圍的約束。它是一種系統語言,與VerilogHDL和VHDL互補,以及熟悉的軟件編程語言,如C,C ++,Java和各種新興設計語言提案。它不與任何這些或其他設計語言提案競爭,因為沒有其他語言在系統級別描述聲明性設計約束。
VI及其SLDL計劃借鑒了Rosetta Stone的語言概念作為一種設置方式一致的系統級設計環境的一致方向。羅塞塔石碑在大英博物館永久展出,在使科學家能夠翻譯世界各地的語言方面發揮了至關重要的作用。通過這種映射過程,語言學家已經能夠理解書面文字中體現的語義。我們的努力也同樣成功。
新的設計語言提案的數量表明電子工業確實轉向系統級設計。因此,對電子設計師施加的限制將有助于確保持續創新和快速的行業增長和擴張。
-
系統級設計
+關注
關注
0文章
4瀏覽量
6185 -
PCB打樣
+關注
關注
17文章
2981瀏覽量
23599 -
華強PCB
+關注
關注
8文章
1831瀏覽量
29264 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
44643
發布評論請先 登錄
車規級單通道低邊驅動器SiLM27531M,助力GaN/SiC功率系統高效運行
為什么正在聊QQ時,系統消息提示“已被迫下線”?
全面、高效的了解電子行業最新信息
五大方法讓內存使用更高效
EICC 電子行業行為準則
汽車視覺系統要求更高效的電源管理系統
電子工程專輯 | 靈動微電子:正在準備成為“世界級”的MCU公司
經濟高效的入門級系統平臺
汽車電子MCU中采用抗EMI的設計方法介紹
電源解決方案如何實現更高效緊湊?
電子燈鎮流器設計評估板帶來的更高效率使其成為節省照明系統吸收能量的最佳選擇
如何獲取代碼以了解信號正在被使用?
采用Dyplo Runtime OS擴展提高系統級性能
采用ProEficient功放獲取更高集成度和更高效率的設計方法
電子行業正在被迫采用更高效的系統級設計方法
評論