完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
這個24位到48位的寄存器緩沖區設計用于2.3 V至2.7 VV CC 操作。
除LVCMOS復位(RESET)\輸入外,所有輸入均為SSTL_2。所有輸出均為SSTL_2,Class II兼容。
SN74SSTV32852采用差分時鐘(CLK和CLK \)工作。數據在CLK高電平和CLK電平低電平交叉點處注冊。
該器件支持低功耗待機操作。當RESET \為低電平時,差分輸入接收器被禁用,并且允許未驅動(浮動)數據,時鐘和參考電壓(V REF )輸入。此外,當RESET \為低電平時,所有寄存器都會復位,所有輸出都被強制為低電平。 LVCMOS RESET \輸入始終必須保持在有效的邏輯高電平或低電平。
為確保在提供穩定時鐘之前寄存器定義的輸出,RESET \必須保持在低電平狀態。加電。
Widebus是德州儀器公司的商標。
| ? |
|---|
| VCC (V) |
| Number of Outputs |
| Output Drive (mA) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| ? |
| SN74SSTV32852 |
|---|
| 2.5 ? ? |
| 48 ? ? |
| 20 ? ? |
| Catalog ? ? |
| 0 to 70 ? ? |
| BGA MICROSTAR LFBGA ? ? |
| 114BGA MICROSTAR: 88 mm2: 5.5 x 16(BGA MICROSTAR) 114LFBGA: 88 mm2: 5.5 x 16(LFBGA) ? ? |