完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): 3-Line to 8-Line Decoders/Demultiplexers 數(shù)據(jù)表
SN74HC138設(shè)計用于需要極短傳播延遲時間的高性能存儲器解碼或數(shù)據(jù)路由應(yīng)用。在高性能存儲器系統(tǒng)中,該解碼器可用于最小化系統(tǒng)解碼的影響。當(dāng)采用利用快速使能電路的高速存儲器時,該解碼器的延遲時間和存儲器的使能時間通常小于存儲器的典型存取時間。這意味著解碼器引入的有效系統(tǒng)延遲可以忽略不計。
三個使能輸入的二進制選擇輸入條件選擇八條輸出線中的一條。兩個低電平有效和一個高電平有效使能輸入可在擴展時減少對外部門或逆變器的需求。無需外部逆變器即可實現(xiàn)24線解碼器,32線解碼器只需一個逆變器。使能輸入可用作多路分解應(yīng)用的數(shù)據(jù)輸入。
| ? |
|---|
| Function |
| Technology Family |
| VCC (Min) (V) |
| VCC (Max) (V) |
| Channels (#) |
| Voltage (Nom) (V) |
| F @ Nom Voltage (Max) (Mhz) |
| ICC @ Nom Voltage (Max) (mA) |
| tpd @ Nom Voltage (Max) (ns) |
| Configuration |
| Type |
| IOL (Max) (mA) |
| IOH (Max) (mA) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Bits (#) |
| Digital input leakage (Max) (uA) |
| ESD Charged Device Model (kV) |
| ESD HBM (kV) |
| ? |
| SN74HC138-Q1 | SN74HC138 |
|---|---|
| Decoder ? ? | Decoder Demultiplexer ? ? |
| HC ? ? | HC ? ? |
| 2 ? ? | 2 ? ? |
| 6 ? ? | 6 ? ? |
| 1 ? ? | 1 ? ? |
| 3.3 5 ? ? | 3.3 5 ? ? |
| 28 ? ? | 28 ? ? |
| 0.08 ? ? | 0.08 ? ? |
| 45 ? ? | 45 ? ? |
| 3:08 ? ? | 3:8 ? ? |
| Push-pull ? ? | Standard ? ? |
| 5.2 ? ? | 5.2 ? ? |
| -5.2 ? ? | -5.2 ? ? |
| Automotive ? ? | Catalog ? ? |
| -40 to 125 ? ? | -40 to 85 ? ? |
| SOIC TSSOP ? ? | PDIP SO SOIC SSOP TSSOP ? ? |
| 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? | See datasheet (PDIP) 16SO: 80 mm2: 7.8 x 10.2(SO) 16SOIC: 59 mm2: 6 x 9.9(SOIC) 16SSOP: 48 mm2: 7.8 x 6.2(SSOP) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? |
| 8 ? ? | 8 ? ? |
| 5 ? ? | 5 ? ? |
| 0.75 ? ? | 0.75 ? ? |
| 2 ? ? | 2 ? ? |