AMD不久前剛剛發(fā)布了代號Rome(羅馬)第二代EPYC霄龍處理器,擁有7nm工藝和Zen 2架構,而且采用了chiplet小芯片設計,集成最多八個CPU Die和一個IO Die設計非常獨特。
根據(jù)規(guī)劃,接下來將有第三代Milan(米蘭),7nm+工藝、Zen 3架構,再往后是第四代Genoa(熱那亞),Zen 4架構。
據(jù)最新曝料,AMD Milan內(nèi)部將集成最多15個Die,比現(xiàn)在多出來6個。
其中一個肯定還是IO Die,但剩下的14個不可能全是CPU,因為八通道DDR4內(nèi)存的帶寬只能支持最多10個CPU Die(最多80個核心),這就意味著最多8個或者10個CPU Die。——當然內(nèi)存通道超過八個的可能性微乎其微。
剩下的6個或4個Die會是什么呢?目測極有可能是HBM高帶寬顯存,通過中介層(Interposer)與CPU Die直接互連,提供遠勝于DDR4內(nèi)存的高帶寬、低延遲,徹底消除瓶頸。
這樣的話,Milan的配置可能會是10+4+1或者8+6+1。
不過之前有說法稱Milan仍然是8+1配置,那可能是不同的版本。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
處理器
+關注
關注
68文章
20255瀏覽量
252280 -
芯片
+關注
關注
463文章
54010瀏覽量
466068
發(fā)布評論請先 登錄
相關推薦
熱點推薦
Neway第三代GaN系列模塊的生產(chǎn)成本
Neway第三代GaN系列模塊的生產(chǎn)成本Neway第三代GaN系列模塊的生產(chǎn)成本受材料、工藝、規(guī)模、封裝設計及市場定位等多重因素影響,整體呈現(xiàn)“高技術投入與規(guī)模化降本并存”的特征。一、成本構成:核心
發(fā)表于 12-25 09:12
開啟連接新紀元——芯科科技第三代無線SoC現(xiàn)已全面供貨
搭載第三代無線SoC中的Secure Vault安全技術率先通過PSA 4級認證
AMD 推出 EPYC? 嵌入式 4005 處理器,助力低時延邊緣應用
AMD宣布推出EPYC?(霄龍)嵌入式4005系列處理器,專為滿足對實時計算性能和成本效率日益增長的需求而設計,同時還優(yōu)化了系統(tǒng)成本并延長了
電鏡技術在第三代半導體中的關鍵應用
第三代半導體材料,以碳化硅(SiC)和氮化鎵(GaN)為代表,因其在高頻、高效率、耐高溫和耐高壓等性能上的卓越表現(xiàn),正在成為半導體領域的重要發(fā)展方向。在這些材料的制程中,電鏡技術發(fā)揮著不可或缺的作用
第三代半導體的優(yōu)勢和應用領域
隨著電子技術的快速發(fā)展,半導體材料的研究與應用不斷演進。傳統(tǒng)的硅(Si)半導體已無法滿足現(xiàn)代電子設備對高效能和高頻性能的需求,因此,第三代半導體材料應運而生。第三代半導體主要包括氮化鎵(GaN
瑞能半導體第三代超結MOSFET技術解析(1)
隨著AI技術井噴式快速發(fā)展,進一步推動算力需求,服務器電源效率需達97.5%-98%,通過降低能量損耗,來支撐高功率的GPU。為了抓住市場機遇,瑞能半導體先發(fā)制人,推出的第三代超結MOSFET,能全面滿足高效能需求。
英飛凌發(fā)布第三代3D霍爾傳感器TLE493D-x3系列
近日,英飛凌的磁傳感器門類再添新兵,第三代3D霍爾傳感器TLE493D-x3系列在經(jīng)歷兩代產(chǎn)品的迭代之后應運而生。
恩智浦推出第三代成像雷達處理器S32R47系列
恩智浦半導體發(fā)布采用16納米FinFET技術的新一代S32R47成像雷達處理器,進一步鞏固公司在成像雷達領域的專業(yè)實力。S32R47系列是第三代成像雷達處理器,性能比前代產(chǎn)品提升高達兩
AMD第三代EPYC霄龍?zhí)幚砥髌毓?/h1>
評論