国产精品久久久aaaa,日日干夜夜操天天插,亚洲乱熟女香蕉一区二区三区少妇,99精品国产高清一区二区三区,国产成人精品一区二区色戒,久久久国产精品成人免费,亚洲精品毛片久久久久,99久久婷婷国产综合精品电影,国产一区二区三区任你鲁

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Western Digital發表基于RISC-V架構開發的三項開源技術

西西 ? 來源:digitimes ? 作者:電子發燒友網 ? 2018-12-23 10:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會上發表了三項創新的開源技術,專為支持Western Digital內部RISC-V架構開發專案,以及日益成長的RISC-V架構生態系統所設計的。

Western Digital技術長Martin Fink宣布為推動網絡儲存快取連貫性(cache coherent)與RISC-V架構指令集模擬器(Instruction Set Simulator)對應的開源標準,將計畫性開放新的RISC-V核心原始碼。這些創新技術將有助于加速業界發展新的專用化開源運算架構,以因應大數據(Big Data)與快數據(Fast Data)的環境。近來Western Digital積極協助推廣RISC-V架構生態系統,穩健地朝向將10億個核心處理器移轉至RISC-V架構的預定目標前進。

Western Digital的RISC-V SweRV Core。

Western Digital技術長Martin Fink指出,隨著大數據和快數據應用不斷增加,若要從現今各式以數據為中心的應用程序中發掘出數據的真正價值,專用化技術則是不可或缺的關鍵。Western Digital的SweRV Core與全新透過網絡構造的快取連貫性技術,展現了讓數據更貼近運算處理的強大可行性。這些規劃性對開源社群的發展貢獻以及RISC-V架構的持續投入,可加速合作創新與數據導向的發展并帶來令人驚艷的潛力。

Western Digital計畫將開放其采用雙向超純量(superscalar)設計的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個32位元、9階管線的核心,可同時加載并執行多個指令以縮短程序執行時間。它是一個精簡、循序執行的核心,執行速度4.9 CoreMarks/Mhz,其低功耗的設計可在28mm CMOS制程技術下提供高達1.8Ghz的時脈。Western Digital計畫將SweRV Core納入內部各種嵌入式設計中。將該核心原始碼對開源社群開放,預期將可帶動新的以數據為中心的應用發展。

Western Digital的OmniXtend則是一個新的開源技術,可透過網絡結構實現快取連貫性儲存。這套存儲器導向的系統架構所提供的開源接口標準可讓多個處理器、機器學習加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數據。這是一個能夠有效率的讓持續存儲器附屬到處理器的開源解決方案,并有潛力發展成可支持未來運算、儲存、存儲器與I/O元件連接的進階構造。

此外,Western Digital亦推出一套開源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開發人員提供了完整的測試平臺。Western Digital利用SweRV ISS執行超過100億個指令來嚴格模擬與驗證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業界加速采用開源指令集架構。

IDC技術與半導體部門計畫副總裁Mario Morales表示,速度、數據量與強力運算對于邊緣和終端運算來說,已不再是絕對成功的方程序。隨著越來越多數據朝終端移動以進行實時運算和推論,采用可彈性組態的架構將更能滿足繁重且經常變動的應用工作負載,尤其是人工智能物聯網相關應用。能源效率、可組態性以及低功耗,將成為邊緣與終端運算架構的關鍵要素。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20255

    瀏覽量

    252309
  • RISC-V
    +關注

    關注

    48

    文章

    2886

    瀏覽量

    53018
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    OrangePi RV2 深度技術評測:RISC-V AI融合架構的先行者

    OrangePi RV2是香橙派推出的一款基于RISC-V架構的AI開發板,搭載KY X1八核處理器。該板以“CPU 融合AI”為核心理念,內置2TOPS算力,并支持雙M.2 NVMe、雙千兆網口等
    發表于 03-03 20:19

    RISC-V vs ARM:為什么工業與邊緣計算仍然選擇 ARM 架構

    在芯片架構討論中,RISC-V 和 ARM 的對比,已經從“技術選型”升級為“路線之爭”。 一邊是? RISC-V開源、免授權、可定制、
    的頭像 發表于 01-21 17:33 ?755次閱讀
    <b class='flag-5'>RISC-V</b> vs ARM:為什么工業與邊緣計算仍然選擇 ARM <b class='flag-5'>架構</b>?

    RISC-V實現實時AI多媒體:深度數智亮相2025 VideoLAN開發者大會

    在本屆倫敦VideoLAN開發者大會上,深度數智與開源社區共同見證了AI增強多媒體技術RISC-V架構上的原生運行突破。這標志著開放媒體、
    的頭像 發表于 11-06 17:21 ?1258次閱讀
    <b class='flag-5'>RISC-V</b>實現實時AI多媒體:深度數智亮相2025 VideoLAN<b class='flag-5'>開發</b>者大會

    開源鴻蒙RISC-V SIG線下技術融合交流會圓滿收官

    航空航天大學、北京理工大學等多所高校的師生以及社區開發者共同參與。活動旨在匯聚產學研各方力量,推動開源鴻蒙與RISC-V架構在多元場景下的技術
    的頭像 發表于 10-31 09:07 ?747次閱讀

    大灣區RISC-V生態全景展示:RISC-V生態發展論壇、開發者Workshop和生態應用專區

    繼7月份上海的RISC-V中國峰會之后,中國RISC-V生態和產業發展最新動態將在10月份深圳的灣芯展上全景展示。 ? RISC-V,這個以開放、簡約、模塊化重塑處理器架構格局的
    的頭像 發表于 10-13 09:18 ?533次閱讀
    大灣區<b class='flag-5'>RISC-V</b>生態全景展示:<b class='flag-5'>RISC-V</b>生態發展論壇、<b class='flag-5'>開發</b>者Workshop和生態應用專區

    賽昉科技入駐RuyiSDK開發者社區,雙平臺協同推進RISC-V生態

    技術疑問,達成技術共享及社區聯動,共促RISC-V生態發展。RuyiSDKRuyiSDK是中國科學院軟件研究所開發開源
    的頭像 發表于 07-30 10:35 ?1050次閱讀
    賽昉科技入駐RuyiSDK<b class='flag-5'>開發</b>者社區,雙平臺協同推進<b class='flag-5'>RISC-V</b>生態

    普華基礎軟件亮相2025 RISC-V中國峰會

    此前,7月16日至18日,第五屆RISC-V中國峰會在上海盛大召開。普華基礎軟件副總經理兼戰略研究院院長張曉先受邀參會,發表開源小滿助力RISC-V軟硬協同生態發展》主題演講,分享了
    的頭像 發表于 07-28 16:51 ?1174次閱讀
    普華基礎軟件亮相2025 <b class='flag-5'>RISC-V</b>中國峰會

    RISC-V 手冊

    以下是關于RISC-V的詳細介紹,結合其核心技術特點與當前發展現狀:核心概念RISC-V(第五代精簡指令集)是一種基于精簡指令集(RISC)的開源
    發表于 07-28 16:27 ?11次下載

    時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術挑戰與創新

    2025年7月16-18日,第五屆RISC-V中國峰會在上海張江科學會堂成功舉辦,作為全球RISC-V領域頂級盛會之一,本屆峰會匯聚了數百家企業、研究機構及開源社區,共同探討RISC-V
    的頭像 發表于 07-21 17:37 ?1657次閱讀
    時擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國峰會,深度解析高性能<b class='flag-5'>RISC-V</b> SoC<b class='flag-5'>技術</b>挑戰與創新

    Tenstorrent 首席架構師:未來 RISC-V 會是計算機的主流

    當前,按指令集架構(ISA)分類,主流架構包括 x86 架構、ARM 架構RISC-V 架構
    發表于 07-17 11:26 ?1485次閱讀

    大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產品

    全球80多個國家和地區。 近日,大象機器人聯合進迭時空推出全球首款RISC-V全棧開源六軸機器臂“myCobot 280 RISC-V”,為開發者打造全新的機器人
    發表于 04-25 17:59

    RISC-V賽道的“硬核”突圍之路

    RISC-V作為一種開源指令集架構(ISA),近年來在全球范圍內迅速崛起,有望重塑半導體產業格局。從芯片設計公司到軟件開發商,從學術研究機構到行業巨頭,都在積極探索
    的頭像 發表于 04-24 15:34 ?562次閱讀
    <b class='flag-5'>RISC-V</b>賽道的“硬核”突圍之路

    RISC-V核低功耗MCU指令集架構(ISA)特點

    RISC-V核低功耗MCU通過開源生態、模塊化架構與能效優化技術,成為物聯網、穿戴設備等領域的理想選擇?。 一、?開源與可定制性? 完全
    的頭像 發表于 04-23 10:01 ?1389次閱讀

    RT-Thread睿賽德攜手RISC-V基金會,推出獨家教學課程,助力開源生態發展

    日前,RT-Thread睿賽德作為RISC-V基金會在中國唯一的操作系統合作伙伴,攜手RISC-V基金會共同上線RISC-V架構系列課程,旨在助力產業人員掌握最新的
    的頭像 發表于 04-17 19:46 ?911次閱讀
    RT-Thread睿賽德攜手<b class='flag-5'>RISC-V</b>基金會,推出獨家教學課程,助力<b class='flag-5'>開源</b>生態發展

    FPGA與RISC-V淺談

    全球半導體產業競爭格局正在經歷深刻變革,物聯網、邊緣計算等新興技術的蓬勃發展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優勢,日益成為業界焦點,也為全球半導體產業注入新的活力與挑戰
    發表于 04-11 13:53 ?677次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談