Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大會上發表了三項創新的開源技術,專為支持Western Digital內部RISC-V架構開發專案,以及日益成長的RISC-V架構生態系統所設計的。
Western Digital技術長Martin Fink宣布為推動網絡儲存快取連貫性(cache coherent)與RISC-V架構指令集模擬器(Instruction Set Simulator)對應的開源標準,將計畫性開放新的RISC-V核心原始碼。這些創新技術將有助于加速業界發展新的專用化開源運算架構,以因應大數據(Big Data)與快數據(Fast Data)的環境。近來Western Digital積極協助推廣RISC-V架構生態系統,穩健地朝向將10億個核心處理器移轉至RISC-V架構的預定目標前進。
Western Digital的RISC-V SweRV Core。
Western Digital技術長Martin Fink指出,隨著大數據和快數據應用不斷增加,若要從現今各式以數據為中心的應用程序中發掘出數據的真正價值,專用化技術則是不可或缺的關鍵。Western Digital的SweRV Core與全新透過網絡構造的快取連貫性技術,展現了讓數據更貼近運算處理的強大可行性。這些規劃性對開源社群的發展貢獻以及RISC-V架構的持續投入,可加速合作創新與數據導向的發展并帶來令人驚艷的潛力。
Western Digital計畫將開放其采用雙向超純量(superscalar)設計的全新RISC-V SweRV Core原始碼。Western Digital的RISC-V SweRV Core是一個32位元、9階管線的核心,可同時加載并執行多個指令以縮短程序執行時間。它是一個精簡、循序執行的核心,執行速度4.9 CoreMarks/Mhz,其低功耗的設計可在28mm CMOS制程技術下提供高達1.8Ghz的時脈。Western Digital計畫將SweRV Core納入內部各種嵌入式設計中。將該核心原始碼對開源社群開放,預期將可帶動新的以數據為中心的應用發展。
Western Digital的OmniXtend則是一個新的開源技術,可透過網絡結構實現快取連貫性儲存。這套存儲器導向的系統架構所提供的開源接口標準可讓多個處理器、機器學習加速器、繪圖處理器(GPU)、FPGA及其它元件存取與分享數據。這是一個能夠有效率的讓持續存儲器附屬到處理器的開源解決方案,并有潛力發展成可支持未來運算、儲存、存儲器與I/O元件連接的進階構造。
此外,Western Digital亦推出一套開源SweRV指令集模擬器(SweRV ISS),為使用RISC-V核心的開發人員提供了完整的測試平臺。Western Digital利用SweRV ISS執行超過100億個指令來嚴格模擬與驗證SweRV Core,也期望SweRV Core和SweRV ISS將有助于業界加速采用開源指令集架構。
IDC技術與半導體部門計畫副總裁Mario Morales表示,速度、數據量與強力運算對于邊緣和終端運算來說,已不再是絕對成功的方程序。隨著越來越多數據朝終端移動以進行實時運算和推論,采用可彈性組態的架構將更能滿足繁重且經常變動的應用工作負載,尤其是人工智能和物聯網相關應用。能源效率、可組態性以及低功耗,將成為邊緣與終端運算架構的關鍵要素。
-
處理器
+關注
關注
68文章
20255瀏覽量
252309 -
RISC-V
+關注
關注
48文章
2886瀏覽量
53018
發布評論請先 登錄
OrangePi RV2 深度技術評測:RISC-V AI融合架構的先行者
RISC-V vs ARM:為什么工業與邊緣計算仍然選擇 ARM 架構?
RISC-V實現實時AI多媒體:深度數智亮相2025 VideoLAN開發者大會
開源鴻蒙RISC-V SIG線下技術融合交流會圓滿收官
大灣區RISC-V生態全景展示:RISC-V生態發展論壇、開發者Workshop和生態應用專區
普華基礎軟件亮相2025 RISC-V中國峰會
RISC-V 手冊
時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術挑戰與創新
Tenstorrent 首席架構師:未來 RISC-V 會是計算機的主流
大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產品
RISC-V賽道的“硬核”突圍之路
RISC-V核低功耗MCU指令集架構(ISA)特點
RT-Thread睿賽德攜手RISC-V基金會,推出獨家教學課程,助力開源生態發展
FPGA與RISC-V淺談
Western Digital發表基于RISC-V架構開發的三項開源技術
評論