MAX195:16位、85ksps ADC的技術(shù)解析與應(yīng)用指南
在電子設(shè)計(jì)領(lǐng)域,模擬 - 數(shù)字轉(zhuǎn)換器(ADC)是連接現(xiàn)實(shí)世界模擬信號(hào)與數(shù)字系統(tǒng)的關(guān)鍵橋梁。MAX195作為一款16位、85ksps的ADC,憑借其高速、高精度、低功耗等特性,在眾多應(yīng)用場景中展現(xiàn)出卓越的性能。本文將深入剖析MAX195的技術(shù)細(xì)節(jié)、應(yīng)用要點(diǎn)以及設(shè)計(jì)注意事項(xiàng),為電子工程師們提供全面的參考。
文件下載:MAX195.pdf
一、MAX195概述
MAX195是一款16位逐次逼近型ADC,它集高速、高精度、低功耗于一身,還具備10μA的關(guān)斷模式。內(nèi)部校準(zhǔn)電路可校正線性和失調(diào)誤差,確保在整個(gè)工作溫度范圍內(nèi)無需外部調(diào)整即可保持全額定性能。其電容 - DAC架構(gòu)提供了固有的85ksps跟蹤/保持功能。
1. 主要特性
- 高精度:16位分辨率,無丟失碼,具有90dB的SINAD(信噪失真比)。
- 高速轉(zhuǎn)換:轉(zhuǎn)換時(shí)間僅9.4μs,采樣率可達(dá)85ksps。
- 低功耗:關(guān)斷模式下電流低至10μA(最大)。
- 靈活的輸入范圍:支持單極性(0V至VREF)和雙極性(-VREF至VREF)輸入范圍,可通過引腳選擇。
- 串行數(shù)據(jù)輸出:三態(tài)串行數(shù)據(jù)輸出,方便與微處理器連接。
- 多種封裝形式:提供16引腳DIP、寬SO和陶瓷側(cè)焊封裝。
2. 應(yīng)用領(lǐng)域
MAX195廣泛應(yīng)用于便攜式儀器、音頻、工業(yè)控制、機(jī)器人、多傳感器測(cè)量、醫(yī)療信號(hào)采集、振動(dòng)分析和數(shù)字信號(hào)處理等領(lǐng)域。
二、技術(shù)參數(shù)詳解
1. 電氣特性
- 精度指標(biāo):分辨率為16位,不同型號(hào)的差分非線性(DNL)和積分非線性(INL)有所差異,如MAX195A的DNL為±1 LSB,INL為±0.003 %FSR。
- 輸入特性:輸入范圍可選擇單極性或雙極性,輸入電容在單極性模式下為250pF,雙極性模式下為125pF。
- 動(dòng)態(tài)性能:在85kHz采樣率下,SINAD典型值為90dB,總諧波失真(THD)在TA = +25°C時(shí)為 - 97dB。
- 電源要求:模擬和數(shù)字電源分開,VDDD和VDDA為 +5V,VSSD和VSSA為 -5V,不同電源的電流消耗在不同條件下有所不同。
2. 時(shí)序特性
MAX195的時(shí)序特性對(duì)于正確的轉(zhuǎn)換和數(shù)據(jù)讀取至關(guān)重要。例如,CONV脈沖寬度、CONV到CLK的同步時(shí)間、數(shù)據(jù)訪問時(shí)間等都有明確的要求。在設(shè)計(jì)時(shí),需要確保時(shí)鐘信號(hào)的頻率、占空比等滿足規(guī)格要求,以保證ADC的正常工作。
三、工作原理與內(nèi)部結(jié)構(gòu)
1. 轉(zhuǎn)換原理
MAX195采用逐次逼近寄存器(SAR)將模擬輸入轉(zhuǎn)換為16位數(shù)字代碼,并以串行數(shù)據(jù)流的形式輸出。在轉(zhuǎn)換過程中,電容 - DAC架構(gòu)起到關(guān)鍵作用。在單極性模式下,輸入采集時(shí)電容陣列的公共端連接到AGND,自由端連接到輸入信號(hào)。采集完成后,公共端與AGND斷開,自由端與輸入信號(hào)斷開,將與輸入電壓成比例的電荷存儲(chǔ)在電容陣列上。通過比較器依次確定每個(gè)數(shù)據(jù)位,直到所有位都被確定。
2. 校準(zhǔn)機(jī)制
為了保證16位的性能,MAX195采用了校準(zhǔn)機(jī)制。由于實(shí)際電容值存在一定的誤差,通過校準(zhǔn)DAC對(duì)主DAC的輸出進(jìn)行補(bǔ)償。校準(zhǔn)過程在上電時(shí)自動(dòng)進(jìn)行,也可以通過拉低RESET引腳來啟動(dòng)。校準(zhǔn)需要約14,000個(gè)時(shí)鐘周期,在最高時(shí)鐘速度(1.7MHz)下約為8.2ms。
四、數(shù)字接口與數(shù)據(jù)讀取
1. 數(shù)字接口引腳
數(shù)字接口引腳包括BP/UP/SHDN、CLK、SCLK、EOC、CS、CONV和RESET。BP/UP/SHDN用于選擇輸入范圍或進(jìn)入關(guān)斷模式;CLK是轉(zhuǎn)換時(shí)鐘輸入;SCLK用于在轉(zhuǎn)換之間移出數(shù)據(jù);EOC表示轉(zhuǎn)換結(jié)束;CS用于使能串行接口和三態(tài)數(shù)據(jù)輸出;CONV用于啟動(dòng)轉(zhuǎn)換;RESET用于復(fù)位和啟動(dòng)校準(zhǔn)。
2. 數(shù)據(jù)讀取方式
有兩種數(shù)據(jù)讀取方式:
- 轉(zhuǎn)換過程中讀取:在轉(zhuǎn)換過程中,將CS拉低,以CLK時(shí)鐘速率讀取數(shù)據(jù)位。這種方式可以實(shí)現(xiàn)最大的轉(zhuǎn)換吞吐量,因?yàn)樾碌霓D(zhuǎn)換可以在輸入采集期結(jié)束后立即開始。
- 轉(zhuǎn)換之間讀取:在轉(zhuǎn)換結(jié)束后,將CS拉低,并以最高5MHz的SCLK速率讀取數(shù)據(jù)。這種方式可以通過計(jì)數(shù)CLK周期、輪詢EOC或產(chǎn)生EOC下降沿中斷來確定轉(zhuǎn)換是否完成。
五、應(yīng)用設(shè)計(jì)要點(diǎn)
1. 參考電壓選擇
MAX195的參考電壓范圍為0V至VDDA。選擇參考電壓時(shí),需要考慮等效輸入噪聲和內(nèi)部保護(hù)二極管的影響。為了實(shí)現(xiàn)額定性能,參考電壓源應(yīng)具有低阻抗,通常通過運(yùn)算放大器緩沖并使用大電容(1μF至47μF)和0.1μF陶瓷電容旁路。
2. 輸入保護(hù)
REF和AIN信號(hào)不應(yīng)超過MAX195的電源軌,可使用二極管鉗位信號(hào)到電源軌,并使用10Ω限流電阻。正確放置旁路電容和限流電阻,避免形成RC低通濾波器導(dǎo)致線性誤差。
3. 模擬輸入處理
MAX195的電容 - DAC提供了固有的跟蹤/保持功能。輸入阻抗在單極性模式下為30Ω串聯(lián)250pF,雙極性模式下為50Ω串聯(lián)125pF。大多數(shù)應(yīng)用需要輸入緩沖放大器,輸入信號(hào)多路復(fù)用器應(yīng)在轉(zhuǎn)換開始附近切換,以確保輸入緩沖放大器有足夠的時(shí)間響應(yīng)。
4. 數(shù)字噪聲處理
數(shù)字噪聲容易耦合到AIN和REF,可通過旁路AIN到AGND、使用具有寬帶寬的放大器緩沖輸入或兩者結(jié)合來降低噪聲。MAX195的校準(zhǔn)機(jī)制可以消除同步噪聲引起的偏移,但時(shí)鐘信號(hào)的形狀或相對(duì)時(shí)序變化時(shí),可能需要重新校準(zhǔn)。
5. 失真控制
為避免動(dòng)態(tài)性能下降,應(yīng)選擇失真遠(yuǎn)小于MAX195 THD( - 97dB)的放大器。如果放大器的共模抑制不足,可使用反相配置消除誤差。使用低溫度系數(shù)的增益設(shè)置電阻和具有足夠環(huán)路增益的放大器電路可以減少線性誤差。
6. DC精度保障
如果DC精度很重要,應(yīng)選擇偏移遠(yuǎn)小于MAX195最大偏移的緩沖器,或者選擇可以在所需溫度范圍內(nèi)保持良好穩(wěn)定性的可調(diào)節(jié)偏移緩沖器。
六、操作模式與接口
1. 模式1:同步轉(zhuǎn)換和數(shù)據(jù)傳輸
在這種模式下,SCLK接地,CLK既作為轉(zhuǎn)換時(shí)鐘又作為串行數(shù)據(jù)時(shí)鐘。數(shù)據(jù)在轉(zhuǎn)換過程中逐位讀取,EOC信號(hào)可用于監(jiān)控校準(zhǔn)和轉(zhuǎn)換狀態(tài)。使用SPI/QSPI接口時(shí),需要根據(jù)時(shí)鐘極性(CPOL)和相位(CPHA)設(shè)置合適的時(shí)鐘速率。
2. 模式2:異步數(shù)據(jù)傳輸
該模式使用轉(zhuǎn)換時(shí)鐘(CLK)和串行時(shí)鐘(SCLK),串行數(shù)據(jù)在轉(zhuǎn)換之間移出。通過OR門同步“啟動(dòng)”信號(hào)到異步CLK,處理器需要監(jiān)控EOC以確定校準(zhǔn)和轉(zhuǎn)換是否完成。SCLK - DOUT有效時(shí)間(tSD)對(duì)串行接口有一定限制,需要根據(jù)數(shù)據(jù)速率選擇合適的時(shí)鐘邊沿進(jìn)行數(shù)據(jù)讀取。
七、電源、布局和接地
1. 電源要求
為了獲得最佳系統(tǒng)性能,應(yīng)使用具有獨(dú)立模擬和數(shù)字接地平面的印刷電路板。模擬和數(shù)字電源應(yīng)在低阻抗電源源和MAX195處連接在一起,若來自同一源,可使用10Ω電阻隔離數(shù)字電源和模擬電源。電源的施加順序有一定要求,且電源應(yīng)在MAX195的上電延遲(最小500ns)內(nèi)穩(wěn)定,否則需要重新校準(zhǔn)。
2. 布局和接地
布局時(shí)應(yīng)盡量將數(shù)字和模擬信號(hào)線分開,避免平行布線,交叉時(shí)應(yīng)成直角。ADC的高速比較器對(duì)VDDA和VSSA電源上的高頻噪聲敏感,應(yīng)使用0.1μF和1μF或10μF低ESR電容旁路這些電源到模擬接地平面,并保持電容引腳短以獲得最佳電源噪聲抑制。
八、關(guān)斷模式
MAX195可以通過拉低BP/UP/SHDN引腳進(jìn)入關(guān)斷模式,降低功耗。關(guān)斷后,若時(shí)間較短且電源電壓和環(huán)境溫度未發(fā)生顯著變化,則無需進(jìn)行復(fù)位(校準(zhǔn))。轉(zhuǎn)換器“喚醒”并穩(wěn)定所需的時(shí)間取決于可接受的額外誤差,例如,對(duì)于0.5LSB額外誤差,3.2μs的穩(wěn)定時(shí)間足夠,對(duì)于小于0.1LSB誤差,則需要50μs。
九、動(dòng)態(tài)性能分析
1. 信號(hào) - 噪聲比和有效位數(shù)
信號(hào) - 噪聲比(SNR)是衡量ADC性能的重要指標(biāo),MAX195的SINAD典型值為90dB。通過公式 (N=(SNR - 1.76) / 6.02) 可以計(jì)算出有效位數(shù)。當(dāng)采樣率低于MAX195的最大85ksps時(shí),可以通過過采樣和平均來提高噪聲性能。
2. 總諧波失真
總諧波失真(THD)是指輸入純正弦波時(shí),ADC輸出中諧波成分與基波成分的比值。MAX195的THD主要由AIN采樣開關(guān)的導(dǎo)通電阻變化和DAC電容的變化引起,在中等高頻下會(huì)產(chǎn)生顯著失真。
3. 無雜散動(dòng)態(tài)范圍
無雜散動(dòng)態(tài)范圍是指基波RMS幅度與下一個(gè)最大頻譜分量幅度的比值,通常在輸入頻率的某個(gè)諧波處出現(xiàn)峰值。
4. 傳輸函數(shù)
MAX195在單極性模式下輸出數(shù)據(jù)為二進(jìn)制格式,在雙極性模式下為偏移二進(jìn)制格式。
十、總結(jié)
MAX195作為一款高性能的16位ADC,在精度、速度和功耗方面表現(xiàn)出色。電子工程師在設(shè)計(jì)應(yīng)用時(shí),需要充分考慮其電氣特性、時(shí)序要求、接口模式、電源布局等因素,以確保ADC的正常工作和系統(tǒng)性能的優(yōu)化。同時(shí),合理選擇參考電壓、處理輸入信號(hào)、控制噪聲和失真等,能夠進(jìn)一步提升系統(tǒng)的整體性能。通過對(duì)MAX195的深入了解和正確應(yīng)用,工程師們可以在各種領(lǐng)域?qū)崿F(xiàn)高質(zhì)量的模擬 - 數(shù)字轉(zhuǎn)換。
你在使用MAX195的過程中遇到過哪些問題?或者對(duì)其性能有什么獨(dú)特的見解?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)和想法。
-
adc
+關(guān)注
關(guān)注
100文章
7932瀏覽量
556716 -
MAX195
+關(guān)注
關(guān)注
0文章
3瀏覽量
7912
發(fā)布評(píng)論請(qǐng)先 登錄
MAX195:16位、85ksps ADC的技術(shù)解析與應(yīng)用指南
評(píng)論