探索WM8725:高性能立體聲DAC的卓越之選
在當(dāng)今的音頻設(shè)備領(lǐng)域,高性能的數(shù)模轉(zhuǎn)換器(DAC)是提升音質(zhì)的關(guān)鍵組件。今天,我們就來深入了解一下Wolfson Microelectronics推出的WM8725——一款專為便攜式音頻設(shè)備和視頻CD播放器等應(yīng)用設(shè)計的99dB立體聲DAC。
文件下載:WM8725CGED.pdf
一、WM8725概述
WM8725是一款高性能的立體聲DAC,它具備可選擇的普通或I2S兼容串行數(shù)據(jù)接口,支持16至24位數(shù)字輸入。內(nèi)部集成了高性能數(shù)字濾波器和sigma - delta輸出DAC,能實現(xiàn)出色的99dB信噪比(SNR)性能。該器件采用14引腳SOIC封裝,使用最少的外部組件即可提供可選的靜音和去加重功能。
二、主要特性剖析
2.1 出色的SNR性能
高達99dB的SNR,能有效降低背景噪音,為用戶帶來純凈、清晰的音頻體驗。這在對音質(zhì)要求較高的便攜式音頻設(shè)備和視頻CD播放器中尤為重要,能夠讓音樂、電影等音頻內(nèi)容更加生動逼真。
2.2 寬采樣率范圍
支持8kHz至96kHz的輸入采樣率,適應(yīng)多種音頻格式和應(yīng)用場景。無論是低采樣率的語音文件,還是高采樣率的無損音樂,WM8725都能完美處理。
2.3 附加靜音功能
通過MUTE引腳可方便地控制音頻輸出的靜音狀態(tài),高電平有效。這在需要臨時靜音的場景下非常實用,比如接聽電話時。
2.4 靈活的數(shù)據(jù)格式
提供普通或I2S兼容的數(shù)據(jù)格式,可通過FORMAT引腳進行選擇。這種靈活性使得WM8725能夠與各種不同的音頻處理器和系統(tǒng)進行兼容。
2.5 Sigma - delta設(shè)計與過采樣
采用64x過采樣的Sigma - delta設(shè)計,優(yōu)化了信號與噪聲性能,同時提高了對時鐘抖動的容忍度。這有助于減少音頻失真,提升音質(zhì)。
2.6 寬電源范圍
電源范圍為3V至5V,可適應(yīng)不同的電源環(huán)境,并且輸出幅度會隨電源電平自動縮放。這使得WM8725在不同的便攜式設(shè)備中都能穩(wěn)定工作。
三、應(yīng)用領(lǐng)域
3.1 便攜式音頻設(shè)備
如MP3播放器、便攜式藍牙音箱等。其低功耗、小封裝和高性能的特點,非常適合這些對體積和電池續(xù)航有要求的設(shè)備。
3.2 視頻CD播放器
能夠為視頻CD中的音頻內(nèi)容提供高質(zhì)量的解碼和輸出,讓用戶享受到更好的視聽體驗。
四、引腳說明與配置
4.1 引腳功能
| 引腳名稱 | 類型 | 描述 |
|---|---|---|
| LRCIN | 數(shù)字輸入 | 采樣率時鐘輸入 |
| DIN | 數(shù)字輸入 | 串行數(shù)據(jù)輸入 |
| BCKIN | 數(shù)字輸入 | 位時鐘輸入 |
| CAP | 模擬輸出 | 模擬內(nèi)部參考 |
| VOUTR | 模擬輸出 | 右聲道DAC輸出 |
| GND | 電源 | 0V電源 |
| VDD | 電源 | 正電源 |
| VOUTL | 模擬輸出 | 左聲道DAC輸出 |
| MUTE | 數(shù)字輸入 | 靜音控制,高電平靜音,內(nèi)部下拉 |
| DEEMPH | 數(shù)字輸入 | 去加重選擇,高電平啟用,內(nèi)部上拉 |
| FORMAT | 數(shù)字輸入 | 數(shù)據(jù)輸入格式選擇,低電平為普通格式,高電平為I2S格式,內(nèi)部上拉 |
| SCKI | 數(shù)字輸入 | 系統(tǒng)時鐘輸入(256fs或384fs) |
4.2 引腳配置
WM8725的引腳配置清晰合理,方便工程師進行電路設(shè)計和布局。在實際應(yīng)用中,需要根據(jù)具體需求正確連接各個引腳,以確保設(shè)備正常工作。
五、電氣特性與性能指標(biāo)
5.1 電源與電流
電源范圍為3V至5V,在5V供電時,典型電流為15mA;在3V供電時,典型電流為7.5mA。這種低功耗特性使得WM8725在便攜式設(shè)備中具有很大優(yōu)勢。
5.2 數(shù)字邏輯電平
輸入低電平(VIL)最大為0.8V,輸入高電平(VIH)最小為2.0V,確保了數(shù)字信號的正確傳輸。
5.3 模擬輸出特性
負(fù)載電阻建議為1kΩ(5V或3V供電),最大電容負(fù)載為100pF,輸出直流電平為VDD/2。這些參數(shù)為設(shè)計外部電路提供了重要依據(jù)。
5.4 DAC電路性能
SNR在5V供電時典型值為99dB,3V供電時典型值為97dB;總諧波失真(THD)在滿量程時典型值為0.01%;動態(tài)范圍(THD + N)在 - 60dB時典型值為92dB。這些性能指標(biāo)表明WM8725能夠提供高質(zhì)量的音頻輸出。
六、系統(tǒng)時鐘與數(shù)據(jù)接口
6.1 系統(tǒng)時鐘
系統(tǒng)時鐘輸入(SCKI)的頻率應(yīng)設(shè)置為256fs或384fs(fs為音頻采樣頻率),常見的采樣率有32kHz、44.1kHz、48kHz和96kHz。WM8725具有系統(tǒng)時鐘檢測電路,能自動確定輸入的系統(tǒng)時鐘頻率,并在LRCIN和系統(tǒng)時鐘存在相位差時自動重新同步,以減少音頻輸出的“咔嗒”聲。
6.2 串行數(shù)據(jù)接口
支持普通(MSB優(yōu)先,16位右對齊)和I2S接口格式,通過FORMAT引腳進行選擇。在“打包”模式下,數(shù)據(jù)字必須與LRCIN時鐘邊緣精確對齊。
七、推薦外部組件與PCB布局
7.1 推薦外部組件
建議使用外部低通濾波器(LPF)來去除64x過采樣產(chǎn)生的殘余采樣噪聲,并可根據(jù)需要調(diào)整信號幅度和設(shè)備強度。典型的外部組件包括電容和電阻,如10μF和0.1μF的電容,以及10kΩ的電阻等。
7.2 PCB布局要點
- 所有電源去耦電容應(yīng)盡可能靠近各自的電源引腳,并提供低阻抗路徑到相應(yīng)的地。
- 模擬和數(shù)字接地平面應(yīng)分別位于模擬和數(shù)字設(shè)備引腳下方。
- 避免CAP參考引腳產(chǎn)生噪聲,去耦電容應(yīng)盡可能靠近該引腳,并提供低阻抗路徑到模擬地。
- 數(shù)字輸入信號應(yīng)相互屏蔽,避免與其他噪聲源產(chǎn)生串?dāng)_和干擾,并應(yīng)在數(shù)字接地平面上走線。
- 模擬輸出信號走線應(yīng)盡可能短,并在模擬接地平面上,以減少信號質(zhì)量損失的可能性。
八、總結(jié)
WM8725以其出色的性能、靈活的接口和低功耗特性,成為便攜式音頻設(shè)備和視頻CD播放器等應(yīng)用的理想選擇。作為電子工程師,在設(shè)計相關(guān)產(chǎn)品時,我們可以充分利用WM8725的優(yōu)勢,為用戶帶來更好的音頻體驗。你在使用WM8725的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
音頻設(shè)備
+關(guān)注
關(guān)注
0文章
136瀏覽量
14957
發(fā)布評論請先 登錄
探索WM8725:高性能立體聲DAC的卓越之選
評論